AI算力基礎(chǔ)設(shè)施的能源變革:高功率密度集成機(jī)架電源架構(gòu)、拓?fù)溲葸M(jìn)與碳化硅MOSFET的應(yīng)用價值深度研究報告
BASiC Semiconductor基本半導(dǎo)體一級代理商傾佳電子(Changer Tech)是一家專注于功率半導(dǎo)體和新能源汽車連接器的分銷商。主要服務(wù)于中國工業(yè)電源、電力電子設(shè)備和新能源汽車產(chǎn)業(yè)鏈。傾佳電子聚焦于新能源、交通電動化和數(shù)字化轉(zhuǎn)型三大方向,代理并力推BASiC基本半導(dǎo)體SiC碳化硅MOSFET單管,SiC碳化硅MOSFET功率模塊,SiC模塊驅(qū)動板等功率半導(dǎo)體器件以及新能源汽車連接器。?
傾佳電子楊茜致力于推動國產(chǎn)SiC碳化硅模塊在電力電子應(yīng)用中全面取代進(jìn)口IGBT模塊,助力電力電子行業(yè)自主可控和產(chǎn)業(yè)升級!
傾佳電子楊茜咬住SiC碳化硅MOSFET功率器件三個必然,勇立功率半導(dǎo)體器件變革潮頭:
傾佳電子楊茜咬住SiC碳化硅MOSFET模塊全面取代IGBT模塊和IPM模塊的必然趨勢!
傾佳電子楊茜咬住SiC碳化硅MOSFET單管全面取代IGBT單管和大于650V的高壓硅MOSFET的必然趨勢!
傾佳電子楊茜咬住650V SiC碳化硅MOSFET單管全面取代SJ超結(jié)MOSFET和高壓GaN 器件的必然趨勢!
1. 執(zhí)行摘要
隨著以ChatGPT、Sora為代表的生成式人工智能(Generative AI)和大語言模型(LLM)的爆發(fā)式增長,全球數(shù)據(jù)中心的算力需求正經(jīng)歷著前所未有的指數(shù)級躍升。這一趨勢不僅重塑了計算芯片的設(shè)計邏輯,更對底層能源基礎(chǔ)設(shè)施提出了嚴(yán)苛的物理挑戰(zhàn)。當(dāng)單顆GPU加速器的熱設(shè)計功耗(TDP)突破1000瓦,單機(jī)架功率密度從傳統(tǒng)的10kW飆升至120kW甚至更高時,傳統(tǒng)的分布式電源架構(gòu)已難以為繼。

傾佳電子全面剖析面向AI算力服務(wù)器的高功率密度電源系統(tǒng)——特別是符合Open Compute Project (OCP) Open Rack v3 (ORv3) 標(biāo)準(zhǔn)的集成機(jī)架式電源架構(gòu)。我們將深入探討從傳統(tǒng)的12V分布式供電向48V集中式母線架構(gòu)的范式轉(zhuǎn)移,并解析支撐這一變革的核心電路拓?fù)洌簾o橋圖騰柱功率因數(shù)校正(Totem-Pole PFC)與高頻LLC諧振變換器。
在這一技術(shù)演進(jìn)中,寬禁帶(WBG)半導(dǎo)體,尤其是碳化硅(SiC)MOSFET,扮演了決定性的賦能者角色?;诨景雽?dǎo)體(BASIC Semiconductor)等廠商的最新器件規(guī)格,本報告將量化分析SiC MOSFET在降低開關(guān)損耗、提升熱管理效率以及應(yīng)對高壓直流(HVDC)趨勢中的獨(dú)特價值。結(jié)合先進(jìn)的頂部散熱(Top-Side Cooling, TSC)封裝技術(shù)與液冷生態(tài)系統(tǒng)的融合,我們描繪了一幅通往每立方英寸100瓦(100 W/in3)以上超高功率密度電源的演進(jìn)路線圖。
2. AI算力時代的能源挑戰(zhàn)與架構(gòu)重構(gòu)

2.1 算力摩爾定律的失效與功率密度的爆發(fā)
在過去十年中,摩爾定律主要關(guān)注晶體管密度的增加,但在AI時代,"黃氏定律"(Huang’s Law)即GPU性能的提升速度已遠(yuǎn)遠(yuǎn)超過通用CPU。NVIDIA DGX H100系統(tǒng)的發(fā)布標(biāo)志著單節(jié)點(diǎn)功耗正式邁入10kW量級,而隨后的GB200 NVL72機(jī)架級系統(tǒng)更是將這一數(shù)字推向了120kW的驚人高度 。
這種數(shù)量級的跨越導(dǎo)致了傳統(tǒng)數(shù)據(jù)中心供電設(shè)計的全面失效。在傳統(tǒng)的12V供電架構(gòu)下,若要為一個120kW的機(jī)架供電,其總線電流將高達(dá)10,000安培。這不僅需要如同手臂般粗細(xì)的銅排來承載電流,其產(chǎn)生的I2R傳輸損耗也將達(dá)到不可接受的程度 。因此,行業(yè)正經(jīng)歷一場從服務(wù)器級電源向機(jī)架級電源(Power Shelf)的徹底轉(zhuǎn)型,電壓等級也無可挽回地從12V轉(zhuǎn)向48V/54V,并正在向800V HVDC演進(jìn)。
2.2 Open Rack v3 (ORv3):高密度供電的標(biāo)準(zhǔn)化基石
為了應(yīng)對超大規(guī)模計算的能效挑戰(zhàn),Open Compute Project (OCP) 制定了Open Rack v3標(biāo)準(zhǔn),重新定義了機(jī)架內(nèi)的電力分配方式。ORv3摒棄了傳統(tǒng)的內(nèi)置于服務(wù)器機(jī)箱內(nèi)的CRPS(Common Redundant Power Supply)電源,轉(zhuǎn)而采用集中式的電源架(Power Shelf) 。

2.2.1 集中式電源架架構(gòu)優(yōu)勢
ORv3電源架設(shè)計為1OU高度,通常包含6個熱插拔整流模塊(PSU),通過背部的匯流排(Busbar)直接向整個機(jī)架輸送48V/50V直流電。這種架構(gòu)帶來了多重優(yōu)勢:
空間優(yōu)化: 將AC/DC轉(zhuǎn)換從計算節(jié)點(diǎn)中剝離,使得服務(wù)器機(jī)箱(Compute Tray)能容納更多的GPU和散熱組件 。
轉(zhuǎn)換效率提升: 48V母線相比12V母線,電流減少了4倍,傳輸損耗理論上降低了16倍(Ploss?∝I2)。這使得整個機(jī)架的端到端效率提升了10%至15% 。
彈性的冗余配置: 集中式電源允許在機(jī)架層面實現(xiàn)N+1或N+N冗余,相比于每臺服務(wù)器都要配置1+1冗余電源,大幅減少了閑置的電源容量,提高了電源利用率(Stranded Capacity) 。
2.2.2 嚴(yán)苛的能效與動態(tài)響應(yīng)指標(biāo)
ORv3標(biāo)準(zhǔn)對電源模塊的效率提出了極高要求,通常要求滿足或超越80 PLUS Titanium標(biāo)準(zhǔn):
峰值效率: 在50%負(fù)載下必須超過97.5%。
滿載效率: 在100%負(fù)載下必須超過96.5%。
輕載效率: 即便在10%的低負(fù)載下,也要求效率高于94% 7。
此外,AI訓(xùn)練負(fù)載具有極端的動態(tài)特性。GPU在進(jìn)行大規(guī)模矩陣運(yùn)算時,會在微秒級時間內(nèi)產(chǎn)生巨大的電流瞬變(di/dt)。ORv3電源必須具備極快的動態(tài)響應(yīng)能力,以維持48V母線的電壓穩(wěn)定,防止系統(tǒng)掉電或重啟。這對電源內(nèi)部的控制環(huán)路帶寬和功率器件的開關(guān)速度提出了嚴(yán)峻考驗。
2.3 集成電池備份單元(BBU)的興起
為了應(yīng)對電網(wǎng)波動和削峰填谷(Peak Shaving)的需求,ORv3架構(gòu)引入了集成的電池備份單元(BBU)架。這些BBU模塊直接掛載在48V母線上,當(dāng)AC輸入中斷或瞬時負(fù)載超過電源架能力時,BBU會無縫介入供電 。
這引入了雙向DC-DC變換的需求。在正常運(yùn)行時,電源架為BBU充電(Buck模式);在掉電時,BBU向母線放電(Boost模式)。這種雙向能量流動的需求,使得具備低導(dǎo)通電阻和雙向?qū)ㄌ匦缘?a target="_blank">同步整流MOSFET成為了唯一選擇。
3. 高功率密度電源拓?fù)浼軜?gòu)的演進(jìn)
要實現(xiàn)ORv3所要求的97.5%以上效率和100 W/in3以上的功率密度,傳統(tǒng)的電路拓?fù)湟呀?jīng)觸及了物理天花板。基于硅(Si)器件的傳統(tǒng)PFC(如交錯并聯(lián)Boost PFC)受限于二極管整流橋的導(dǎo)通損耗和硅MOSFET的反向恢復(fù)損耗,已無法滿足AI服務(wù)器電源的需求。
3.1 AC/DC級:圖騰柱PFC(Totem-Pole PFC)的統(tǒng)治地位
圖騰柱PFC拓?fù)湎藗鹘y(tǒng)Boost PFC前端的整流二極管橋,從而消除了兩個二極管壓降帶來的顯著導(dǎo)通損耗。在3kW以上的應(yīng)用中,這部分損耗可占總損耗的20%以上。

3.1.1 連續(xù)導(dǎo)通模式(CCM)的關(guān)鍵挑戰(zhàn)
圖騰柱PFC分為慢速橋臂(Line Frequency Leg)和快速橋臂(High Frequency Leg)。慢速橋臂以工頻(50/60Hz)切換,負(fù)責(zé)整流;快速橋臂以高頻(65kHz-150kHz)切換,負(fù)責(zé)功率因數(shù)校正。
在**連續(xù)導(dǎo)通模式(CCM)**下,當(dāng)主開關(guān)管開通時,續(xù)流管的體二極管會被強(qiáng)制反向恢復(fù)。對于傳統(tǒng)的硅超結(jié)(Superjunction)MOSFET,其體二極管的反向恢復(fù)電荷(Qrr?)非常大,導(dǎo)致巨大的反向恢復(fù)電流和開關(guān)損耗,甚至可能導(dǎo)致器件失效。這使得硅MOSFET幾乎無法用于CCM模式的圖騰柱PFC 。
3.1.2 碳化硅(SiC)的破局
SiC MOSFET的體二極管具有極低的反向恢復(fù)電荷(Qrr?),通常僅為同規(guī)格硅器件的1/10甚至更低。例如,基本半導(dǎo)體(BASIC Semiconductor) 的 B3M025075Z(750V SiC MOSFET)在測試條件下表現(xiàn)出優(yōu)異的反向恢復(fù)特性,能夠承受硬開關(guān)(Hard Switching)帶來的應(yīng)力 。這使得圖騰柱PFC能夠工作在CCM模式下,從而在保持低紋波電流的同時,大幅提升效率并減小電感體積。
3.1.3 交錯并聯(lián)技術(shù)的應(yīng)用
為了進(jìn)一步提升功率密度并分散熱量,5.5kW及以上的電源模塊通常采用**交錯并聯(lián)(Interleaved)**的圖騰柱PFC架構(gòu)。通過將兩個或多個快速橋臂并聯(lián)并錯相運(yùn)行(如180度相位差),可以大幅抵消輸入電流紋波,減小EMI濾波器的體積,并分散功率器件的熱應(yīng)力 ?;景雽?dǎo)體的 B3M040065B(650V, 40mΩ)等器件非常適合此類應(yīng)用,其緊湊的TOLT封裝允許在PCB上高密度布置多個并聯(lián)支路 。
3.2 DC/DC級:LLC諧振變換器的高頻化

在PFC之后,DC/DC級負(fù)責(zé)將400V直流母線電壓隔離降壓至48V。全橋LLC諧振變換器因其能在全負(fù)載范圍內(nèi)實現(xiàn)原邊零電壓開通(ZVS)和副邊零電流關(guān)斷(ZCS)而成為主流選擇。
3.2.1 開關(guān)頻率與功率密度的博弈
為了縮小變壓器和諧振電容的體積,設(shè)計者不斷推高開關(guān)頻率(從100kHz向500kHz甚至更高邁進(jìn))。然而,頻率的提升受到MOSFET輸出電容(Coss?)和關(guān)斷損耗(Eoff?)的制約。
SiC MOSFET相比硅基器件,具有更低的Coss?及更線性的電容特性,這使得實現(xiàn)ZVS所需的死區(qū)時間更短,勵磁電流更小,從而提升了循環(huán)效率?;景雽?dǎo)體的 B3M040065L 在400V時的Eoss?僅為12 μJ ,這對于提升輕載效率至關(guān)重要,有助于滿足ORv3對輕載效率的嚴(yán)苛要求。
3.2.2 三相交錯LLC架構(gòu)
針對8kW及以上的高功率模塊,單路LLC的電流應(yīng)力過大。三相交錯LLC架構(gòu)(3-Phase Interleaved LLC)通過三個錯相120度的LLC單元并聯(lián),不僅分?jǐn)偭穗娏鳎€使得輸出紋波頻率提高至開關(guān)頻率的6倍,極大地減小了輸出濾波電容的體積,這對于空間受限的1OU電源架至關(guān)重要 。
3.3 混合控制策略:TCM與CCM的融合
為了追求極致效率(>98%),控制策略也在進(jìn)化。三角電流模式(TCM)可以實現(xiàn)軟開關(guān)(ZVS),消除開通損耗,但其變頻特性導(dǎo)致EMI濾波器設(shè)計困難且峰值電流大。最新的AI服務(wù)器電源設(shè)計傾向于采用混合控制策略:在輕載時采用TCM以消除開關(guān)損耗,在重載時切換至CCM以降低導(dǎo)通損耗和電流應(yīng)力。SiC MOSFET憑借其在寬頻率和寬電流范圍內(nèi)的穩(wěn)健性,完美適配這種復(fù)雜的混合控制模式 。
4. 碳化硅MOSFET在AI電源中的核心應(yīng)用價值
在AI服務(wù)器電源這場追求極致效率與密度的競賽中,碳化硅(SiC)MOSFET并非僅僅是硅的替代品,它是實現(xiàn)下一代架構(gòu)的物理基礎(chǔ)。








4.1 材料物理特性的降維打擊
SiC作為第三代寬禁帶半導(dǎo)體,其帶隙寬度(~3.26 eV)是硅(1.12 eV)的3倍,臨界擊穿電場是硅的10倍 。這些物理特性轉(zhuǎn)化為具體的器件優(yōu)勢:
更薄的漂移層: 在相同的耐壓等級下,SiC的漂移層厚度僅為硅的1/10,從而大幅降低了比導(dǎo)通電阻(Ron,sp?)。這意味著在相同的芯片面積下,SiC MOSFET擁有更低的導(dǎo)通損耗。
更高的熱導(dǎo)率: SiC的熱導(dǎo)率(~3.7 W/cm·K)是硅的3倍,使得器件在相同損耗下結(jié)溫更低,或者在相同結(jié)溫下能承受更大的功率密度 。
4.2 針對AI負(fù)載特性的性能優(yōu)勢

4.2.1 高溫下的導(dǎo)通電阻穩(wěn)定性
AI服務(wù)器通常運(yùn)行在高負(fù)荷狀態(tài),電源模塊內(nèi)部環(huán)境溫度極高。硅超結(jié)MOSFET的導(dǎo)通電阻(RDS(on)?)具有很高的正溫度系數(shù),在150°C時,其阻值通常會翻倍(增加約2.5-3倍)。這會導(dǎo)致熱失控的風(fēng)險,迫使設(shè)計者大幅降額使用。
相比之下,SiC MOSFET的RDS(on)?隨溫度變化非常平緩。以 基本半導(dǎo)體 B3M025065Z 為例,其RDS(on)?在高溫下的增幅遠(yuǎn)小于硅器件 。這意味著在高溫滿載工況下,SiC的實際導(dǎo)通損耗遠(yuǎn)低于硅,從而提升了系統(tǒng)的熱穩(wěn)定性及實際可用容量。
4.2.2 極低的反向恢復(fù)電荷(Qrr?)
如前所述,圖騰柱PFC的高效運(yùn)行依賴于開關(guān)管體二極管的性能。基本半導(dǎo)體 B3M011C120Z(1200V SiC MOSFET)具有極低的反向恢復(fù)電荷 14,這在380V/400V高壓直流或三相交流輸入的應(yīng)用中至關(guān)重要。低Qrr?直接消除了硬開關(guān)過程中的巨大電流尖峰,不僅降低了損耗,更大幅減少了高頻噪聲(EMI),簡化了濾波電路設(shè)計。
4.2.3 提升開關(guān)頻率,縮小體積
SiC MOSFET能夠以數(shù)倍于硅IGBT或MOSFET的頻率開關(guān)而不會產(chǎn)生過熱。在AI服務(wù)器電源中,這意味著可以將開關(guān)頻率從傳統(tǒng)的65kHz提升至140kHz-300kHz 。頻率的提升直接導(dǎo)致了磁性元件(PFC電感、LLC變壓器)體積的顯著縮小,這是實現(xiàn)ORv3電源架33kW高功率密度的關(guān)鍵因素。
4.3 電壓等級的選擇與可靠性裕量
4.3.1 650V vs 750V:可靠性的博弈
在400V直流母線應(yīng)用中,傳統(tǒng)的650V器件雖然理論上夠用,但在電網(wǎng)波動或雷擊浪涌等極端工況下,電壓裕量(Headroom)較小。此外,宇宙射線(Cosmic Ray)誘發(fā)的單粒子燒毀(SEB)效應(yīng)在高壓偏置下會顯著增加故障率(FIT Rate)。
為了提高超大規(guī)模數(shù)據(jù)中心的可靠性,行業(yè)趨勢正在向750V器件遷移。基本半導(dǎo)體 B3M010C075Z(750V, 10mΩ)提供了額外的100V耐壓裕量 。這不僅增強(qiáng)了抗浪涌能力,更重要的是,在相同的400V工作電壓下,750V器件對宇宙射線的免疫力呈指數(shù)級提升,極大地降低了隨機(jī)失效的概率 。
4.3.2 1200V:面向未來的800V架構(gòu)
隨著NVIDIA等廠商推動800V HVDC架構(gòu),1200V SiC MOSFET成為必須。B3M011C120Z 提供了1200V的耐壓和223A的通流能力 ,使其成為三相480V輸入PFC或直接800V母線轉(zhuǎn)換器的理想選擇。在這些高壓應(yīng)用中,SiC相比于1200V硅IGBT,完全消除了拖尾電流(Tail Current),將開關(guān)損耗降低了80%以上。
5. 封裝技術(shù)的革新與熱管理
僅僅依靠芯片層面的改進(jìn)不足以解決100kW+機(jī)架的散熱問題。封裝技術(shù)的創(chuàng)新是釋放SiC潛能、實現(xiàn)高功率密度的最后一塊拼圖。

5.1 頂部散熱(Top-Side Cooling, TSC)的崛起
傳統(tǒng)的SMD封裝(如D2PAK)將熱量通過底部焊盤傳導(dǎo)至PCB。然而,F(xiàn)R4 PCB的熱導(dǎo)率極低(~0.3 W/m·K),即使添加大量熱過孔,PCB本身也成為了散熱瓶頸。
為了打破這一瓶頸,基本半導(dǎo)體推出了采用 QDPAK 和 TOLT 封裝的SiC MOSFET,如 AB3M025065CQ和 B3M025065B 。
結(jié)構(gòu)原理: TSC封裝將散熱焊盤(Drain Pad)置于器件頂部,直接暴露于空氣中。
熱路徑優(yōu)化: 散熱器或冷板可以直接壓在器件表面,熱量無需經(jīng)過PCB,熱阻(RthJC?)大幅降低。例如,AB3M025065CQ的結(jié)到殼熱阻極低,僅為0.35 K/W 。
電氣優(yōu)勢: 由于底部不再需要散熱焊盤,PCB底部的空間被釋放出來用于布線或放置其他器件,進(jìn)一步提升了板級功率密度。此外,TSC封裝通常配備Kelvin Source引腳,解耦了柵極驅(qū)動回路與功率回路,消除了源極電感對開關(guān)速度的限制。
5.2 液冷技術(shù)的深度融合
GB200 NVL72等AI機(jī)架已經(jīng)全面擁抱液冷技術(shù)。ORv3電源架的設(shè)計也必須融入這一生態(tài)。
冷板集成: 采用QDPAK/TOLT封裝的SiC MOSFET提供了平整的頂部表面,非常適合與液冷冷板(Cold Plate)貼合。通過高性能導(dǎo)熱界面材料(TIM),冷板可以直接帶走功率器件產(chǎn)生的熱量。
去風(fēng)扇化: 液冷的高效散熱使得電源模塊內(nèi)部的風(fēng)扇可以被移除或減小,這不僅消除了風(fēng)扇帶來的寄生功耗(可占電源總功耗的3-5%)和振動(對機(jī)械硬盤有害),還大幅提升了系統(tǒng)的平均無故障時間(MTBF)。
盲插流體連接器: 電源模塊與機(jī)架流體分配單元(Manifold)之間采用盲插、無滴漏的快速連接器(Quick Disconnects),實現(xiàn)了電源模塊的液冷熱插拔維護(hù) 。
6. 集成機(jī)架式電源系統(tǒng)架構(gòu)詳解
6.1 NVIDIA GB200 NVL72 供電架構(gòu)案例
以目前最先進(jìn)的NVIDIA GB200 NVL72為例,其供電架構(gòu)代表了未來的主流方向 :
總功耗: 單機(jī)架約120kW。
電源架配置: 一個機(jī)架包含6到8個電源架(Power Shelf),每個電源架額定功率33kW。
電源模塊(PSU): 每個電源架容納6個5.5kW的整流模塊,采用N+N或N+1冗余配置。這意味著整個機(jī)架可能包含多達(dá)48個高功率SiC電源模塊。
輸入電源: 采用三相415 VAC直接輸入到電源架,消除了機(jī)架級PDU的中間環(huán)節(jié)。
直流母線: 電源架輸出48V/50V直流電,通過巨大的銅排(Busbar)傳輸至后方的計算托盤(Compute Tray)。
6.2 48V母線的必然性與挑戰(zhàn)
為何選擇48V而非12V或更高的400V?
對比12V: 48V降低了電流和損耗,使得120kW的功率傳輸在物理上成為可能。
對比400V: 48V(<60V)屬于安全特低電壓(SELV),是非絕緣電路,維護(hù)更加安全,且允許在服務(wù)器主板上使用更小間距的布線,有利于高密度計算芯片的布局。
中間總線轉(zhuǎn)換(IBC): 計算托盤上需要高效的IBC模塊將48V轉(zhuǎn)換為12V或直接轉(zhuǎn)換為GPU所需的低壓大電流(<1V, >1000A)。這一級轉(zhuǎn)換同樣大量采用GaN或低壓SiC器件以維持高效率。
7. 邁向800V HVDC
盡管48V架構(gòu)解決了當(dāng)前的燃眉之急,但隨著機(jī)架功率向1MW邁進(jìn)(如NVIDIA未來的GB300規(guī)劃),48V母線所需的銅排重量將達(dá)到數(shù)百公斤,物理連接將變得極其困難 。

7.1 800V HVDC 直供技術(shù)
未來的AI工廠將趨向于800V HVDC架構(gòu):
電網(wǎng)直連: 采用固態(tài)變壓器(SST)將中壓交流電(13.8kV)直接轉(zhuǎn)換為800V直流電。
機(jī)架內(nèi)傳輸: 800V直流電直接進(jìn)入機(jī)架,消除了傳統(tǒng)的AC/DC電源架,取而代之的是機(jī)架內(nèi)的DC/DC轉(zhuǎn)換模塊。
SiC的終極舞臺: 在800V架構(gòu)中,1200V和1700V的SiC MOSFET將成為絕對主角。它們需要承受更高的電壓應(yīng)力,同時保持高頻開關(guān)以縮小隔離變壓器的體積?;景雽?dǎo)體的 B3M011C120Z 等1200V產(chǎn)品線正是為這一趨勢做好了技術(shù)儲備 。
8. 結(jié)論
AI算力需求的爆發(fā)正在倒逼數(shù)據(jù)中心能源基礎(chǔ)設(shè)施進(jìn)行一場徹底的革命。從服務(wù)器電源到機(jī)架式電源架,從12V到48V再到未來的800V,每一次電壓等級和拓?fù)浼軜?gòu)的躍遷,其核心驅(qū)動力都是對功率密度和能源效率的極致追求。
在這一變革中,碳化硅(SiC)MOSFET憑借其無與倫比的開關(guān)特性、耐高壓能力和熱導(dǎo)率,成為了不可或缺的技術(shù)基石。
拓?fù)滟x能: SiC使得圖騰柱PFC等高效硬開關(guān)拓?fù)涑蔀楝F(xiàn)實,將AC/DC級效率推向99%的極限。
密度提升: 通過支持高頻開關(guān),SiC大幅減小了磁性元件體積;通過高溫低阻特性,減小了散熱需求。
封裝協(xié)同: 結(jié)合QDPAK、TOLT等頂部散熱封裝,SiC完美融入了AI時代的液冷生態(tài)系統(tǒng)。
對于數(shù)據(jù)中心運(yùn)營商和電源制造商而言,盡早布局基于750V/1200V SiC MOSFET的高密度電源方案,不僅是滿足ORv3標(biāo)準(zhǔn)的合規(guī)需求,更是贏得AI算力軍備競賽能源入場券的關(guān)鍵戰(zhàn)略。
表 1:基本半導(dǎo)體 SiC MOSFET 規(guī)格對比及其在 AI 電源中的應(yīng)用
| 參數(shù) | B3M025065B | AB3M025065CQ | B3M010C075Z | B3M011C120Z |
|---|---|---|---|---|
| 電壓等級 (VDS?) | 650 V | 650 V | 750 V | 1200 V |
| 電流 (ID? @ 25°C) | 108 A | 115 A | 240 A | 223 A |
| 典型導(dǎo)通電阻 (RDS(on)? 18V) | 25 mΩ | 25 mΩ | 10 mΩ | 11 mΩ |
| 封裝形式 | TOLT (頂部散熱) | QDPAK (頂部散熱) | TO-247-4 | TO-247-4 |
| 熱阻 (RthJC?) | 0.40 K/W | 0.35 K/W | 0.20 K/W | 0.15 K/W |
| 核心應(yīng)用場景 | 3kW-5.5kW PSU PFC/LLC | 液冷電源模塊, 高密度SMPS | 高可靠性PFC (抗浪涌/輻射) | 3相PFC, 800V HVDC架構(gòu) |
表 2:AI服務(wù)器電源技術(shù)演進(jìn)路線圖
| 階段 | 傳統(tǒng)計算 | 高性能計算 (HPC) | AI工廠 (當(dāng)前主流) | 下一代 AI (未來) |
|---|---|---|---|---|
| 機(jī)架功率 | 10 - 15 kW | 20 - 40 kW | 100 - 132 kW | > 200 kW - 1 MW |
| 電源單元 (PSU) | 800 W - 1.6 kW CRPS | 2 kW - 3 kW CRPS | 5.5 kW - 8 kW 電源架 | 12 kW - 33 kW / 集中整流 |
| 母線電壓 | 12 V | 12 V / 48 V | 48 V / 54 V | 400 V / 800 V HVDC |
| PFC 拓?fù)?/strong> | 硅基 Boost PFC | 交錯并聯(lián) Boost (Si) | SiC 圖騰柱 CCM PFC | 三相圖騰柱 / 維也納整流 |
| 散熱方式 | 風(fēng)冷 (Fans) | 風(fēng)冷 + 熱管 | 液冷 (冷板/背門) | 芯片級液冷 / 浸沒式 |
表 3:SiC MOSFET 在 AI 電源關(guān)鍵拓?fù)渲械膬r值分析
| 拓?fù)浼?/strong> | 硅器件的瓶頸 | SiC 的解決方案 | 系統(tǒng)級價值 |
|---|---|---|---|
| 圖騰柱 PFC (快橋臂) | 體二極管反向恢復(fù)電荷 (Qrr?) 過大,導(dǎo)致CCM模式下嚴(yán)重的開關(guān)損耗和炸管風(fēng)險。 | 近零 Qrr? ,允許在CCM模式下進(jìn)行高效硬開關(guān)。 | 實現(xiàn)99%以上的PFC效率;大幅減小電感體積 (頻率提升2-3倍)。 |
| DC-DC (LLC 原邊) | 輸出電容 (Coss?) 較大且非線性,限制了死區(qū)時間優(yōu)化和開關(guān)頻率。 | 更低且線性的 Coss?,更低的關(guān)斷損耗 (Eoff?)。 | 支持 >500 kHz 開關(guān)頻率;縮小變壓器和諧振腔體積。 |
| BBU 雙向變換 | 導(dǎo)通電阻隨溫度急劇上升,雙向效率難以兼顧。 | 高溫下 RDS(on)? 極其穩(wěn)定 (175°C僅增加~40%)。 | 提升電池充放電效率;減少散熱需求,延長電池壽命。 |
| 熱管理與封裝 | 只能通過底部PCB散熱,熱阻大,無法應(yīng)對高密度熱流。 | QDPAK/TOLT 頂部散熱封裝,直接貼合冷板。 | 解除PCB熱瓶頸;完美適配液冷機(jī)架設(shè)計;提升功率密度至100 W/in3+。 |
審核編輯 黃宇
-
MOSFET
+關(guān)注
關(guān)注
151文章
10834瀏覽量
235070 -
機(jī)架電源
+關(guān)注
關(guān)注
0文章
5瀏覽量
6442 -
AI算力
+關(guān)注
關(guān)注
1文章
174瀏覽量
10042
發(fā)布評論請先 登錄
SiC碳化硅MOSFET隔離驅(qū)動電源系統(tǒng)中負(fù)壓生成的物理機(jī)制與工程實現(xiàn)研究報告
碳化硅 (SiC) MOSFET dv/dt 極限物理本質(zhì)深度研究報告
電解電源拓?fù)?/b>架構(gòu)演進(jìn)與碳化硅(SiC)功率系統(tǒng)的技術(shù)分析報告
電鍍電源拓?fù)?/b>架構(gòu)演進(jìn)與SiC功率模塊及驅(qū)動技術(shù)的深度價值分析報告
全碳化硅 (All-SiC) 有源中點(diǎn)鉗位 (ANPC) 拓?fù)?/b>解決方案研究報告
軌道計算基礎(chǔ)設(shè)施:太空光伏為太空AI算力供電的電源架構(gòu)演進(jìn)
B3M系列碳化硅MOSFET軟反向恢復(fù)技術(shù)特性及其在橋式拓?fù)?/b>中的應(yīng)用價值研究報告
高壓靜電除塵電源拓?fù)?/b>架構(gòu)演進(jìn)與碳化硅SiC模塊應(yīng)用的技術(shù)變革
MCS兆瓦級充電系統(tǒng)拓?fù)?/b>架構(gòu)演進(jìn)與SiC碳化硅模塊升級替代IGBT模塊技術(shù)研究報告
陽臺微儲的拓?fù)?/b>架構(gòu)演進(jìn)、技術(shù)趨勢及碳化硅MOSFET在其中的應(yīng)用
基于SiC碳化硅功率器件的c研究報告
傾佳電子光伏與儲能產(chǎn)業(yè)功率半導(dǎo)體分立器件從IGBT向碳化硅MOSFET轉(zhuǎn)型的深度研究報告
傾佳電子碳化硅SiC MOSFET驅(qū)動特性與保護(hù)機(jī)制深度研究報告
傾佳電子主流廠商碳化硅 (SiC) MOSFET 驅(qū)動 IC 產(chǎn)品及其技術(shù)特征深度研究報告
AI算力機(jī)架電源架構(gòu)、拓?fù)溲葸M(jìn)與碳化硅MOSFET的應(yīng)用價值深度研究報告
評論