日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ICS951462:ATi RS/RD690 系統(tǒng)的可編程系統(tǒng)時鐘芯片

璟琰乀 ? 2026-03-03 17:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ICS951462:ATi RS/RD690 系統(tǒng)的可編程系統(tǒng)時鐘芯片

在電子設(shè)備的設(shè)計中,系統(tǒng)時鐘的穩(wěn)定性和精確性對于設(shè)備的性能和可靠性起著至關(guān)重要的作用。今天我們要探討的主角——ICS951462,是一款專門為基于 ATI RS/RD690 的系統(tǒng)設(shè)計的可編程系統(tǒng)時鐘芯片,它能提供所需的各種時鐘,為系統(tǒng)的穩(wěn)定運(yùn)行提供有力支持。

文件下載:951462AGLFT.pdf

1. 推薦應(yīng)用與輸出特性

ICS951462 主要應(yīng)用于使用 AMD K8 處理器和 SB600 南橋的 ATI RS/RD690 系統(tǒng)。它具有豐富的輸出特性,包括 2 對 CPU 時鐘、8 對 SRC 時鐘、4 對 ATIG 時鐘,還有 1 個 66MHz 的 HyperTransport 時鐘種子、2 個 48MHz 的 USB 時鐘以及 3 個 14.318MHz 的參考時鐘。這些多樣化的輸出可以滿足系統(tǒng)不同組件的時鐘需求,為設(shè)備的高效運(yùn)行提供保障。

2. 關(guān)鍵規(guī)格亮點

2.1 低抖動性能

ICS951462 在時鐘抖動方面表現(xiàn)出色。其中,CPU 輸出的周期到周期抖動小于 85ps,SRC 輸出和 ATIG 輸出的周期到周期抖動均小于 125ps。低抖動意味著時鐘信號的穩(wěn)定性更高,能夠減少系統(tǒng)中的信號干擾和錯誤,提高系統(tǒng)的可靠性和性能。例如,在處理器的高速數(shù)據(jù)傳輸過程中,低抖動的時鐘能夠確保數(shù)據(jù)的準(zhǔn)確傳輸,避免數(shù)據(jù)丟失或錯誤。

2.2 高精度頻率

這款芯片在 CPU、SRC 和 ATIG 時鐘上實現(xiàn)了 ±300ppm 的頻率精度。高精度的頻率可以保證系統(tǒng)中各個組件的時鐘同步,避免因時鐘偏差導(dǎo)致的設(shè)備故障或性能下降。在多處理器系統(tǒng)中,精確的時鐘同步能夠確保處理器之間的協(xié)調(diào)工作,提高整個系統(tǒng)的處理效率。

3. 功能與特性優(yōu)勢

3.1 可編程時鐘請求引腳

ICS951462 設(shè)有 3 個可編程的時鐘請求引腳,用于控制 SRC 和 ATIG 時鐘。這些引腳可以通過編程實現(xiàn)靈活的時鐘配置,滿足不同系統(tǒng)的個性化需求。例如,在某些特定的應(yīng)用場景中,可以根據(jù)系統(tǒng)的負(fù)載情況動態(tài)調(diào)整時鐘頻率,以達(dá)到節(jié)能和提高性能的目的。

3.2 頻率可編程與擴(kuò)頻功能

ATIGCLK 時鐘的頻率是可編程的,工程師可以根據(jù)實際需求進(jìn)行調(diào)整。同時,芯片還具備擴(kuò)頻功能,能夠有效降低電磁干擾(EMI)。在電子設(shè)備日益小型化和集成化的今天,電磁干擾問題越來越突出,擴(kuò)頻功能可以減少設(shè)備對其他電子設(shè)備的干擾,提高設(shè)備的電磁兼容性。

3.3 輸出禁用與高精度電容

芯片的輸出可以通過 SMBus 進(jìn)行禁用,這為系統(tǒng)的調(diào)試和維護(hù)提供了便利。此外,外部晶體負(fù)載電容的使用可以確保最大的頻率精度,進(jìn)一步提高時鐘信號的穩(wěn)定性。

4. 引腳配置與功能

ICS951462 采用 64 - TSSOP 封裝,擁有眾多引腳,每個引腳都有其特定的功能。

4.1 電源引腳

包括 VDD 和 GND 引腳,為不同的時鐘輸出和芯片內(nèi)部電路提供電源。例如,VDD48 為 48MHz 輸出提供 3.3V 電源,VDDSRC 為 SRC 時鐘提供 3.3V 電源等。合理的電源引腳配置可以確保芯片各個部分的正常工作,避免因電源問題導(dǎo)致的性能下降。

4.2 時鐘輸出引腳

如 48MHz_0 和 48MHz_1 輸出 48MHz 時鐘,SRCCLKT 和 SRCCLKC 輸出差分 SRC 時鐘等。這些時鐘輸出引腳的設(shè)計能夠滿足系統(tǒng)中不同組件對時鐘信號的需求,保證系統(tǒng)的正常運(yùn)行。

4.3 控制引腳

像 SMBCLK 和 SMBDAT 是 SMBus 的時鐘和數(shù)據(jù)引腳,用于與控制器進(jìn)行通信,實現(xiàn)對芯片的編程和控制。RESET_IN# 是實時活動低輸入引腳,當(dāng)該引腳被觸發(fā)時,SMBus 將被重置為上電默認(rèn)狀態(tài)。這些控制引腳的存在使得芯片的配置和管理更加靈活方便。

5. SMBus 通信與寄存器配置

ICS951462 通過 SMBus 接口實現(xiàn)對設(shè)備的全面控制。在進(jìn)行讀寫操作時,需要遵循特定的通信協(xié)議。

5.1 寫操作流程

  • 控制器發(fā)送起始位。
  • 發(fā)送寫地址 D2 (H),芯片進(jìn)行確認(rèn)。
  • 發(fā)送起始字節(jié)位置 N,芯片確認(rèn)。
  • 發(fā)送數(shù)據(jù)字節(jié)數(shù) X,芯片確認(rèn)。
  • 依次發(fā)送從字節(jié) N 到字節(jié) N + X - 1 的數(shù)據(jù),芯片逐個字節(jié)確認(rèn)。
  • 控制器發(fā)送停止位。

    5.2 讀操作流程

  • 控制器發(fā)送起始位。
  • 發(fā)送寫地址 D2 (H),芯片確認(rèn)。
  • 發(fā)送起始字節(jié)位置 N,芯片確認(rèn)。
  • 控制器再次發(fā)送起始位。
  • 發(fā)送讀地址 D3 (H),芯片確認(rèn)。
  • 芯片發(fā)送數(shù)據(jù)字節(jié)數(shù) X,然后依次發(fā)送從起始字節(jié) N 到 N + X - 1 的數(shù)據(jù)。
  • 控制器對每個字節(jié)進(jìn)行確認(rèn),最后發(fā)送不確認(rèn)位和停止位。

此外,芯片還有多個寄存器用于配置不同的功能,如 Spread Spectrum Enable 和 CPU Frequency Select Register 用于控制擴(kuò)頻和 CPU 頻率選擇,Output Control Register 用于控制各個時鐘輸出的啟用和禁用等。通過合理配置這些寄存器,可以實現(xiàn)芯片的個性化功能。

6. 電氣特性與性能指標(biāo)

ICS951462 在不同的時鐘輸出上都有嚴(yán)格的電氣特性要求。

6.1 K8 推挽差分對

在 K8 推挽差分對輸出方面,上升沿和下降沿速率在 2 - 10V/ns 之間,差分電壓在 0.4 - 2.3V 之間,周期到周期抖動小于 85ps 等。這些特性確保了 K8 處理器時鐘信號的穩(wěn)定性和準(zhǔn)確性,為處理器的正常工作提供了保障。

6.2 HTTCLK 時鐘

HTTCLK 時鐘的長期精度在 ±300ppm 范圍內(nèi),33.33MHz 輸出的時鐘周期在 29.9910 - 30.0090ns 之間,66.67MHz 輸出的時鐘周期在 14.9955 - 15.0045ns 之間等。高精度的時鐘周期和長期精度能夠保證 HyperTransport 總線的高速穩(wěn)定運(yùn)行。

6.3 SRC/ATIG 0.7V 電流模式差分對

SRC/ATIG 0.7V 電流模式差分對的電壓高在 660 - 850mV 之間,電壓低在 -150 - 150mV 之間,長期精度在 ±300ppm 范圍內(nèi)等。這些特性使得 SRC 和 ATIG 時鐘能夠滿足系統(tǒng)中相關(guān)組件的需求。

6.4 USB - 48MHz 和 REF - 14.318MHz 時鐘

USB - 48MHz 時鐘的長期精度在 ±100ppm 范圍內(nèi),REF - 14.318MHz 時鐘的長期精度在 ±300ppm 范圍內(nèi)。高精度的時鐘可以確保 USB 設(shè)備和參考時鐘的穩(wěn)定工作,提高系統(tǒng)的兼容性和可靠性。

7. 設(shè)計注意事項與建議

7.1 RESET_IN# 引腳操作

RESET_IN# 引腳的操作需要特別注意。當(dāng)該引腳從高電平變?yōu)榈碗娖綍r,所有輸出(除了 REF[2:0] 時鐘)將停止工作。REF 時鐘會在兩個時鐘周期后斷電并重新上電,SMBus 也會重新加載。整個過程中,時鐘恢復(fù)到正確頻率且無毛刺的時間不超過 2.5ms,而時鐘停止無毛刺的時間為 3μs。需要注意的是,當(dāng)該引腳從低電平變?yōu)楦唠娖綍r,對時鐘沒有影響。在實際設(shè)計中,要合理使用該引腳進(jìn)行系統(tǒng)的復(fù)位操作,避免因誤操作導(dǎo)致系統(tǒng)故障。

7.2 SRC 路由信息

在進(jìn)行 SRC 時鐘的路由設(shè)計時,要遵循一定的規(guī)則。例如,L1、L2、L3 長度應(yīng)分別不超過 0.5 英寸、0.2 英寸、0.2 英寸,且應(yīng)采用非耦合 50 歐姆走線。L4 長度在不同的路由方式(耦合微帶線和耦合帶狀線)下也有不同的要求,同時 Rs 和 Rt 的阻值分別為 33 歐姆和 49.9 歐姆。合理的路由設(shè)計可以減少信號干擾和衰減,提高時鐘信號的質(zhì)量。

7.3 共享引腳操作

ICS951462 上的輸入/輸出(I/O)引腳具有雙重信號功能。在初始上電時,它們作為輸入引腳,將邏輯電平存儲到內(nèi)部數(shù)據(jù)鎖存器中。上電復(fù)位結(jié)束后,這些引腳變?yōu)檩敵鲆_,為外部負(fù)載提供時鐘信號。為了對這些引腳進(jìn)行編程,需要連接一個 10K 電阻到 VDD 或 GND。編程電阻應(yīng)靠近串聯(lián)端接電阻放置,而串聯(lián)端接電阻應(yīng)更靠近驅(qū)動器。這樣的設(shè)計可以確保在不同的工作模式下,引腳能夠正常工作,同時減少信號干擾。

綜上所述,ICS951462 是一款功能強(qiáng)大、性能出色的可編程系統(tǒng)時鐘芯片。它通過豐富的輸出特性、高精度的時鐘信號、靈活的編程功能以及嚴(yán)格的電氣特性要求,為基于 ATI RS/RD690 的系統(tǒng)提供了穩(wěn)定可靠的時鐘解決方案。在實際設(shè)計中,工程師需要充分了解芯片的各項特性和設(shè)計注意事項,根據(jù)具體的應(yīng)用需求進(jìn)行合理的配置和設(shè)計,以發(fā)揮芯片的最佳性能。大家在使用這款芯片的過程中,有沒有遇到過一些獨特的問題或者有一些創(chuàng)新的應(yīng)用呢?歡迎一起交流討論!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    怎么利用FPGA設(shè)計可編程電壓源系統(tǒng)?

    性能好,規(guī)模大,可重復(fù)編程,開發(fā)投資小等優(yōu)點。隨著微電子技術(shù)的發(fā)展,F(xiàn)PGA的成本不斷下降,正逐漸成為各種電子產(chǎn)品不可或缺的重要部件。由于FPGA有著如此眾多的優(yōu)點,因此系統(tǒng)采用FPGA作為控制芯片,實現(xiàn)
    發(fā)表于 08-19 06:54

    可編程延遲芯片進(jìn)行系統(tǒng)定時設(shè)計

    可編程延遲芯片進(jìn)行系統(tǒng)定時設(shè)計:
    發(fā)表于 05-26 13:48 ?16次下載
    用<b class='flag-5'>可編程</b>延遲<b class='flag-5'>芯片</b>進(jìn)行<b class='flag-5'>系統(tǒng)</b>定時設(shè)計

    可編程系統(tǒng)芯片的設(shè)計構(gòu)架

    到目前為止,有三種技術(shù)對電子工程師設(shè)計電子產(chǎn)品的模式產(chǎn)生了重大而又深遠(yuǎn)的影響,它們是:可編程微控制器(MCU),可編程邏輯陣列和可編程模擬陣列。與采用多個分立
    發(fā)表于 11-30 14:46 ?10次下載

    可編程系統(tǒng)芯片提供了最大設(shè)計的靈活性

    可編程系統(tǒng)芯片提供了最大設(shè)計的靈活性 極端靈活且完全可編程的混合信號SOC 的基本原理是促使賽普拉斯微系統(tǒng)公司(Cypress Micr
    發(fā)表于 03-22 11:29 ?26次下載

    系統(tǒng)可編程模擬電路的原理與應(yīng)用

    摘要:從分析在系統(tǒng)可編程模擬電路中的基本單元PAC塊出發(fā).闡述了在系統(tǒng)可編程模擬電路的原理、特點及應(yīng)用。美鍵詞:運(yùn)算跨導(dǎo)放大器 模擬前端
    發(fā)表于 05-08 09:37 ?15次下載

    采用FPGA的可編程電壓源系統(tǒng)原理及設(shè)計

    采用FPGA的可編程電壓源系統(tǒng)原理及設(shè)計計 概述:介紹一種基于FPGA的可編程電壓源系統(tǒng)的設(shè)計與實現(xiàn)。采用FPGA為控制芯片,應(yīng)用Quar
    發(fā)表于 03-22 14:31 ?2843次閱讀
    采用FPGA的<b class='flag-5'>可編程</b>電壓源<b class='flag-5'>系統(tǒng)</b>原理及設(shè)計

    可編程SoC(SoPC),什么是可編程SoC(SoPC)

    可編程SoC(SoPC),什么是可編程SoC(SoPC) SOPC ( System on a Programmable Chip,片上可編程系統(tǒng))是以PLD(
    發(fā)表于 03-26 17:01 ?2770次閱讀

    新型系統(tǒng)可編程芯片設(shè)計方案

    可編程邏輯器件(PLD)在規(guī)模、速度、嵌入式處理器內(nèi)核及其它IP供應(yīng)等方面的進(jìn)步,都仍不足以實現(xiàn)系統(tǒng)可編程芯片的設(shè)計。這需要一種架構(gòu)清晰的系統(tǒng)
    發(fā)表于 08-02 11:21 ?1180次閱讀
    新型<b class='flag-5'>系統(tǒng)</b>級<b class='flag-5'>可編程</b><b class='flag-5'>芯片</b>設(shè)計方案

    可編程直流電源監(jiān)控系統(tǒng)設(shè)計

    ,兩者通過RS485工業(yè)通信總線聯(lián)系。基于LabVIEW的上位機(jī)監(jiān)控系統(tǒng)的開發(fā)可實現(xiàn)對可編程直流電流源輸出電流波形的調(diào)制和監(jiān)控。實際裝置的運(yùn)行結(jié)果表明,上位機(jī)監(jiān)控系統(tǒng)的設(shè)計滿足裝置的功
    發(fā)表于 03-01 09:56 ?3次下載
    <b class='flag-5'>可編程</b>直流電源監(jiān)控<b class='flag-5'>系統(tǒng)</b>設(shè)計

    用于可編程邏輯控制和分布式控制系統(tǒng)ICS

    用于可編程邏輯控制和分布式控制系統(tǒng)ICS
    發(fā)表于 05-09 12:38 ?3次下載
    用于<b class='flag-5'>可編程</b>邏輯控制和分布式控制<b class='flag-5'>系統(tǒng)</b>的<b class='flag-5'>ICS</b>

    片上可編程系統(tǒng)原理及應(yīng)用

    片上可編程系統(tǒng)SOPC是一種靈活、高效的SoC解決方案,而FPGA 是可編程再設(shè)計的“萬能”芯片,F(xiàn)PGA是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,在硅片上預(yù)先設(shè)計
    發(fā)表于 10-01 09:07 ?2470次閱讀

    什么是可編程片上系統(tǒng)?PSOC和FPGA的區(qū)別

    可編程片上系統(tǒng)(Programmable System-on-Chip,PSoC)是一種集成了數(shù)字邏輯、模擬電路和可配置模塊的片上系統(tǒng)。它將傳統(tǒng)的微處理器、微控制器和可編程邏輯器件等功
    發(fā)表于 07-06 15:15 ?6437次閱讀

    可編程片上系統(tǒng)是什么

    到一個芯片中。這種系統(tǒng)不僅具有處理器內(nèi)核、存儲器、輸入輸出接口等基本元件,還包含豐富的IP Core資源、足夠的片上可編程邏輯資源以及小容量的片內(nèi)高速RAM資源。
    的頭像 發(fā)表于 03-28 14:55 ?1685次閱讀

    可編程片上系統(tǒng)是什么意思

    可編程片上系統(tǒng)(Programmable System-on-Chip,PSoC)是一種特殊的嵌入式系統(tǒng)。它首先是一個片上系統(tǒng),這意味著整個系統(tǒng)
    的頭像 發(fā)表于 03-28 15:09 ?1632次閱讀

    可編程片上系統(tǒng)的基本特征和主要應(yīng)用

    可編程片上系統(tǒng)是一種特殊的嵌入式系統(tǒng):首先它是片上系統(tǒng),即由單個芯片完成整個系統(tǒng)的主要邏輯功能;
    的頭像 發(fā)表于 03-28 15:13 ?1774次閱讀
    宁陕县| 汉中市| 林周县| 五常市| 樟树市| 容城县| 大丰市| 定安县| 沂源县| 婺源县| 隆回县| 南开区| 来宾市| 内丘县| 德保县| 三河市| 安丘市| 襄垣县| 卫辉市| 玉溪市| 澜沧| 汤原县| 西城区| 宜兴市| 盐山县| 阿荣旗| 靖安县| 遂平县| 凌云县| 信宜市| 周口市| 徐闻县| 禹州市| 仙游县| 横山县| 陆河县| 扎赉特旗| 长岛县| 泾川县| 无为县| 尚志市|