ADCLK854:低抖動(dòng)、低功耗時(shí)鐘扇出緩沖器的卓越之選
在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘信號(hào)的穩(wěn)定和低抖動(dòng)對(duì)于系統(tǒng)的性能至關(guān)重要。今天,我們要探討的是ADI公司的ADCLK854,一款專為低抖動(dòng)和低功耗操作而優(yōu)化的1.2 GHz/250 MHz LVDS/CMOS扇出緩沖器。
文件下載:ADCLK854.pdf
一、產(chǎn)品概述
ADCLK854具有眾多出色的特性,使其在時(shí)鐘分配和信號(hào)處理方面表現(xiàn)卓越。它擁有2個(gè)可選的差分輸入,輸出可在LVDS和CMOS之間進(jìn)行選擇,最多可提供12個(gè)LVDS(1.2 GHz)或24個(gè)CMOS(250 MHz)輸出。每個(gè)通道在100 MHz操作時(shí)功耗小于12 mW,展現(xiàn)出了低功耗的優(yōu)勢(shì)。同時(shí),它的抖動(dòng)性能也十分出色,54 fs rms的集成抖動(dòng)(12 kHz至20 MHz)和100 fs rms的附加寬帶抖動(dòng),為系統(tǒng)提供了穩(wěn)定的時(shí)鐘信號(hào)。
二、關(guān)鍵特性分析
1. 輸入與輸出選擇
ADCLK854提供了2個(gè)可選的差分輸入,通過IN_SEL引腳可以選擇將哪個(gè)輸入信號(hào)扇出到所有輸出。輸出方面,它可以靈活配置為L(zhǎng)VDS或CMOS輸出,最多可實(shí)現(xiàn)12個(gè)LVDS或24個(gè)CMOS輸出,還支持LVDS和CMOS輸出的組合。這種靈活性使得它能夠適應(yīng)不同的應(yīng)用場(chǎng)景和系統(tǒng)需求。
2. 低功耗設(shè)計(jì)
每個(gè)通道在100 MHz操作時(shí)功耗小于12 mW,這對(duì)于需要大量時(shí)鐘信號(hào)的系統(tǒng)來說,能夠顯著降低功耗,延長(zhǎng)設(shè)備的續(xù)航時(shí)間,同時(shí)減少散熱需求,提高系統(tǒng)的穩(wěn)定性。
3. 低抖動(dòng)性能
54 fs rms的集成抖動(dòng)(12 kHz至20 MHz)和100 fs rms的附加寬帶抖動(dòng),確保了時(shí)鐘信號(hào)的穩(wěn)定性和準(zhǔn)確性。低抖動(dòng)對(duì)于高速數(shù)據(jù)傳輸和高精度測(cè)量等應(yīng)用至關(guān)重要,能夠有效減少信號(hào)失真和誤差。
4. 睡眠模式
通過SLEEP引腳可以啟用睡眠模式,將設(shè)備置于低功耗狀態(tài),此時(shí)除了內(nèi)部帶隙外,芯片其他部分都被關(guān)閉,輸出進(jìn)入高阻態(tài)。這一特性在系統(tǒng)不需要時(shí)鐘信號(hào)時(shí)能夠進(jìn)一步降低功耗,提高能源效率。
三、電氣特性詳解
1. 時(shí)鐘輸入特性
輸入頻率范圍為0 - 1200 MHz,輸入靈敏度方面,差分輸入電平為150 - 1200 mV p-p,單端輸入靈敏度為7 - 30 mV p-p。輸入共模電壓為VS/2 - 0.1 - VS/2 + 0.5 V,輸入共模范圍為0.4 - VS - 0.4 V。輸入電阻(差分)為150 kΩ,輸入電容為2 pF,輸入偏置電流(每個(gè)引腳)為±350 μA。這些特性使得ADCLK854能夠適應(yīng)不同類型的輸入信號(hào),并且在不同的輸入條件下保持穩(wěn)定的性能。
2. LVDS時(shí)鐘輸出特性
輸出頻率范圍為247 - 1200 MHz,輸出電壓差分ΔVOD為1.125 - 1.375 V,偏移電壓ΔVOS為3 - 50 mV,短路電流ISA、ISB為6 mA。LVDS輸出在100 Ω終端負(fù)載下,能夠提供穩(wěn)定的差分信號(hào),滿足高速數(shù)據(jù)傳輸?shù)男枨蟆?/p>
3. CMOS時(shí)鐘輸出特性
輸出頻率范圍為0 - 250 MHz,輸出電壓高VOH為VS - 0.1 - VS - 0.35 V,輸出電壓低VOL為0.1 - 0.35 V,參考電壓VREF為VS/2 - 0.1 - VS/2 + 0.1 V。CMOS輸出在10 pF負(fù)載下,能夠提供穩(wěn)定的單端信號(hào),適用于一些對(duì)信號(hào)電平要求較低的應(yīng)用場(chǎng)景。
4. 時(shí)序特性
LVDS輸出的上升/下降時(shí)間為135 ps,傳播延遲為2.0 ns,溫度系數(shù)為2.0 ps/°C,輸出偏斜在同一組內(nèi)為50 ps,同一器件上所有LVDS輸出為65 ps,跨多個(gè)器件為390 ps。CMOS輸出的上升/下降時(shí)間為525 ps,傳播延遲為3.2 ns,溫度系數(shù)為2.2 ps/°C,輸出偏斜在同一組內(nèi)為155 ps,同一器件上所有CMOS輸出為175 ps,跨多個(gè)器件為640 ps。這些時(shí)序特性確保了時(shí)鐘信號(hào)在傳輸過程中的準(zhǔn)確性和穩(wěn)定性。
5. 時(shí)鐘輸出相位噪聲
在1000 MHz的LVDS輸出中,不同頻率偏移下的絕對(duì)相位噪聲表現(xiàn)良好,如在10 Hz偏移時(shí)為 -90 dBc/Hz,100 Hz偏移時(shí)為 -108 dBc/Hz等。在200 MHz的CMOS輸出中,同樣具有較低的相位噪聲,如在10 Hz偏移時(shí)為 -119 dBc/Hz。低相位噪聲有助于提高系統(tǒng)的抗干擾能力和信號(hào)質(zhì)量。
6. 邏輯和電源特性
控制引腳(IN_SEL、CTRL_x、SLEEP)具有明確的邏輯電平要求,邏輯1電壓為VS - 0.4 V,邏輯0電壓為0.4 V,邏輯1電流為5 - 20 μA,邏輯0電流為 -5 - +5 μA,電容為2 pF。電源方面,供電電壓要求為1.8 V ± 5%,不同輸出模式下的功耗也有所不同,如LVDS在100 MHz時(shí)為84 - 100 mA,1200 MHz時(shí)為175 - 215 mA;CMOS在100 MHz時(shí)為115 - 140 mA,250 MHz時(shí)為265 - 325 mA。睡眠模式下功耗為3 mA。
四、應(yīng)用領(lǐng)域
1. 低抖動(dòng)時(shí)鐘分配
由于其低抖動(dòng)特性,ADCLK854非常適合用于時(shí)鐘分配系統(tǒng),為多個(gè)設(shè)備提供穩(wěn)定、準(zhǔn)確的時(shí)鐘信號(hào),確保系統(tǒng)的同步運(yùn)行。
2. 時(shí)鐘和數(shù)據(jù)信號(hào)恢復(fù)
在高速數(shù)據(jù)傳輸系統(tǒng)中,時(shí)鐘和數(shù)據(jù)信號(hào)可能會(huì)受到干擾和失真,ADCLK854能夠?qū)@些信號(hào)進(jìn)行恢復(fù)和重新整形,提高信號(hào)的質(zhì)量和可靠性。
3. 電平轉(zhuǎn)換
它可以實(shí)現(xiàn)不同邏輯電平之間的轉(zhuǎn)換,使得不同電平標(biāo)準(zhǔn)的設(shè)備能夠相互兼容,方便系統(tǒng)的集成和設(shè)計(jì)。
4. 無線和有線通信
在通信系統(tǒng)中,穩(wěn)定的時(shí)鐘信號(hào)對(duì)于數(shù)據(jù)的準(zhǔn)確傳輸至關(guān)重要。ADCLK854的低抖動(dòng)和低功耗特性能夠滿足通信系統(tǒng)的需求,提高通信質(zhì)量和效率。
5. 醫(yī)療和工業(yè)成像
在醫(yī)療和工業(yè)成像領(lǐng)域,需要高精度的時(shí)鐘信號(hào)來確保圖像的清晰和準(zhǔn)確。ADCLK854的高性能能夠?yàn)槌上裣到y(tǒng)提供可靠的時(shí)鐘支持。
6. ATE和高性能儀器
在自動(dòng)測(cè)試設(shè)備(ATE)和高性能儀器中,對(duì)時(shí)鐘信號(hào)的穩(wěn)定性和準(zhǔn)確性要求極高。ADCLK854能夠滿足這些應(yīng)用的需求,提高測(cè)試和測(cè)量的精度。
五、使用注意事項(xiàng)
1. ESD防護(hù)
ADCLK854是靜電放電(ESD)敏感設(shè)備,盡管它具有專利或?qū)S?a href="http://m.sdkjxy.cn/tags/保護(hù)電路/" target="_blank">保護(hù)電路,但在操作過程中仍需采取適當(dāng)?shù)腅SD防護(hù)措施,避免因靜電放電導(dǎo)致設(shè)備性能下降或損壞。
2. 電源供應(yīng)
建議使用1.8 V ± 5%的電源供應(yīng),并在PCB上對(duì)電源進(jìn)行適當(dāng)?shù)呐月冯娙萏幚恚源_保電源的穩(wěn)定性。同時(shí),要將所有電源引腳盡可能靠近器件進(jìn)行旁路電容處理,以減少電源噪聲對(duì)設(shè)備的影響。
3. 散熱設(shè)計(jì)
ADCLK854的散熱通過其暴露的金屬焊盤進(jìn)行,因此在PCB設(shè)計(jì)時(shí),要確保焊盤與地良好連接,并通過過孔將熱量傳導(dǎo)到更大的散熱區(qū)域,如PCB的接地平面。
六、總結(jié)
ADCLK854作為一款高性能的時(shí)鐘扇出緩沖器,具有低抖動(dòng)、低功耗、靈活的輸入輸出配置等優(yōu)點(diǎn),適用于多種應(yīng)用領(lǐng)域。在電子設(shè)計(jì)中,合理選擇和使用ADCLK854能夠提高系統(tǒng)的性能和穩(wěn)定性。你在實(shí)際應(yīng)用中是否遇到過類似的時(shí)鐘緩沖器選擇問題呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見解。
-
低功耗
+關(guān)注
關(guān)注
12文章
4051瀏覽量
106864 -
低抖動(dòng)
+關(guān)注
關(guān)注
0文章
76瀏覽量
6133 -
adclk854
+關(guān)注
關(guān)注
0文章
3瀏覽量
1069
發(fā)布評(píng)論請(qǐng)先 登錄
ADCLK854:低抖動(dòng)、低功耗時(shí)鐘扇出緩沖器的卓越之選
評(píng)論