AD9543:高性能時(shí)鐘同步與抖動(dòng)清理芯片解析
在當(dāng)今的電子系統(tǒng)中,時(shí)鐘信號(hào)的穩(wěn)定性和準(zhǔn)確性至關(guān)重要。AD9543作為一款四輸入、十輸出的雙DPLL/IEEE 1588同步器和抖動(dòng)清理器,為電子工程師們提供了強(qiáng)大的時(shí)鐘解決方案。本文將深入剖析AD9543的特性、應(yīng)用及相關(guān)技術(shù)細(xì)節(jié),幫助工程師們更好地理解和應(yīng)用這款芯片。
文件下載:AD9543.pdf
一、AD9543特性概覽
1. 雙DPLL同步能力
AD9543的雙DPLL能夠同步2 kHz至750 MHz的物理層時(shí)鐘,不僅實(shí)現(xiàn)了頻率轉(zhuǎn)換,還能對(duì)噪聲參考進(jìn)行抖動(dòng)清理。它符合ITU - T G.8262和Telcordia GR - 253等標(biāo)準(zhǔn),同時(shí)支持Telcordia GR - 1244、ITU - T G.812、G.813等一系列標(biāo)準(zhǔn),為系統(tǒng)的穩(wěn)定性和兼容性提供了有力保障。
2. 頻率監(jiān)測(cè)與參考驗(yàn)證
芯片具備連續(xù)頻率監(jiān)測(cè)和參考驗(yàn)證功能,能夠檢測(cè)低至50 ppb的頻率偏差。這使得系統(tǒng)能夠及時(shí)發(fā)現(xiàn)參考時(shí)鐘的異常,確保時(shí)鐘信號(hào)的準(zhǔn)確性。
3. 可編程功能
- 數(shù)字環(huán)路濾波器帶寬:可編程數(shù)字環(huán)路濾波器帶寬低至(10^{-4} Hz),為工程師提供了靈活的設(shè)計(jì)空間,以滿足不同應(yīng)用場(chǎng)景的需求。
- 輔助NCO:兩個(gè)獨(dú)立的可編程輔助NCO(1 Hz至(<1.4 ×10^{-12} Hz)),適用于IEEE 1588 Version 2伺服反饋,在PTP應(yīng)用中表現(xiàn)出色。
4. 自動(dòng)與手動(dòng)操作
支持自動(dòng)和手動(dòng)保持模式以及參考切換,能夠?qū)崿F(xiàn)零延遲、無中斷或相位建立操作。同時(shí),還提供可編程的基于優(yōu)先級(jí)的參考切換,支持手動(dòng)、自動(dòng)恢復(fù)和自動(dòng)非恢復(fù)模式。
5. 豐富的輸入輸出接口
- 輸出:擁有5對(duì)時(shí)鐘輸出引腳,每對(duì)可作為差分LVDS/HCSL/CML或2個(gè)單端輸出,輸出頻率范圍為1 Hz至500 MHz。
- 輸入:提供2個(gè)差分或4個(gè)單端輸入?yún)⒖迹⑶揖邆浣徊纥c(diǎn)復(fù)用器,可將參考輸入連接到PLL。
二、AD9543的應(yīng)用領(lǐng)域
1. PTP和SyncE應(yīng)用
在PTP(IEEE 1588)和SyncE應(yīng)用中,AD9543能夠進(jìn)行抖動(dòng)清理和同步,確保時(shí)鐘信號(hào)的準(zhǔn)確性和穩(wěn)定性,滿足高精度時(shí)間同步的需求。
2. 光傳輸網(wǎng)絡(luò)
在光傳輸網(wǎng)絡(luò)(OTN)、SDH以及宏基站和小基站中,AD9543可用于OTN映射/解映射并進(jìn)行抖動(dòng)清理,為網(wǎng)絡(luò)的穩(wěn)定運(yùn)行提供支持。
3. 其他應(yīng)用
還可用于小基站時(shí)鐘、Stratum 2、Stratum 3e和Stratum 3保持、抖動(dòng)清理和相位瞬態(tài)控制,以及JESD204B支持的ADC和DAC時(shí)鐘等領(lǐng)域。
三、技術(shù)細(xì)節(jié)剖析
1. 系統(tǒng)時(shí)鐘PLL
系統(tǒng)時(shí)鐘PLL由整數(shù) - N頻率合成器、集成環(huán)路濾波器和壓控振蕩器(VCO)組成。VCO輸出的系統(tǒng)時(shí)鐘頻率范圍為2250 MHz至2415 MHz。用戶需要聲明系統(tǒng)時(shí)鐘PLL的輸入?yún)⒖碱l率,可通過編程SYSCLK參考頻率位字段來實(shí)現(xiàn)。系統(tǒng)時(shí)鐘源可選擇晶體路徑或直接路徑,路徑選擇通過使能維持放大器位進(jìn)行。此外,系統(tǒng)時(shí)鐘PLL還提供2×頻率倍增器選項(xiàng),可降低PLL帶內(nèi)噪聲,但要求參考輸入信號(hào)的占空比接近50%。
2. 數(shù)字PLL(DPLL)
DPLL是一種全數(shù)字鎖相環(huán),使用數(shù)控振蕩器(NCO)代替?zhèn)鹘y(tǒng)的VCO。AD9543的DPLL具有數(shù)字TDC基相位檢測(cè)器和可編程帶寬的數(shù)字環(huán)路濾波器,輸出數(shù)字頻率調(diào)諧字(FTW)以產(chǎn)生相應(yīng)的NCO輸出頻率。DPLL有多種操作模式,包括自由運(yùn)行、保持和活動(dòng)模式,通過環(huán)路控制器確保模式之間的無縫過渡。
3. 鎖相檢測(cè)器
- DPLL相位鎖相檢測(cè)器:每個(gè)DPLL通道都有一個(gè)全數(shù)字相位鎖相檢測(cè)器,用戶可通過源配置文件控制其閾值靈敏度和滯后。相位鎖相檢測(cè)器提供兩個(gè)狀態(tài)位,分別表示DPLL從非鎖相到鎖相和從鎖相到非鎖相的狀態(tài)變化。
- DPLL頻率鎖相檢測(cè)器:其操作與相位鎖相檢測(cè)器類似,但基于參考信號(hào)和反饋信號(hào)的周期偏差進(jìn)行判斷,不受相位斜率限制器狀態(tài)的影響。
4. 相位步長檢測(cè)器
相位步長檢測(cè)器用于監(jiān)測(cè)DPLL相位檢測(cè)器輸出的相位瞬變,可通過編程Profile x相位步長閾值位字段來激活。當(dāng)檢測(cè)到相位瞬變超過規(guī)定值時(shí),根據(jù)使能步長檢測(cè)參考故障位的狀態(tài),DPLL會(huì)啟動(dòng)新的采集序列或重置參考監(jiān)視器。
5. 偏移調(diào)整
偏移調(diào)整功能允許用戶為參考輸入關(guān)聯(lián)一個(gè)固定的相位偏移,適用于具有冗余全球?qū)Ш叫l(wèi)星系統(tǒng)(GNSS)/全球定位系統(tǒng)(GPS)參考源的應(yīng)用。通過編程Profile x相位偏移位字段來激活該功能。
6. EEPROM使用
AD9543支持外部I2C兼容的EEPROM,可實(shí)現(xiàn)自動(dòng)或手動(dòng)下載和上傳配置。EEPROM控制器負(fù)責(zé)與EEPROM的通信,在下載和上傳過程中會(huì)進(jìn)行校驗(yàn)和計(jì)算,以確保數(shù)據(jù)的準(zhǔn)確性。同時(shí),還支持多設(shè)備共享一個(gè)EEPROM,通過總線仲裁機(jī)制解決沖突。
7. 串行控制端口
AD9543的串行控制端口支持SPI和I2C協(xié)議,用戶可通過M4多功能引腳在啟動(dòng)時(shí)選擇使用的協(xié)議。SPI端口支持3線和4線硬件配置,以及MSB先和LSB先的數(shù)據(jù)格式。I2C端口支持400 kHz快速模式和100 kHz標(biāo)準(zhǔn)模式,采用直接16位內(nèi)存尋址。
四、總結(jié)與思考
AD9543以其強(qiáng)大的功能和豐富的特性,為電子工程師們提供了一個(gè)可靠的時(shí)鐘解決方案。在實(shí)際應(yīng)用中,工程師們需要根據(jù)具體的需求和場(chǎng)景,合理配置芯片的各項(xiàng)參數(shù),以充分發(fā)揮其性能。同時(shí),對(duì)于一些關(guān)鍵參數(shù)的選擇,如鎖相檢測(cè)器的閾值、偏移調(diào)整值等,需要結(jié)合實(shí)際的信號(hào)特性和系統(tǒng)要求進(jìn)行優(yōu)化。大家在使用AD9543的過程中,是否遇到過一些特殊的問題或挑戰(zhàn)呢?又是如何解決的呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見解。
-
時(shí)鐘同步
+關(guān)注
關(guān)注
0文章
142瀏覽量
13608
發(fā)布評(píng)論請(qǐng)先 登錄
AD9543:高性能時(shí)鐘同步與抖動(dòng)清理芯片解析
評(píng)論