深度解析DS26503 T1/E1/J1 BITS元素:功能、特性與應(yīng)用
在通信硬件設(shè)計領(lǐng)域,時鐘恢復(fù)和數(shù)據(jù)傳輸是至關(guān)重要的環(huán)節(jié)。DS26503作為一款先進的T1/E1/J1 BITS(Building-Integrated Timing Supply)時鐘恢復(fù)元件,在通信系統(tǒng)中發(fā)揮著關(guān)鍵作用。今天,我們就來深入了解一下DS26503的各項特性、功能以及應(yīng)用場景。
文件下載:DS26503.pdf
一、DS26503概述
DS26503是一款多功能的時鐘恢復(fù)元件,同時也具備基本的T1/E1收發(fā)器功能。它的接收器部分能夠從T1、E1和6312kHz同步定時接口中恢復(fù)時鐘,并且在T1和E1模式下還能恢復(fù)同步狀態(tài)消息(SSM)。發(fā)射器部分則可以直接連接到T1或E1接口,并在T1和E1模式下提供SSM。此外,DS26503還能在任何支持的輸入同步時鐘速率和輸出速率之間進行轉(zhuǎn)換,并提供一個單獨的輸出用于輸出6312kHz時鐘。該設(shè)備可以通過并行、串行或硬件控制器端口進行控制。
二、主要特性
(一)接口兼容性
- 標準接口:符合G.703 2048kHz同步接口和G.703 6312kHz日本同步接口標準,能夠與標準的T1/J1(1.544MHz)和E1(2.048MHz)接口進行連接。
- 編碼接口:支持CMI編碼的T1/J1和E1接口,為不同的通信環(huán)境提供了更多的選擇。
(二)線路接口
- 時鐘要求:僅需一個主時鐘(MCLK)即可實現(xiàn)E1、T1或J1操作,主時鐘可以是2.048MHz、4.096MHz、8.192MHz、12.8MHz(僅在CPU接口模式下可用)或16.384MHz。在僅用于T1操作時,還可以使用1.544MHz、3.088MHz、6.176MHz或12.5552MHz的時鐘。
- 軟件配置:完全可通過軟件進行配置,適用于短距離和長距離應(yīng)用。
- 接收靈敏度:自動調(diào)整接收靈敏度,E1應(yīng)用的范圍為0dB至 -43dB或0dB至 -12dB,T1應(yīng)用的范圍為0dB至 -36dB或0dB至 -15dB。
- 接收電平指示:以2.5dB的步長指示接收電平,范圍從 -42.5dB至 -2.5dB。
- 內(nèi)部接收端接:提供75Ω、100Ω、110Ω和120Ω線路的內(nèi)部接收端接選項。
- 監(jiān)控應(yīng)用:支持20dB、26dB和32dB的監(jiān)控應(yīng)用增益設(shè)置。
- 發(fā)射波形:靈活的發(fā)射波形生成,T1 DSX - 1線路補償,E1波形包括75Ω同軸電纜和120Ω雙絞線電纜的G.703波形。
- 其他功能:獨立于環(huán)回的AIS生成、交替的1和0生成、方波輸出、開漏輸出選項、發(fā)射器電源關(guān)閉以及發(fā)射器50mA短路限制器和開路檢測指示。
(三)抖動衰減器(僅T1/E1模式)
- 無晶體設(shè)計:采用32位或128位無晶體抖動衰減器,僅需2.048MHz主時鐘即可實現(xiàn)E1和T1操作,在T1操作時也可使用1.544MHz時鐘。
- 靈活配置:可以放置在接收或發(fā)射路徑中,也可以禁用。
- 限制跳閘指示:提供限制跳閘指示功能。
(四)成幀器/格式化器
- 透明傳輸:全接收和發(fā)射路徑透明。
- 幀格式支持:T1幀格式包括D4和ESF,E1幀格式包括FAS和CRC4。
- 報警和狀態(tài)報告:詳細的報警和狀態(tài)報告,并支持可選的中斷。
- 日本J1支持:能夠根據(jù)日本標準計算和檢查CRC6,并生成黃色報警。
(五)測試和診斷
支持遠程和本地環(huán)回功能,方便進行測試和故障診斷。
(六)控制端口
- 多種控制方式:提供8位并行或串行控制端口,支持復(fù)用或非復(fù)用總線,以及Intel或Motorola格式。
- 環(huán)境支持:支持輪詢或中斷驅(qū)動環(huán)境。
- 軟件訪問:可以通過軟件訪問設(shè)備ID和硅版本。
- 軟件復(fù)位:支持軟件復(fù)位,并在電源上電時自動清除。
- 硬件控制:提供硬件控制器端口和硬件復(fù)位引腳。
三、規(guī)格合規(guī)性
DS26503符合最新的電信規(guī)范的所有適用部分,包括T1相關(guān)和E1相關(guān)的電信規(guī)范。具體的規(guī)范列表可以參考文檔中的表格,這里就不一一列舉了。
四、引腳功能描述
DS26503的引腳功能豐富,涵蓋了發(fā)射PLL、發(fā)射側(cè)、接收側(cè)、控制器接口、JTAG、線路接口和電源等多個方面。每個引腳都有其特定的功能,例如PLL_OUT引腳可以輸出1544kHz、2048kHz、64kHz或6312kHz的時鐘信號,TCLK引腳用于輸入發(fā)射時鐘等。詳細的引腳功能可以參考文檔中的表格,這里我們重點關(guān)注一些關(guān)鍵引腳的功能。
(一)發(fā)射PLL
- PLL_OUT:發(fā)射PLL輸出引腳,可以選擇輸出內(nèi)部TX PLL的1544kHz、2048kHz、64kHz或6312kHz輸出,或者內(nèi)部信號TX CLOCK。
- TCLK:發(fā)射時鐘輸入引腳,輸入64kHz、1.544MHz、2.048MHz或6312kHz的主時鐘。
(二)發(fā)射側(cè)
- TSER:發(fā)射串行數(shù)據(jù)引腳,在TX CLOCK的下降沿采樣發(fā)射數(shù)據(jù)。
- TS:在輸入模式下,在TX CLOCK的下降沿采樣該引腳,用于建立發(fā)射側(cè)的幀或多幀邊界;在輸出模式下,在TX CLOCK的上升沿更新該引腳,可用于輸出幀或多幀同步脈沖。
- TCLKO:發(fā)射時鐘輸出引腳,用于為發(fā)射側(cè)的格式化器提供時鐘。
- TPOSO:發(fā)射正數(shù)據(jù)輸出引腳,在T1或E1模式下,在TCLKO的上升沿更新,輸出發(fā)射側(cè)格式化器的雙極性數(shù)據(jù)。
- TNEGO:發(fā)射負數(shù)據(jù)輸出引腳,在T1或E1模式下,在TCLKO的上升沿更新,輸出發(fā)射側(cè)格式化器的雙極性數(shù)據(jù)。
(三)接收側(cè)
- RCLK:接收時鐘引腳,恢復(fù)1.544MHz(T1)、2.048MHz(E1)或6312kHz(G.703同步接口)的時鐘。
- RS:接收同步引腳,在T1/E1模式下,輸出一個寬度為一個RCLK的脈沖,用于標識幀或多幀邊界。
- RSER:接收串行數(shù)據(jù)引腳,在T1/E1模式下,在RCLK的上升沿更新,輸出接收到的NRZ串行數(shù)據(jù)。
- RLOF:接收幀丟失引腳,在T1或E1模式下,可以配置為發(fā)射時鐘丟失指示。
- RLOS:接收信號丟失引腳,在T1模式下,檢測到192個連續(xù)的0時置高;在E1模式下,檢測到255個連續(xù)的0時置高;在6312kHz模式下,通常檢測到連續(xù)的0持續(xù)65μs時置高。
- RAIS:接收報警指示信號引腳,在T1模式下,檢測到藍色報警時置高;在E1模式下,檢測到AIS時置高。
(四)控制器接口
- INT / JACKS0:低電平有效中斷/抖動衰減器時鐘選擇0引腳,用于在事件、報警和狀態(tài)寄存器定義的條件發(fā)生時向主機控制器發(fā)出標志信號,同時在硬件模式下用于選擇抖動衰減器時鐘。
- TMODE1和TMODE2:發(fā)射模式選擇引腳,在硬件模式下用于配置發(fā)射操作模式。
- TSTRST:三態(tài)控制和設(shè)備復(fù)位引腳,零到一的轉(zhuǎn)換會對DS26503寄存器組進行硬件復(fù)位,將配置寄存器內(nèi)容設(shè)置為默認狀態(tài)。
- BIS[1:0]:處理器接口模式選擇引腳,用于選擇處理器接口的操作模式,包括并行端口模式(復(fù)用或非復(fù)用)、串行端口模式和硬件模式。
五、硬件控制器接口
在硬件控制器模式下,并行和串行端口引腳被重新配置,以提供對端口中某些功能的直接訪問。以下是一些關(guān)鍵功能的介紹。
(一)發(fā)射時鐘源
在硬件控制器模式下,TX PLL的輸入始終是TCLK引腳。TX CLOCK由TCSS0和TCSS1引腳選擇,PLL_OUT引腳始終與選擇的TX CLOCK信號相同。如果用戶希望將發(fā)射器與恢復(fù)的時鐘同步,則需要將RCLK引腳外部連接到TCLK引腳。
(二)內(nèi)部端接
內(nèi)部端接根據(jù)選擇的接收或發(fā)射模式自動設(shè)置,可以通過TITD和RITD引腳禁用。在E1模式下啟用內(nèi)部端接時,可以使用E1TS引腳選擇75Ω或120Ω的端接。
(三)線路補償
通過L2、L1和L0引腳可以選擇不同的線路補償應(yīng)用,包括T1和E1模式下的不同線路長度和特性。
(四)接收器和發(fā)射器操作模式
通過RMODE3、RMODE2、RMODE1和RMODE0引腳可以選擇接收器的操作模式,通過TMODE3、TMODE2、TMODE1和TMODE0引腳可以選擇發(fā)射器的操作模式。
(五)MCLK預(yù)分頻器
根據(jù)MCLK的頻率和JACKS0引腳的狀態(tài),可以選擇不同的MCLK預(yù)分頻器設(shè)置,以滿足不同的時鐘需求。
(六)其他硬件控制器模式特性
包括RS模式選擇、TS模式選擇、遠程環(huán)回啟用、發(fā)射AIS和接收/發(fā)射HDB3/B8ZS啟用等功能。
六、處理器接口
DS26503可以通過非復(fù)用(BIS[1:0] = 01)或復(fù)用(BIS[1:0] = 00)并行總線進行控制,也支持串行總線模式和硬件模式??偩€接口類型由BIS1和BIS0引腳選擇。
(一)并行端口模式
在并行模式下,DS26503可以使用Intel或Motorola總線時序配置。通過BTS引腳可以選擇總線時序類型,低電平選擇Intel時序,高電平選擇Motorola時序。
(二)SPI串行端口模式
當總線選擇為10(BIS[1:0] = 10)時,選擇串行SPI總線接口。在這種模式下,DS26503作為從設(shè)備,與主設(shè)備通過SCK、MOSI和MISO信號以及片選信號((overline{CS}))進行通信。端口讀寫時序與系統(tǒng)讀寫時序無關(guān),支持異步半雙工操作。
(三)寄存器映射
DS26503的寄存器映射涵蓋了各種控制寄存器、狀態(tài)寄存器、信息寄存器和測試寄存器等。每個寄存器都有其特定的功能,例如測試復(fù)位寄存器用于軟件復(fù)位和測試模式設(shè)置,模式配置寄存器用于選擇接收和發(fā)射路徑的操作模式等。
(四)中斷處理
DS26503的各種報警、條件和事件可以觸發(fā)中斷。所有狀態(tài)寄存器都可以配置為產(chǎn)生中斷,每個狀態(tài)寄存器都有一個相關(guān)的中斷屏蔽寄存器。當發(fā)生中斷時,主機可以通過讀取IIR寄存器來確定哪個狀態(tài)寄存器產(chǎn)生了中斷,然后進一步檢查相應(yīng)的狀態(tài)寄存器以確定具體的中斷源。
七、T1和E1成幀器/格式化器控制寄存器
(一)T1控制寄存器
包括T1RCR1、T1RCR2、T1TCR1、T1TCR2和T1CCR等寄存器,用于配置T1成幀器的接收和發(fā)射功能,例如重新同步、同步啟用、同步時間、同步標準、B8ZS啟用等。
(二)E1控制寄存器
包括E1RCR和E1TCR等寄存器,用于配置E1成幀器的接收和發(fā)射功能,例如重新同步、同步啟用、幀重新同步標準、HDB3啟用等。
(三)信息寄存器和狀態(tài)寄存器
提供E1同步器的實時狀態(tài)信息,以及各種報警和事件的狀態(tài)。
八、I/O引腳配置選項
通過IOCR1和IOCR2寄存器可以配置I/O引腳的功能,例如輸出數(shù)據(jù)格式、TS引腳的輸入/輸出模式、RS引腳的模式選擇、時鐘信號的反轉(zhuǎn)等。
九、T1和E1同步狀態(tài)消息
(一)T1 SSM
DS26503在T1模式下具有BOC控制器,用于處理SSM服務(wù)。通過TFDL寄存器和BOCC寄存器可以實現(xiàn)BOC的發(fā)送和接收。
(二)E1 SSM
DS26503提供對E1模式下的Sa/Si位的訪問,通過一組寄存器可以實現(xiàn)Sa/Si位的接收和發(fā)送。
十、線路接口單元(LIU)
(一)LIU操作
LIU通過耦合變壓器將T1、E1和6312kHz信號連接到各種網(wǎng)絡(luò)媒體。發(fā)射和接收功能獨立,6312kHz傳輸有其特殊的輸出方式。
(二)LIU接收器
接收模擬AMI/HDB3 E1波形或AMI/B8ZS T1波形,支持內(nèi)部或外部端接,恢復(fù)時鐘和數(shù)據(jù),并通過抖動衰減器進行處理。具有接收電平指示功能,可用于故障排查。
(三)LIU發(fā)射器
使用鎖相環(huán)和精密數(shù)模轉(zhuǎn)換器生成符合最新規(guī)范的波形,支持軟件選擇的發(fā)射端接。具有短路檢測/限制、開路檢測和BPV錯誤插入等功能。
(四)MCLK預(yù)分頻器
根據(jù)MCLK的頻率和相關(guān)引腳的設(shè)置,選擇合適的預(yù)分頻器和PLL,以生成內(nèi)部的2.048MHz或1.544MHz時鐘。
(五)抖動衰減器
可以設(shè)置為32位或128位的深度,放置在接收或發(fā)射路徑中,當抖動超過一定閾值時會觸發(fā)限制跳閘指示。
(六)CMI選項
提供CMI接口,用于連接光傳輸設(shè)備,支持HDB3/B8ZS編碼。
(七)LIU控制寄存器
包括LIC1、TLBC、LIC2、LIC3和LIC4等寄存器,用于控制LIU的各種功能,例如發(fā)射功率關(guān)閉、抖動衰減器禁用、線路補償選擇、自動增益控制等。
(八)推薦電路
文檔中提供了軟件選擇的端接和保護電路的推薦方案,包括金屬保護和縱向保護電路,以及相應(yīng)的組件列表。
十一、環(huán)回配置
通過LBCR寄存器可以配置遠程和本地環(huán)回功能,方便進行測試和故障診斷。
十二、6312kHz同步接口
DS26503的6312kHz同步接口模式符合G.703附錄II.2的要求,接收時可以接受6312kHz的正弦波或方波,發(fā)射時輸出50%占空比的6312kHz方波。
十三、JTAG邊界掃描架構(gòu)和測試訪問端口
DS26503支持IEEE 1149.1標準的指令代碼,包括SAMPLE/PRELOAD、BYPASS和EXTEST等。通過TAP控制器和相關(guān)寄存器可以實現(xiàn)邊界掃描測試。
十四、功能時序圖
文檔中提供了并行端口模式和SPI串行端口模式的功能時序圖,方便工程師進行硬件設(shè)計和調(diào)試。
十五、操作參數(shù)
包括絕對最大額定值、熱特性、推薦的直流工作條件、電容和直流特性等參數(shù),為工程師在設(shè)計和使用DS26503時提供了重要的參考。
十六、修訂歷史
記錄了DS26503的修訂歷史,包括產(chǎn)品發(fā)布、規(guī)格更新、錯誤修正等信息,方便用戶了解產(chǎn)品的發(fā)展和變化。
十七、封裝信息
DS26503采用64引腳LQFP封裝,文檔中提供了封裝的詳細尺寸和相關(guān)說明。
DS26503是一款功能強大、特性豐富的T1/E1/J1 BITS時鐘恢復(fù)元件,適用于各種通信系統(tǒng)。通過深入了解其功能和特性,工程師可以更好地設(shè)計和應(yīng)用該設(shè)備,提高通信系統(tǒng)的性能和可靠性。在實際應(yīng)用中,我們還需要根據(jù)具體的需求和場景進行合理的配置和調(diào)試,以充分發(fā)揮DS26503的優(yōu)勢。你在使用DS26503的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
發(fā)布評論請先 登錄
深度解析DS26503 T1/E1/J1 BITS元素:功能、特性與應(yīng)用
評論