AD4851:高性能4通道同步采樣16位250kSPS數(shù)據(jù)采集系統(tǒng)
在電子設(shè)計領(lǐng)域,數(shù)據(jù)采集系統(tǒng)(DAS)的性能直接影響著整個系統(tǒng)的精度和可靠性。AD4851作為一款功能強大的DAS,為工程師們提供了出色的解決方案。今天,我們就來深入了解一下AD4851的特點、工作原理以及應(yīng)用注意事項。
文件下載:AD4851.pdf
一、AD4851概述
AD4851是一款全緩沖、4通道同步采樣、16位、250kSPS的數(shù)據(jù)采集系統(tǒng),具備差分、寬共模范圍輸入。它采用5V低電壓供電,配合靈活的輸入緩沖電源,使用精密低漂移內(nèi)部參考和參考緩沖器,能夠獨立配置每個通道的SoftSpan范圍,以匹配應(yīng)用信號的擺動,從而最大限度地減少額外的外部信號調(diào)理。
二、關(guān)鍵特性
1. 高精度與高動態(tài)范圍
- 分辨率與線性度:AD4851具有16位分辨率,積分非線性(INL)誤差典型值為±160μV(±40V范圍),無漏碼現(xiàn)象,確保了高精度的數(shù)據(jù)采集。
- 動態(tài)范圍:單轉(zhuǎn)換動態(tài)范圍可達98.1dB(±40V范圍),信噪比(SNR)典型值為94.6dB(±40V范圍),總諧波失真(THD)典型值為 - 117dB(±40V范圍),為信號處理提供了良好的基礎(chǔ)。
- 無縫高動態(tài)范圍(SHDR)技術(shù):這是AD4851的一大亮點。啟用SHDR后,通道的輸入信號路徑增益會在每個采樣基礎(chǔ)上自動優(yōu)化,在不影響線性度的情況下,將每個采樣的轉(zhuǎn)換器噪聲降至最低,最多可使單轉(zhuǎn)換動態(tài)范圍提高4.4dB。
2. 靈活的輸入配置
- SoftSpan范圍:每個通道可以獨立配置16種SoftSpan范圍,包括雙極性和單極性,如±40V、±25V、±20V等多種選擇,以適應(yīng)不同的應(yīng)用需求。
- 寬共模輸入范圍:輸入共模范圍為((V{EE}+3.2V))至((V{CC}-3.2V)),且具有120dB的共模抑制比(CMRR),允許輸入信號任意擺動,簡化了信號鏈設(shè)計。
3. 低功耗設(shè)計
每個通道在250kSPS采樣率下功耗僅為36mW,還支持可選的休眠和掉電模式,可在非活動期間進一步降低功耗。
4. 數(shù)字處理功能
- 16位過采樣:可選的16位過采樣功能可進一步提高SNR和動態(tài)范圍,適用于對噪聲要求較低的應(yīng)用。
- 偏移、增益和相位校正:每個通道可獨立進行偏移、增益和相位調(diào)整,能夠校正系統(tǒng)級誤差。
5. 數(shù)字接口靈活性
支持SPI寄存器配置總線(0.9V至5.25V),并通過LVDS/CMOS引腳可選擇LVDS和CMOS轉(zhuǎn)換數(shù)據(jù)輸出總線。在CMOS模式下,可使用1至4條數(shù)據(jù)線輸出,優(yōu)化總線寬度和吞吐量。
三、工作原理
1. 轉(zhuǎn)換操作
AD4851的工作分為采集和轉(zhuǎn)換兩個階段。在采集階段,每個通道的采樣保持電路中的采樣電容連接到各自的模擬輸入緩沖器,跟蹤差分輸入電壓。當CNV引腳出現(xiàn)上升沿時,所有采樣保持電路從跟蹤模式轉(zhuǎn)換到保持模式,同時對所有通道的輸入信號進行采樣并啟動轉(zhuǎn)換。在轉(zhuǎn)換階段,每個通道的采樣電容連接到16位電荷再分配電容數(shù)模轉(zhuǎn)換器(CDAC),通過逐次逼近算法將采樣的輸入電壓與通道SoftSpan滿量程范圍的二進制加權(quán)分數(shù)進行比較,最終輸出近似的數(shù)字代碼。
2. 傳輸函數(shù)
AD4851將每個通道的滿量程電壓范圍數(shù)字化為(2^{16})個離散電平。根據(jù)SoftSpan配置,確定每個通道的差分輸入電壓范圍、LSB大小和轉(zhuǎn)換結(jié)果的二進制格式。雙極性SoftSpan范圍的轉(zhuǎn)換結(jié)果以二進制補碼格式輸出,單極性SoftSpan范圍則以直二進制格式輸出。
四、應(yīng)用信息
1. 緩沖模擬輸入
AD4851的每個通道能夠在寬共模輸入范圍內(nèi)同時采樣其模擬輸入引腳之間的電壓差,高CMRR可衰減兩個輸入共有的不需要的信號。寬共模輸入范圍和高CMRR使得INx+和INx - 模擬輸入可以任意擺動,只要每個引腳保持在((V{EE}+3.2V))和((V{CC}-3.2V))之間。此外,緩沖器(VCC)和(VEE)電源的寬工作范圍提供了更大的輸入共模靈活性,可根據(jù)應(yīng)用需求調(diào)整絕對輸入范圍。
2. 模擬輸入驅(qū)動電路
緩沖輸入級對采樣過程具有高度的瞬態(tài)隔離能力。大多數(shù)阻抗小于10kΩ的傳感器、信號調(diào)理放大器和濾波網(wǎng)絡(luò)可以直接驅(qū)動4pF的模擬輸入電容。對于更高阻抗和緩慢穩(wěn)定的電路,可在模擬輸入引腳和GND引腳之間添加680pF電容,以保持AD4851的全直流精度。
3. 模擬輸入過驅(qū)動容忍度
在任何通道上驅(qū)動模擬輸入大于(V{CC})電源至10mA不會影響其他通道的轉(zhuǎn)換結(jié)果,但驅(qū)動模擬輸入小于(VEE)電源可能會損壞其他通道的轉(zhuǎn)換結(jié)果。在((V{CC}-V_{EE})>44V)的應(yīng)用中,建議在每個INx+和INx - 引腳串聯(lián)一個外部電阻(如100Ω至1000Ω),以在故障條件下將閂鎖電流限制在±10mA以下。
4. 模擬輸入濾波
AD4851的真高阻抗模擬輸入可以適應(yīng)各種無源或有源信號調(diào)理濾波器。其緩沖DAS輸入具有11MHz的模擬帶寬,對外部濾波器沒有特定的帶寬要求,因此可以獨立優(yōu)化外部輸入濾波器,以降低信號鏈噪聲和干擾。常見的濾波器配置是簡單的抗混疊和降噪RC濾波器,其極點位于采樣頻率的一半。
5. DAS參考
AD4851支持三種參考配置:內(nèi)部帶隙參考和參考緩沖器、外部參考和內(nèi)部參考緩沖器、外部參考和外部參考緩沖器。大多數(shù)應(yīng)用采用內(nèi)部帶隙參考和參考緩沖器,這是AD4851的默認配置。對于需要更好初始精度和/或更低參考溫度漂移的應(yīng)用,可以禁用內(nèi)部帶隙參考,用外部參考驅(qū)動REFIO引腳。
6. 電源考慮
AD4851需要五個電源:(V{CC})和(VEE)(正負模擬輸入緩沖電源)、(VDD)(5V核心電源)、(V{DDH})(或(V_{DDL}))(1.8V LDO或1.8V核心電源)、(VIO)(數(shù)字輸入和輸出電源)。所有五個電源都有內(nèi)部旁路電容,不需要額外的外部旁路。
7. 時序和控制
AD4851的采樣和轉(zhuǎn)換由CNV引腳控制。CNV引腳的上升沿將所有通道的采樣保持電路從跟蹤模式轉(zhuǎn)換到保持模式,同時對所有通道的輸入信號進行采樣并啟動轉(zhuǎn)換。轉(zhuǎn)換狀態(tài)由BUSY輸出指示,BUSY在每次轉(zhuǎn)換開始時從低電平變?yōu)楦唠娖剑钡睫D(zhuǎn)換完成。
8. 休眠模式和掉電模式
- 休眠模式:轉(zhuǎn)換完成后,可將AD4851置于休眠模式,以降低轉(zhuǎn)換之間的功耗。在該模式下,部分設(shè)備電路關(guān)閉,包括與采樣模擬輸入信號相關(guān)的電路。
- 掉電模式:當PD引腳置高或設(shè)備配置寄存器中的PWR_MODE位設(shè)置為0x3時,AD4851進入掉電模式,后續(xù)的轉(zhuǎn)換請求將被忽略。掉電模式下,AD4851僅消耗少量待機電流,典型功耗為1.3mW。
9. 通道睡眠
每個通道可以獨立進入睡眠模式,以降低功耗。睡眠模式下,通道的輸入緩沖器和ADC進入低功耗待機狀態(tài),轉(zhuǎn)換請求將被忽略。
10. 復位時序
AD4851可以在不循環(huán)電源的情況下執(zhí)行全局復位,相當于POR事件。這在從需要將整個系統(tǒng)重置到已知同步狀態(tài)的系統(tǒng)級事件中恢復時非常有用。
五、數(shù)字接口
1. CMOS轉(zhuǎn)換數(shù)據(jù)輸出模式
在CMOS轉(zhuǎn)換數(shù)據(jù)輸出模式下,串行CMOS轉(zhuǎn)換數(shù)據(jù)輸出總線由一個串行時鐘輸入(SCKI)、一個串行時鐘輸出(SCKO)和四個串行數(shù)據(jù)輸出通道(SDO0至SDO3)組成。通信在預定義的數(shù)據(jù)事務(wù)窗口內(nèi)進行,設(shè)備輸出包含轉(zhuǎn)換或過采樣結(jié)果、可選通道配置和設(shè)備狀態(tài)信息的用戶可配置數(shù)據(jù)包。
2. LVDS轉(zhuǎn)換數(shù)據(jù)輸出模式
LVDS轉(zhuǎn)換數(shù)據(jù)輸出模式使用正負極性信號對進行信息傳輸,位采用差分編碼。串行LVDS轉(zhuǎn)換數(shù)據(jù)輸出總線由差分串行時鐘輸入對(SCKI+和SCKI - )、差分串行時鐘輸出對(SCKO+和SCKO - )和差分串行數(shù)據(jù)輸出對(SDO+和SDO - )組成。
3. 數(shù)據(jù)包格式
AD4851提供兩種用戶可選的數(shù)據(jù)包大?。?6位和24位。數(shù)據(jù)包數(shù)據(jù)格式取決于數(shù)據(jù)包大小、過采樣模式和測試模式配置。在非過采樣模式、過采樣模式和測試模式下,分別有不同的數(shù)據(jù)包格式可供選擇。
4. SPI寄存器配置總線
SPI寄存器配置總線允許數(shù)字主機讀寫AD4851的內(nèi)存映射寄存器。該總線獨立于CMOS或LVDS轉(zhuǎn)換數(shù)據(jù)輸出總線。設(shè)備上電或全局復位后,SPI寄存器配置總線默認為3線操作,可通過設(shè)置SPI配置A寄存器中的CSDO_EN位為1來啟用4線操作。
六、寄存器配置
AD4851具有可編程的用戶寄存器,用于配置設(shè)備和監(jiān)控其狀態(tài)。這些寄存器可以通過SPI寄存器配置總線訪問。寄存器包括SPI配置寄存器、設(shè)備配置寄存器、通道配置寄存器等,每個寄存器都有特定的功能和位描述。
七、總結(jié)
AD4851以其高精度、高動態(tài)范圍、靈活的輸入配置、低功耗和豐富的數(shù)字處理功能,成為了數(shù)據(jù)采集系統(tǒng)領(lǐng)域的佼佼者。無論是自動測試設(shè)備、航空航天、儀器儀表和控制系統(tǒng),還是半導體制造、測試和測量等應(yīng)用場景,AD4851都能提供可靠的解決方案。作為電子工程師,在設(shè)計數(shù)據(jù)采集系統(tǒng)時,AD4851無疑是一個值得考慮的選擇。你在實際應(yīng)用中是否使用過類似的數(shù)據(jù)采集系統(tǒng)呢?遇到過哪些問題?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
數(shù)據(jù)采集系統(tǒng)
+關(guān)注
關(guān)注
5文章
400瀏覽量
32220 -
高性能
+關(guān)注
關(guān)注
0文章
803瀏覽量
21531
發(fā)布評論請先 登錄
AD4851:高性能4通道同步采樣16位250kSPS數(shù)據(jù)采集系統(tǒng)
評論