AD7686:16位500 kSPS PulSAR ADC的技術(shù)剖析與應(yīng)用指南
在電子設(shè)計(jì)領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)扮演著至關(guān)重要的角色,它是模擬世界與數(shù)字世界之間的橋梁。今天,我們將深入探討一款高性能的16位ADC——AD7686,它由Analog Devices公司生產(chǎn),具備諸多出色特性,適用于多種應(yīng)用場(chǎng)景。
文件下載:AD7686CRMRL7.pdf
一、AD7686的關(guān)鍵特性
1. 高精度與高速度
- 分辨率:AD7686擁有16位分辨率,且無(wú)失碼現(xiàn)象,這意味著它能夠提供精確的數(shù)字輸出,滿足對(duì)精度要求較高的應(yīng)用場(chǎng)景。
- 吞吐量:高達(dá)500 kSPS的吞吐量,使其能夠快速處理大量的模擬信號(hào),適用于需要高速數(shù)據(jù)采集的應(yīng)用。
2. 出色的性能指標(biāo)
- 線性度:積分非線性(INL)典型值為±0.6 LSB,最大值為±2 LSB(±0.003% of FSR),保證了轉(zhuǎn)換結(jié)果的準(zhǔn)確性。
- 動(dòng)態(tài)性能:在20 kHz輸入頻率下,信納比(SINAD)達(dá)到92.5 dB,總諧波失真(THD)低至 -110 dB,能夠有效抑制噪聲和失真,提供高質(zhì)量的信號(hào)轉(zhuǎn)換。
3. 靈活的輸入范圍和接口
- 模擬輸入:采用偽差分輸入范圍,從0 V到VREF,VREF最高可設(shè)置為VDD,提供了較大的靈活性。
- 邏輯接口:支持1.8 V/2.5 V/3 V/5 V邏輯接口,方便與不同的數(shù)字系統(tǒng)進(jìn)行連接。
- 串行接口:兼容SPI?、QSPI?、MICROWIRE?和DSP,還具備菊花鏈功能,可實(shí)現(xiàn)多個(gè)ADC的級(jí)聯(lián),同時(shí)提供繁忙指示功能。
4. 低功耗設(shè)計(jì)
- 電源管理:?jiǎn)坞娫? V供電,功耗隨吞吐量線性變化。在5 V/100 SPS時(shí)功耗低至3.75 μW,而在5 V/100 kSPS時(shí)功耗為3.75 mW,在5 V/500 kSPS時(shí)功耗為15 - 21.5 mW,非常適合電池供電的設(shè)備。
- 待機(jī)電流:僅為1 nA,進(jìn)一步降低了功耗。
5. 小巧的封裝形式
- 封裝類型:提供10引腳的MSOP(MSOP - 8尺寸)和3 mm × 3 mm的10引腳QFN(LFCSP)封裝,節(jié)省了電路板空間,同時(shí)引腳與其他10引腳MSOP/QFN PulSAR? ADC兼容,方便進(jìn)行替換和升級(jí)。
二、工作原理與內(nèi)部結(jié)構(gòu)
1. 架構(gòu)概述
AD7686采用逐次逼近型ADC架構(gòu),基于電荷再分配DAC原理工作。其內(nèi)部包含一個(gè)低功耗、高速的16位采樣ADC、內(nèi)部轉(zhuǎn)換時(shí)鐘和多功能串行接口端口,還集成了低噪聲、寬帶寬、短孔徑延遲的跟蹤保持電路。
2. 轉(zhuǎn)換過(guò)程
- 采集階段:在采集階段,電容陣列的端子通過(guò)開(kāi)關(guān)SW +和SW -連接到地,所有獨(dú)立開(kāi)關(guān)連接到模擬輸入,電容陣列作為采樣電容,采集IN +和IN -輸入上的模擬信號(hào)。
- 轉(zhuǎn)換階段:當(dāng)采集階段完成且CNV輸入變?yōu)楦唠娖綍r(shí),轉(zhuǎn)換階段開(kāi)始。首先打開(kāi)SW +和SW -,將兩個(gè)電容陣列與輸入斷開(kāi)并連接到地,此時(shí)采集階段結(jié)束時(shí)捕獲的IN +和IN -之間的差分電壓被施加到比較器輸入,使比較器失衡。控制邏輯通過(guò)將電容陣列的每個(gè)元素在GND和REF之間切換,使比較器輸入以二進(jìn)制加權(quán)電壓步長(zhǎng)(VREF/2, VREF/4, …, VREF/65536)變化,從最高有效位(MSB)開(kāi)始切換開(kāi)關(guān),使比較器恢復(fù)平衡。轉(zhuǎn)換完成后,器件返回采集階段,控制邏輯生成ADC輸出代碼和繁忙信號(hào)指示。
三、電氣特性與性能分析
1. 精度指標(biāo)
- 分辨率:16位分辨率確保了高精度的轉(zhuǎn)換結(jié)果。
- 線性誤差:INL和DNL指標(biāo)保證了轉(zhuǎn)換結(jié)果的線性度,減少了測(cè)量誤差。
- 偏移誤差和增益誤差:偏移誤差和增益誤差在規(guī)定的溫度范圍內(nèi)得到了良好的控制,確保了不同環(huán)境下的測(cè)量準(zhǔn)確性。
2. 動(dòng)態(tài)性能
- SINAD和THD:高SINAD和低THD表明AD7686在處理模擬信號(hào)時(shí)能夠有效抑制噪聲和失真,提供高質(zhì)量的數(shù)字輸出。
- 無(wú)雜散動(dòng)態(tài)范圍(SFDR):SFDR指標(biāo)反映了ADC在處理信號(hào)時(shí)對(duì)雜散信號(hào)的抑制能力,AD7686在這方面表現(xiàn)出色。
3. 電源特性
- 電源靈敏度:AD7686對(duì)電源變化的敏感度較低,在4.5 V - 5.5 V的電源電壓范圍內(nèi)能夠保持穩(wěn)定的性能。
- 功耗:如前文所述,功耗隨吞吐量線性變化,適合不同采樣率的應(yīng)用場(chǎng)景。
四、應(yīng)用場(chǎng)景
1. 電池供電設(shè)備
由于AD7686的低功耗特性,非常適合用于電池供電的設(shè)備,如便攜式醫(yī)療設(shè)備、手持?jǐn)?shù)據(jù)采集器等,能夠延長(zhǎng)電池續(xù)航時(shí)間。
2. 數(shù)據(jù)采集系統(tǒng)
其高分辨率和高吞吐量使其能夠滿足數(shù)據(jù)采集系統(tǒng)對(duì)高精度和高速采集的要求,可用于工業(yè)自動(dòng)化、環(huán)境監(jiān)測(cè)等領(lǐng)域。
3. 儀器儀表
在儀器儀表領(lǐng)域,AD7686的高精度和良好的線性度能夠保證測(cè)量結(jié)果的準(zhǔn)確性,可用于示波器、萬(wàn)用表等設(shè)備。
4. 醫(yī)療儀器
在醫(yī)療儀器中,對(duì)信號(hào)的精度和可靠性要求較高,AD7686能夠提供高質(zhì)量的信號(hào)轉(zhuǎn)換,可用于心電圖機(jī)、血壓計(jì)等設(shè)備。
5. 過(guò)程控制
在過(guò)程控制應(yīng)用中,AD7686能夠?qū)崟r(shí)采集和處理模擬信號(hào),為控制系統(tǒng)提供準(zhǔn)確的數(shù)據(jù)支持,確保生產(chǎn)過(guò)程的穩(wěn)定運(yùn)行。
五、設(shè)計(jì)要點(diǎn)與注意事項(xiàng)
1. 驅(qū)動(dòng)放大器選擇
- 低噪聲要求:為了保持AD7686的SNR和過(guò)渡噪聲性能,驅(qū)動(dòng)放大器產(chǎn)生的噪聲應(yīng)盡可能低??梢愿鶕?jù)公式計(jì)算放大器噪聲對(duì)SNR的影響。
- THD性能:對(duì)于交流應(yīng)用,驅(qū)動(dòng)放大器的THD性能應(yīng)與AD7686相匹配。
- 多通道應(yīng)用:在多通道復(fù)用應(yīng)用中,驅(qū)動(dòng)放大器和AD7686的模擬輸入電路必須能夠在電容陣列上以16位精度穩(wěn)定處理滿量程階躍信號(hào)。推薦的驅(qū)動(dòng)放大器包括ADA4841 - x、AD8605、AD8615等。
2. 電壓參考輸入
- 低阻抗源:AD7686的電壓參考輸入REF具有動(dòng)態(tài)輸入阻抗,應(yīng)使用低阻抗源驅(qū)動(dòng),并在REF和GND引腳之間進(jìn)行有效的去耦??筛鶕?jù)參考源的不同選擇合適的去耦電容,如使用AD8031或AD8605作為參考緩沖器時(shí),可使用10 μF(X5R,0805尺寸)陶瓷芯片電容;使用低溫度漂移的ADR43x參考源時(shí),可使用22 μF(X5R,1206尺寸)陶瓷芯片電容。
- 去耦電容:一般情況下,不需要在REF和GND引腳之間額外添加較低值的陶瓷去耦電容,如100 nF。
3. 電源供應(yīng)
- 雙電源設(shè)計(jì):AD7686使用兩個(gè)電源引腳,核心電源VDD和數(shù)字輸入/輸出接口電源VIO。VIO允許直接與1.8 V - VDD之間的任何邏輯進(jìn)行接口,為了減少所需的電源數(shù)量,VIO和VDD可以連接在一起。
- 電源穩(wěn)定性:AD7686對(duì)電源變化不敏感,在較寬的頻率范圍內(nèi)具有良好的電源抑制比(PSRR)。
4. 數(shù)字接口
- 接口模式:AD7686提供CS模式和鏈模式兩種接口模式,通過(guò)SDI輸入在CNV上升沿時(shí)的電平來(lái)選擇。CS模式適用于與SPI兼容的數(shù)字主機(jī)連接,可使用3線或4線接口;鏈模式可用于多個(gè)ADC的級(jí)聯(lián),減少組件數(shù)量和布線連接。
- 繁忙指示功能:在CS模式下,如果CNV或SDI在ADC轉(zhuǎn)換結(jié)束時(shí)為低電平,或者在鏈模式下,如果SCK在CNV上升沿時(shí)為高電平,則啟用繁忙指示功能,可用于觸發(fā)數(shù)據(jù)讀取。
5. 布局設(shè)計(jì)
- 分區(qū)設(shè)計(jì):印刷電路板(PCB)設(shè)計(jì)應(yīng)將模擬和數(shù)字部分分開(kāi),AD7686的引腳布局使得模擬信號(hào)在左側(cè),數(shù)字信號(hào)在右側(cè),便于實(shí)現(xiàn)分區(qū)。
- 避免干擾:避免在器件下方運(yùn)行數(shù)字線路,防止噪聲耦合到芯片上,可使用接地平面作為屏蔽??焖偾袚Q信號(hào),如CNV或時(shí)鐘,不應(yīng)靠近模擬信號(hào)路徑,避免數(shù)字和模擬信號(hào)交叉。
- 接地和去耦:至少使用一個(gè)接地平面,可以是公共平面或在數(shù)字和模擬部分之間分開(kāi)。AD7686的電壓參考輸入REF應(yīng)使用陶瓷電容進(jìn)行去耦,電源VDD和VIO也應(yīng)使用陶瓷電容(通常為100 nF)進(jìn)行去耦,以提供低阻抗路徑,減少電源線上的毛刺影響。
六、總結(jié)
AD7686作為一款高性能的16位ADC,具有高精度、高速度、低功耗、靈活的接口和小巧的封裝等優(yōu)點(diǎn),適用于多種應(yīng)用場(chǎng)景。在設(shè)計(jì)過(guò)程中,需要注意驅(qū)動(dòng)放大器的選擇、電壓參考輸入的處理、電源供應(yīng)的穩(wěn)定性、數(shù)字接口的配置和布局設(shè)計(jì)等方面,以充分發(fā)揮AD7686的性能優(yōu)勢(shì)。希望本文能夠?yàn)?a target="_blank">電子工程師在使用AD7686進(jìn)行設(shè)計(jì)時(shí)提供有價(jià)值的參考。
你在使用AD7686的過(guò)程中遇到過(guò)哪些問(wèn)題?或者你對(duì)AD7686的哪些特性最感興趣?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和想法。
-
adc
+關(guān)注
關(guān)注
100文章
7950瀏覽量
557010 -
應(yīng)用指南
+關(guān)注
關(guān)注
0文章
183瀏覽量
6153 -
AD7686
+關(guān)注
關(guān)注
0文章
3瀏覽量
1020
發(fā)布評(píng)論請(qǐng)先 登錄
AD7686:16位500 kSPS PulSAR ADC的技術(shù)剖析與應(yīng)用指南
評(píng)論