日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA學(xué)習(xí)系列:32. 如何實現(xiàn)二進制轉(zhuǎn)十進制的設(shè)計

電子工程師 ? 來源:未知 ? 作者:王淳 ? 2018-09-20 09:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

設(shè)計背景:

二進制轉(zhuǎn)十進制在設(shè)計應(yīng)用中十分的廣泛。尤其在AD轉(zhuǎn)化中是必須所用到的一個小知識點,學(xué)習(xí)二進制轉(zhuǎn)十進制的方法顯的非常的重要。今天就和筆者來學(xué)習(xí)二進制轉(zhuǎn)十進制的方法,通過簡單的學(xué)習(xí)來掌握這么一門知識。

設(shè)計原理:

本次的設(shè)計主要是一個簡單的二選一數(shù)據(jù)選擇器,我們的設(shè)計主

二進制中只有 0 和 1 兩個狀態(tài),可以表示 0、1 兩種狀態(tài)的電 子器件很多,如開關(guān)的接通和斷開,晶體管的導(dǎo)通和截止、磁元 件的正負剩磁、電位電平的低與高等都可表示 0、1 兩個數(shù)碼。使 用二進制,電子器件具有實現(xiàn)的可行性。

二進制數(shù)的運算法則少,運算簡單,使計算機運算器的硬件結(jié) 構(gòu)大大簡化。由于二進制 0 和 1 正好和邏輯代數(shù)的假(false)和 真(true)相對應(yīng),有邏輯代數(shù)的理論基礎(chǔ),用二進制表示二值 邏輯很自然。電子器件中,所有的數(shù)據(jù)都是用二進制來表示的。

2.BCD

BCD 碼(Binary-Coded Decimal)亦稱二進碼十進數(shù)或二-十進制代碼。用4位二進制數(shù)來表示1位十進制數(shù)中的0~910個 數(shù)碼。BCD 碼是一種二進制的數(shù)字編碼形式,用二進制編碼的十 進制代碼。BCD 碼這種編碼形式利用了四個位元來儲存一個十進 制的數(shù)碼,使二進制和十進制之間的轉(zhuǎn)換得以快捷的進行。

3.實現(xiàn)方法

1)10求余法

將需要轉(zhuǎn)換的數(shù)字除權(quán),然后對10求余得出數(shù)各個 位上的數(shù)字。8b1000_0000(10中的128將此數(shù) 字對10余,“8“8”賦最低的4。將 此數(shù)字(128)10,得出12(在FPGA計算,自取整, 對10,然得出位“2,把“2”賦給低的4。將此 數(shù)字(128)除以100,得出1,對10余,然得出位“1, 把“1”賦給另外的4位。這樣就轉(zhuǎn)換出了BCD碼。

這類方法中,利用了大量的除法和求余,占用了大量的邏輯資 源。但是,實現(xiàn)比較簡單,如果芯片的邏輯資源足夠的話,可以 采取使用這種方法。

2)大四加三法

進行移位,然后進行判斷。如果大于四,則加三。最后得出們想要的BCD(下是按轉(zhuǎn)換7講解的。

架構(gòu)圖如下

bin_data[7:0]:輸入的二進制數(shù)據(jù)。

bin_data[11:0]:輸出的BCD碼(輸入的二進制數(shù)據(jù)為8位,最大 8’b1111_1111(255),四位表示一個BCD,故而12。

設(shè)計代碼:

設(shè)計模塊

module bin_to_bcd(bin, bcd);

input [7:0] bin;

output [11:0] bcd;

wire [19:0] shift_reg [5:0];

assign shift_reg[5] = {9'b0,bin,3'b0};

bcd_modify u1(.bcd_in(shift_reg[5]), .bcd_out(shift_reg[4]));

bcd_modify u2(.bcd_in(shift_reg[4]), .bcd_out(shift_reg[3]));

bcd_modify u3(.bcd_in(shift_reg[3]), .bcd_out(shift_reg[2]));

bcd_modify u4(.bcd_in(shift_reg[2]), .bcd_out(shift_reg[1]));

bcd_modify u5(.bcd_in(shift_reg[1]), .bcd_out(shift_reg[0]));

assign bcd = shift_reg[0][19:8];

endmodule

module bcd_modify(bcd_in, bcd_out);

input [19:0] bcd_in;

output [19:0] bcd_out;

wire [19:0] bcd_reg;

bcd_sigle_modify u1(.bcd_in(bcd_in[19:16]), .bcd_out(bcd_reg[19:16]));

bcd_sigle_modify u2(.bcd_in(bcd_in[15:12]), .bcd_out(bcd_reg[15:12]));

bcd_sigle_modify u3(.bcd_in(bcd_in[11:8]), .bcd_out(bcd_reg[11:8]));

assign bcd_reg[7:0] = bcd_in[7:0];

assign bcd_out = {bcd_reg[18:0],1'b0};

endmodule

module bcd_sigle_modify(bcd_in, bcd_out);

input [3:0] bcd_in;

output reg [3:0] bcd_out;

always @ (*)

begin

if (bcd_in > 4)

bcd_out = bcd_in + 3;

else

bcd_out = bcd_in;

end

endmodule

測試模塊

`timescale 1ns/1ps

module tb();

reg [7:0] bin;

wire [11:0] bcd;

initial begin

bin = 255;

#500 bin = 20;

#500 bin = 125;

#500 $stop;

end

bin_to_bcd bin_to_bcd_dut(

.bin(bin),

.bcd(bcd)

);

endmodule

仿真圖:

從仿真中可以看出本次設(shè)計的正確性,測試中我們輸出的二進制和為8個1也就是255,轉(zhuǎn)化為10進制后 按16進制顯示,也就是255,通過驗證設(shè)計正確。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 二進制
    +關(guān)注

    關(guān)注

    2

    文章

    809

    瀏覽量

    43217
  • BCD
    BCD
    +關(guān)注

    關(guān)注

    1

    文章

    99

    瀏覽量

    32475
  • 十進制
    +關(guān)注

    關(guān)注

    0

    文章

    68

    瀏覽量

    13872

原文標題:FPGA學(xué)習(xí)系列:32. 二進制轉(zhuǎn)十進制的設(shè)計

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    SN系列4位二進制全加器:快速進位的高效之選

    SN系列4位二進制全加器:快速進位的高效之選 引言 在電子電路設(shè)計領(lǐng)域,加法器是實現(xiàn)算術(shù)運算的基礎(chǔ)組件,其性能直接影響到整個系統(tǒng)的運算速度和效率。TI的SN系列4位
    的頭像 發(fā)表于 04-23 13:05 ?150次閱讀

    4位二進制全加器:SN54/74系列的技術(shù)剖析與應(yīng)用指南

    4位二進制全加器:SN54/74系列的技術(shù)剖析與應(yīng)用指南 在電子設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)字運算的基礎(chǔ)組件,而4位二進制全加器在眾多數(shù)字電路設(shè)計中扮演著重要角色。今天,我們就來深入探討德
    的頭像 發(fā)表于 04-23 13:05 ?152次閱讀

    SN54F283和SN74F283:4位二進制全加器的技術(shù)解析

    SN54F283和SN74F283:4位二進制全加器的技術(shù)解析 在電子電路設(shè)計中,加法器是實現(xiàn)算術(shù)運算的基礎(chǔ)組件。今天我們來深入了解一下德州儀器(TI)的SN54F283和SN74F283 4位
    的頭像 發(fā)表于 04-23 10:15 ?224次閱讀

    CD4089B:高性能CMOS二進制速率乘法器的設(shè)計與應(yīng)用

    CD4089B:高性能CMOS二進制速率乘法器的設(shè)計與應(yīng)用 在電子設(shè)計領(lǐng)域,對于能夠實現(xiàn)精確脈沖速率控制和多樣化運算功能的器件需求始終存在。CD4089B作為一款高性能的CMOS二進制速率乘法器
    的頭像 發(fā)表于 04-18 14:45 ?116次閱讀

    深入剖析 DM74LS283:4 位快速進位二進制加法器

    深入剖析 DM74LS283:4 位快速進位二進制加法器 在電子設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)字運算的基礎(chǔ)元件之一。今天我們要深入探討的是 Fairchild 公司的 DM74LS283 4 位快速進位
    的頭像 發(fā)表于 04-10 16:40 ?270次閱讀

    探索 DM7445:BCD 到十進制解碼器/驅(qū)動器的實用指南

    探索 DM7445:BCD 到十進制解碼器/驅(qū)動器的實用指南 在電子設(shè)計領(lǐng)域,解碼器/驅(qū)動器是實現(xiàn)數(shù)字信號轉(zhuǎn)換和驅(qū)動的關(guān)鍵組件。今天,我們將深入探討 FAIRCHILD SEMICONDUCTOR
    的頭像 發(fā)表于 04-10 16:40 ?226次閱讀

    74HC283 4位二進制全加器:設(shè)計利器深度解析

    JEDEC標準7A。它能夠實現(xiàn)兩個4位二進制數(shù)(An和Bn)與一個進位輸入(CIN)的相加操作,運算結(jié)果以二進制
    的頭像 發(fā)表于 04-08 16:15 ?232次閱讀

    CDx4HC283與CDx4HCT283:4位二進制全加器的技術(shù)解析與應(yīng)用指南

    CDx4HC283與CDx4HCT283:4位二進制全加器的技術(shù)解析與應(yīng)用指南 在數(shù)字電路設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)值運算的基礎(chǔ)元件之一。今天我們要深入探討的CDx4HC283和CDx4HCT283
    的頭像 發(fā)表于 01-30 17:20 ?853次閱讀

    十進制計算機硬件體系結(jié)構(gòu)及“獨值”量化邏輯運算革命(一)

    采用“獨值”量化邏輯理論設(shè)計十進制數(shù)字計算機,十進制網(wǎng)絡(luò)計算機,十進制模擬計算機,十進制模糊計算機,實現(xiàn)計算機類型多樣化,計算機使用進位制系
    的頭像 發(fā)表于 01-29 09:13 ?1135次閱讀
    <b class='flag-5'>十進制</b>計算機硬件體系結(jié)構(gòu)及“獨值”量化邏輯運算革命(一)

    德州儀器4位二進制全加器:SN54/74系列的技術(shù)剖析

    德州儀器4位二進制全加器:SN54/74系列的技術(shù)剖析 在數(shù)字電路設(shè)計中,加法器是實現(xiàn)算術(shù)運算的基礎(chǔ)組件。德州儀器的SN54283、SN54LS283、SN54S283、SN74283
    的頭像 發(fā)表于 01-28 17:05 ?792次閱讀

    CDx4HC283和CDx4HCT283:高速CMOS邏輯4位二進制全加器的詳細解析

    CDx4HC283和CDx4HCT283:高速CMOS邏輯4位二進制全加器的詳細解析 在電子設(shè)計領(lǐng)域,加法器是數(shù)字電路中最基本的運算單元之一,用于實現(xiàn)二進制數(shù)的加法運算。今天要給大家介紹
    的頭像 發(fā)表于 01-19 14:50 ?513次閱讀

    解析CD54/74AC283與CD54/74ACT283:4位二進制加法器的卓越之選

    解析CD54/74AC283與CD54/74ACT283:4位二進制加法器的卓越之選 在電子設(shè)計領(lǐng)域,加法器是實現(xiàn)數(shù)字運算的基礎(chǔ)組件。今天我們要深入探討的是德州儀器(Texas
    的頭像 發(fā)表于 01-08 16:55 ?755次閱讀

    德州儀器4位二進制全加器:SN54/74283系列深度解析

    德州儀器4位二進制全加器:SN54/74283系列深度解析 在數(shù)字電路設(shè)計領(lǐng)域,加法器是構(gòu)建復(fù)雜算術(shù)邏輯單元的基礎(chǔ)組件。德州儀器(TI)的SN54/74283系列4位二進制全加器憑借其
    的頭像 發(fā)表于 12-23 15:45 ?1081次閱讀

    二進制查找(Binary Search)介紹

    二進制查找(Binary Search)用于在已排序的數(shù)組中執(zhí)行二進制查找的函數(shù)。 int binary_search(int arr[], int size, int target
    發(fā)表于 12-12 06:54

    二進制數(shù)據(jù)處理方法分享

    時,我們?nèi)绾稳ソ馕鰯?shù)據(jù)并且應(yīng)用它們。本次的技術(shù)分享文章,我們就從如何傳輸數(shù)據(jù)和解析二進制數(shù)據(jù)來一步一步剝絲抽繭,搞清楚他的運作原理和二進制數(shù)據(jù)的數(shù)據(jù)結(jié)構(gòu)。
    的頭像 發(fā)表于 07-30 15:41 ?2615次閱讀
    <b class='flag-5'>二進制</b>數(shù)據(jù)處理方法分享
    太原市| 泽州县| 原平市| 怀远县| 桂东县| 江陵县| 河西区| 偏关县| 南靖县| 玉龙| 黄龙县| 澎湖县| 陆河县| 大荔县| 四子王旗| 吉隆县| 徐水县| 永安市| 儋州市| 连江县| 探索| 巴青县| 黑龙江省| 车险| 永寿县| 中方县| 北碚区| 麦盖提县| 扎兰屯市| 西吉县| 潞西市| 塘沽区| 株洲市| 永善县| 凤冈县| 夏津县| 巴里| 桂林市| 牟定县| 香港| 凤山县|