深入剖析AD5543/AD5553:高精度DAC的卓越之選
在電子設(shè)計(jì)領(lǐng)域,數(shù)模轉(zhuǎn)換器(DAC)扮演著至關(guān)重要的角色,它能將數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào),廣泛應(yīng)用于各種電子設(shè)備中。今天,我們就來(lái)深入探討一下Analog Devices公司的AD5543/AD5553這兩款高精度、低功耗的電流輸出DAC。
文件下載:AD5543.pdf
一、產(chǎn)品概述
AD5543/AD5553是兩款精密的16/14位、低功耗、電流輸出的小型數(shù)模轉(zhuǎn)換器。它們?cè)O(shè)計(jì)用于在單5V電源下工作,并支持±10V的乘法參考。外部參考電壓VREF決定了滿量程輸出電流,內(nèi)部反饋電阻RFB與外部運(yùn)算放大器配合,可實(shí)現(xiàn)電壓轉(zhuǎn)換和R - 2R溫度跟蹤。采用3線串行數(shù)據(jù)接口,與微控制器兼容,具有高速數(shù)據(jù)傳輸能力。此外,它們采用超緊湊的8引腳MSOP和8引腳SOIC封裝,節(jié)省了電路板空間。
二、產(chǎn)品特性
高精度與低噪聲
- 分辨率:AD5543具有16位分辨率,AD5553為14位分辨率,能提供更精細(xì)的模擬輸出。
- 線性度:±1 LSB的DNL(微分非線性)和INL(積分非線性),確保了出色的線性度,減少了轉(zhuǎn)換誤差。
- 低噪聲:噪聲僅為12 nV/√Hz,在對(duì)噪聲敏感的應(yīng)用中表現(xiàn)出色。
低功耗與快速響應(yīng)
- 低功耗:IDD僅為10 μA,有效降低了功耗,延長(zhǎng)了電池供電設(shè)備的續(xù)航時(shí)間。
- 快速響應(yīng):0.5 μs的建立時(shí)間,能夠快速響應(yīng)輸入信號(hào)的變化,適用于對(duì)響應(yīng)速度要求較高的應(yīng)用。
靈活的參考輸入與接口
- 4象限乘法參考輸入:支持正負(fù)參考電壓輸入,可實(shí)現(xiàn)更靈活的信號(hào)處理。
- 3線接口:與微控制器兼容,便于集成到各種系統(tǒng)中。
三、技術(shù)參數(shù)詳解
靜態(tài)性能
| 參數(shù) | 符號(hào) | 測(cè)試條件/注釋 | 5 V ± 10% | 單位 |
|---|---|---|---|---|
| 分辨率 | N | 16(AD5543)/14(AD5553) | 位 | |
| 相對(duì)精度 | INL | ±1(AD5543)/±1(AD5553) | LSB | |
| 微分非線性(DNL) | DNL | 1 LSB = VREF /2^16 = 153 μV(AD5543);1 LSB = VREF /2^14 = 610 μV(AD5553) | ±1 | LSB |
| 輸出泄漏電流 | IOUT | Data = 0x0000,TA = 25°C | 10 | nA |
| 滿量程增益誤差 | FSE | ±1/±4 | LSB | |
| 滿量程溫度系數(shù) | TCVFS | 1 | ppm/°C |
參考輸入
| 參數(shù) | 符號(hào) | 測(cè)試條件/注釋 | 5 V ± 10% | 單位 |
|---|---|---|---|---|
| VREF范圍 | VREF | -15/+15 | V | |
| 輸入電阻 | RREF | 5 | kΩ | |
| 輸入電容 | CREF | 5 | pF |
模擬輸出
| 參數(shù) | 符號(hào) | 測(cè)試條件/注釋 | 5 V ± 10% | 單位 |
|---|---|---|---|---|
| 輸出電流 | IOUT | Data = 0xFFFF(AD5543);Data = 0x3FFF(AD5553) | 2 | mA |
| 輸出電容 | COUT | Code dependent | 200 | pF |
邏輯輸入與輸出
| 參數(shù) | 符號(hào) | 測(cè)試條件/注釋 | 5 V ± 10% | 單位 |
|---|---|---|---|---|
| 邏輯輸入低電壓 | VIL | 0.8 | V | |
| 邏輯輸入高電壓 | VIH | 2.4 | V | |
| 輸入泄漏電流 | IIL | 10 | μA | |
| 輸入電容 | CIL | 10 | pF |
接口時(shí)序
| 參數(shù) | 符號(hào) | 測(cè)試條件/注釋 | 5 V ± 10% | 單位 |
|---|---|---|---|---|
| 時(shí)鐘輸入頻率 | fCLK | 50 | MHz | |
| 時(shí)鐘高電平寬度 | tCH | 10 | ns | |
| 時(shí)鐘低電平寬度 | tCL | 10 | ns | |
| CS到時(shí)鐘建立時(shí)間 | tCSS | 0 | ns | |
| 時(shí)鐘到CS保持時(shí)間 | tCSH | 10 | ns | |
| 數(shù)據(jù)建立時(shí)間 | tDS | 5 | ns | |
| 數(shù)據(jù)保持時(shí)間 | tDH | 10 | ns |
交流特性
| 參數(shù) | 符號(hào) | 測(cè)試條件/注釋 | 5 V ± 10% | 單位 |
|---|---|---|---|---|
| 輸出電壓建立時(shí)間 | tS | 至滿量程的±0.1% | 0.5 | μs |
| 參考乘法帶寬(BW) | BW | VREF = 100 mV rms,data = 0xFFFF | 6.6 | MHz |
| DAC毛刺脈沖 | Q | VREF = 0 V,data = 0x7FFF到0x8000(AD5543) | 7 | nV - sec |
| 直通誤差 | VOUT /VREF | Data = 0x0000,VREF = 100 mV rms,同一通道 | -83 | dB |
| 數(shù)字直通 | Q | CS = 1且fCLK = 1 MHz | 7 | nV - sec |
| 總諧波失真 | THD | VREF = 5 V p - p,data = 0xFFFF,f = 1 kHz | -103 | dB |
| 輸出點(diǎn)噪聲電壓 | eN | f = 1 kHz,BW = 1 Hz | 12 | nV/√Hz |
四、電路操作
DAC部分
采用電流導(dǎo)向R - 2R梯形設(shè)計(jì),內(nèi)部包含匹配反饋電阻RFB,與外部運(yùn)算放大器配合可實(shí)現(xiàn)精密電壓輸出。輸出電壓極性與VREF極性相反,適用于正負(fù)參考電壓輸入。DAC輸出(Iout)與代碼相關(guān),會(huì)產(chǎn)生不同的電阻和電容,因此在選擇外部放大器時(shí),需要考慮其在放大器反相輸入節(jié)點(diǎn)產(chǎn)生的阻抗變化。為保持良好的模擬性能,建議使用0.01 μF至0.1 μF的陶瓷或片式電容器與1 μF的鉭電容器并聯(lián)進(jìn)行電源旁路,同時(shí)避免使用開(kāi)關(guān)電源,以減少PSRR在頻率上的下降。
串行數(shù)據(jù)接口
采用3線(CS、SDI、CLK)串行數(shù)據(jù)接口,新的串行數(shù)據(jù)以16位數(shù)據(jù)字格式時(shí)鐘輸入到串行輸入寄存器。AD5543先加載MSB,只有最后16位時(shí)鐘輸入到串行寄存器的數(shù)據(jù)在CS引腳觸發(fā)時(shí)才會(huì)被傳輸?shù)紻AC寄存器。對(duì)于AD5553,16位時(shí)鐘周期中,最后14位數(shù)據(jù)會(huì)被傳輸?shù)紻AC寄存器。
ESD保護(hù)電路
所有邏輯輸入引腳都包含反向偏置的ESD保護(hù)齊納二極管,連接到地(DGND)和VDD,可有效防止靜電放電對(duì)芯片造成損壞。
PCB布局與電源旁路
為確保最佳穩(wěn)定性,建議采用緊湊、最小引線長(zhǎng)度的印刷電路板(PCB)布局設(shè)計(jì),盡量縮短輸入引線長(zhǎng)度,以減少紅外降和雜散電感。同時(shí),使用高質(zhì)量電容器對(duì)電源進(jìn)行旁路,在電源引線上并聯(lián)0.01 μF至0.1 μF的盤式或片式陶瓷電容器,以及1 μF至10 μF的低ESR鉭或電解電容器,以減少瞬態(tài)干擾和濾除低頻紋波。此外,VREF和RFB之間的PCB金屬走線應(yīng)匹配,以減少增益誤差。
五、應(yīng)用信息
穩(wěn)定性
在I - V配置中,DAC的Iout和運(yùn)算放大器的反相節(jié)點(diǎn)應(yīng)盡可能靠近連接,并采用適當(dāng)?shù)腜CB布局技術(shù)。由于每次代碼變化對(duì)應(yīng)一個(gè)階躍函數(shù),如果運(yùn)算放大器的增益帶寬積(GBP)有限,且反相節(jié)點(diǎn)存在過(guò)多寄生電容,可能會(huì)出現(xiàn)增益峰值。可添加一個(gè)可選的補(bǔ)償電容C1來(lái)提高穩(wěn)定性,一般20 pF的電容通常足以實(shí)現(xiàn)補(bǔ)償。
雙極性輸出
AD5543/AD5553本質(zhì)上是2象限乘法DAC,可輕松設(shè)置為單極性輸出操作。在某些應(yīng)用中,可能需要實(shí)現(xiàn)全4象限乘法能力或雙極性輸出擺幅,可通過(guò)使用一個(gè)額外的外部放大器配置為求和放大器來(lái)實(shí)現(xiàn)。
可編程電流源
采用改進(jìn)的Howland電流泵的V - I轉(zhuǎn)換電路,可實(shí)現(xiàn)雙向電流流動(dòng)和高電壓合規(guī)性,適用于4 mA至20 mA的電流變送器。在設(shè)計(jì)時(shí),需要注意電阻匹配和補(bǔ)償電容的選擇,以避免輸出阻抗為負(fù)導(dǎo)致振蕩。
參考選擇
選擇參考時(shí),應(yīng)關(guān)注輸出電壓溫度系數(shù),選擇具有低輸出溫度系數(shù)的精密參考可最小化誤差源。Analog Devices提供了多種適合該系列DAC的參考,如ADR01、ADR02等。
放大器選擇
電流導(dǎo)向模式對(duì)放大器的要求是低輸入偏置電流和低輸入失調(diào)電壓。由于DAC的輸出電阻與代碼相關(guān),運(yùn)算放大器的輸入失調(diào)電壓會(huì)被電路的可變?cè)鲆娣糯?,從而產(chǎn)生差分線性誤差。此外,運(yùn)算放大器的共模抑制比在電壓切換電路中也很重要,它會(huì)在電路的電壓輸出端產(chǎn)生與代碼相關(guān)的誤差。為獲得最小的建立時(shí)間,應(yīng)盡量減小DAC的VREF節(jié)點(diǎn)(本應(yīng)用中的電壓輸出節(jié)點(diǎn))的電容,可通過(guò)使用低輸入電容的緩沖放大器和精心設(shè)計(jì)電路板來(lái)實(shí)現(xiàn)。Analog Devices提供了多種適合不同應(yīng)用的放大器,如OP1177、AD8675等。
六、評(píng)估板與開(kāi)發(fā)平臺(tái)
評(píng)估板
EVAL - AD5543評(píng)估板與Analog Devices的SDP1Z系統(tǒng)開(kāi)發(fā)平臺(tái)板配合使用,通過(guò)基于Blackfin的開(kāi)發(fā)板完成與AD5543的USB到串行外設(shè)接口(SPI)通信。評(píng)估板軟件提供了波形發(fā)生器,可展示輸出的變化。
系統(tǒng)開(kāi)發(fā)平臺(tái)
系統(tǒng)開(kāi)發(fā)平臺(tái)(SDP)是一種硬件和軟件評(píng)估工具,基于Blackfin ADSP - BF527處理器,通過(guò)USB 2.0高速端口與PC連接。SDP的SPORT串行端口可用于控制AD5543/AD5553,支持高達(dá)30 MHz的時(shí)鐘頻率。
七、總結(jié)
AD5543/AD5553以其高精度、低功耗、小尺寸等優(yōu)點(diǎn),在自動(dòng)測(cè)試設(shè)備、儀器儀表、數(shù)字控制校準(zhǔn)、工業(yè)控制可編程邏輯控制器等領(lǐng)域具有廣泛的應(yīng)用前景。在設(shè)計(jì)過(guò)程中,我們需要根據(jù)具體應(yīng)用需求,合理選擇參考和放大器,并注意PCB布局和電源旁路等問(wèn)題,以充分發(fā)揮其性能優(yōu)勢(shì)。各位電子工程師在實(shí)際應(yīng)用中,是否也遇到過(guò)類似的問(wèn)題呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見(jiàn)解。
-
電子設(shè)計(jì)
+關(guān)注
關(guān)注
42文章
2992瀏覽量
49927
發(fā)布評(píng)論請(qǐng)先 登錄
深入剖析AD5543/AD5553:高精度DAC的卓越之選
評(píng)論