日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思發(fā)布自適應(yīng)計(jì)算加速平臺芯片系列Versal

cMdW_icsmart ? 來源:未知 ? 作者:胡薇 ? 2018-10-22 16:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2018年10月16日,FPGA大廠賽靈思(Xilinx)在北京召開了一年一度的“Xilinx開發(fā)者大會(huì) ”(XDF) 。在本次會(huì)議上,賽靈思發(fā)布了全球首款自適應(yīng)計(jì)算加速平臺 (Adaptive Compute Acceleration Platform ,ACAP)芯片系列Versal。與此同時(shí),賽靈思還針對云端和本地?cái)?shù)據(jù)中心市場還發(fā)布了一款功能強(qiáng)大的加速器卡——Alveo。至此,賽靈思的轉(zhuǎn)型大幕正式開啟,而人工智能則是賽靈思轉(zhuǎn)型的最大推力。

AI推斷需求暴漲,推動(dòng)FPGA市場加速增長

目前,人工智能可謂是非常的火爆。而數(shù)據(jù)的爆發(fā)式增長,人工智能算法的不斷完善以及芯片算力的快速增長,則是推動(dòng)人工智能應(yīng)用爆發(fā)的三大關(guān)鍵因素。

隨著人工智能計(jì)算的快速發(fā)展,自去年以來更是出現(xiàn)了一股AI芯片的熱潮。由于傳統(tǒng)的CPUGPU已經(jīng)開始難以滿足越來越多的新的需求,并且在AI計(jì)算能效上也開始處于劣勢。在此形勢之下,半定制的FPGA和定制型的ASIC開始迎來了高速的發(fā)展。

雖然ASIC芯片的計(jì)算能力和計(jì)算效率都直接根據(jù)特定的算法的需要進(jìn)行定制的,可以實(shí)現(xiàn)體積小、功耗低、計(jì)算性能高、計(jì)算效率高等優(yōu)勢,但是人工智能仍在快速發(fā)展,每天都會(huì)有不少新的算法/模型出現(xiàn),很多領(lǐng)域都還沒有一個(gè)標(biāo)準(zhǔn)的算法。

而ASIC芯片則是針對特定算法的需要進(jìn)行設(shè)計(jì)的,設(shè)計(jì)一旦完成就無法修改,通常一顆ASIC芯片從設(shè)計(jì)到量產(chǎn)一般都需要18-24個(gè)月的時(shí)間,這也意味著當(dāng)這款A(yù)SIC芯片量產(chǎn)之時(shí),可能就已經(jīng)落后于當(dāng)下算法發(fā)展的18-24個(gè)月的時(shí)間。相比之下,F(xiàn)PGA則沒有這個(gè)問題。

另外,在市場需求變化越來越快速的當(dāng)下,客戶都希望產(chǎn)品能夠在快速創(chuàng)新的同時(shí),盡可能的實(shí)現(xiàn)快速上市。FPGA作為一種可編程的半定制芯片,其與GPU一樣具有并行處理優(yōu)勢,并且也可以設(shè)計(jì)成具有多內(nèi)核的形態(tài),當(dāng)然其最大的優(yōu)勢還是在于其可以通過軟件編程的手段更改、配置器件內(nèi)部連接結(jié)構(gòu)和邏輯單元,完成既定設(shè)計(jì)功能的數(shù)字集成電路。這也意味著即使是出廠后的FPGA的邏輯塊和連接,開發(fā)者若要適應(yīng)新的AI算法或者實(shí)現(xiàn)新的功能應(yīng)用,只需通過升級軟件就可重新配置這些芯片,可以更加快速的適應(yīng)市場的需求。

雖然GPU也可靈活的適應(yīng)各種AI算法,但是能效很低。而GPU雖然被廣泛的用于深度學(xué)習(xí)領(lǐng)域,但是需要指出的是,其主要被應(yīng)用在深度學(xué)習(xí)的訓(xùn)練環(huán)節(jié),在推理時(shí)對于小批量數(shù)據(jù),并行計(jì)算的優(yōu)勢不能發(fā)揮出來。但而FPGA同時(shí)擁有流水線并行和數(shù)據(jù)并行,因此處理推理任務(wù)時(shí)候可以時(shí)延更低。

根據(jù)賽靈思在會(huì)上公布的來自Barclays Reseach于今年5月公布的數(shù)據(jù)顯示,目前人工智能市場主要來自于“訓(xùn)練”的需求,不過自2019年開始來自“推斷”(包括數(shù)據(jù)中心和邊緣端)的需求將會(huì)持續(xù)快速爆發(fā)式增長。而“訓(xùn)練”的需求增長將會(huì)逐漸放緩,并趨于停滯。到2021年來自“推斷”的市場規(guī)模將會(huì)首次超過“訓(xùn)練”,之后2023年將達(dá)到“訓(xùn)練”市場的三倍左右。

另外有數(shù)據(jù)顯示,未來至少95%的AI計(jì)算都是用于“推斷”,只有不到5%是用于模型“訓(xùn)練”。

賽靈思軟件及IP產(chǎn)品執(zhí)行副總裁Salil Raje

賽靈思軟件及IP產(chǎn)品執(zhí)行副總裁Salil Raje也指出:“今后AI模型必須應(yīng)用在云端和邊緣的模型上,所以未來的模式更多的是推斷,而不是訓(xùn)練。賽靈思關(guān)注的就是推斷?!?/p>

而“推斷”則是FPGA的優(yōu)勢。其可以在大幅提升推能效、降低功耗(韓國SK電訊的NUGU個(gè)人助理服務(wù)器原來采用的是GPU來進(jìn)行AI加速,在采用賽靈思的FPGA之后,實(shí)現(xiàn)了每瓦性能比原本的GPU方案提升了16倍)的同時(shí),還可降低精度損失,同時(shí)其還擁有出色的靈活性和低延時(shí)特性。不難想象,隨著AI“推斷”需求的快速增長,F(xiàn)PGA市場也有望迎來高速成長。

賽靈思VR Ramine在會(huì)后接受專訪時(shí)也表示:“雖然GPU現(xiàn)在在深度學(xué)習(xí)訓(xùn)練這一塊應(yīng)用非常多,但是它的功耗很高,而且這個(gè)市場已經(jīng)處于比較飽和的狀態(tài)。而賽靈思并不是特別關(guān)注訓(xùn)練這個(gè)市場,我們更多關(guān)注的是推斷這部分的市場,這個(gè)市場仍然處于初期上升期,尤其在推斷在加速應(yīng)用這方面剛剛處于一個(gè)快速增長的階段,特別是在數(shù)據(jù)中心和邊緣計(jì)算領(lǐng)域。在推斷這塊市場,GPU用的并不多。雖然CPU有一定的市場份額,但是性能、能效和時(shí)延也并不好。所以為什么賽靈思在推斷這個(gè)領(lǐng)域,包括在智慧城市、自動(dòng)駕駛車領(lǐng)域已經(jīng)有了很多的客戶?!?/p>

而作為FPGA市場的老大(占據(jù)了近60%的市場份額),賽靈思也將成為最大的受益者。在AI異?;鸨漠?dāng)下,此次賽靈思的開發(fā)者大會(huì)也是備受行業(yè)內(nèi)外的廣泛關(guān)注,會(huì)議現(xiàn)場更是人氣爆棚,近千人的會(huì)場是座無虛席。

超越FPGA,迎來全新物種ACAP

雖然FPGA擁有很多的優(yōu)勢,但是不可否認(rèn)的是,F(xiàn)PGA的基本單元的計(jì)算能力是有限的。為了實(shí)現(xiàn)可重構(gòu)的特性,F(xiàn)PGA內(nèi)部有大量極細(xì)粒度的基本單元,但是每個(gè)單元的計(jì)算能力(主要依靠LUT查找表)都遠(yuǎn)遠(yuǎn)低于CPU和GPU中的ALU模塊。另外,在計(jì)算的效率和功耗上FPGA也要低于ASIC。

隨著越來越多的應(yīng)用趨向于既具高速處理又兼具靈活性的系統(tǒng),F(xiàn)PGA廠商為了彌補(bǔ)單純采用FPGA的缺陷,開始推出整合了CPU/GPU/RF/FPGA的異構(gòu)SoC的融合性方案。

比如賽靈思此前就曾推出了多處理器SoC(MPSoC,在FPGA上整合了Arm的CPU內(nèi)核,還有Mali系列的GPU等)、RFSoC(將通信級RF采樣數(shù)據(jù)轉(zhuǎn)換器、SD-FEC內(nèi)核、Arm處理器以及 FPGA 架構(gòu)整合到單芯片器件中)。而為了能夠幫助更多的用戶和開發(fā)者提供更為強(qiáng)大的計(jì)算平臺,今年3月,賽靈思還發(fā)布了全新的超越FPGA功能的突破性新型產(chǎn)品——ACAP自適應(yīng)計(jì)算加速平臺。

賽靈思軟件及IP產(chǎn)品執(zhí)行副總裁Salil Raje表示:“賽靈思在過去三十年當(dāng)中一直引領(lǐng)FPGA行業(yè)的發(fā)展。FPGA是非常強(qiáng)大的,靈活度非常好,但是現(xiàn)在我們面臨著海量的數(shù)據(jù),摩爾定律已經(jīng)不再有效了,現(xiàn)在沒有任何一個(gè)單一的計(jì)算架構(gòu)能夠適應(yīng)如此海量的數(shù)據(jù)。我們需要進(jìn)入一個(gè)異構(gòu)計(jì)算的時(shí)代,需要各種各樣的計(jì)算架構(gòu)才能解決現(xiàn)在所面臨的挑戰(zhàn)。ACAP就是我們?yōu)榱私鉀Q這項(xiàng)挑戰(zhàn)所推出的具有顛覆性的創(chuàng)新型產(chǎn)品?!?/p>

據(jù)介紹,ACAP結(jié)合了分布式存儲(chǔ)器與硬件可編程的DSP 模塊、一個(gè)多核SoC 以及一個(gè)或多個(gè)軟件可編程且同時(shí)又具備硬件自適應(yīng)性的計(jì)算引擎,并全部通過片上網(wǎng)絡(luò)(NoC,Network on Chip)實(shí)現(xiàn)互連。

賽靈思在現(xiàn)場展示的112G高速收發(fā)器演示

ACAP還擁有高度集成的可編程I/O功能,根據(jù)不同的器件型號這些功能從集成式硬件可編程存儲(chǔ)器控制器,到先進(jìn)的SerDes收發(fā)器技術(shù)(最高可支持112Gbps),前沿的RF-ADC/DAC和集成式高帶寬存儲(chǔ)器(HBM)。

軟件開發(fā)人員將能夠利用C/C++、OpenCL 和Python 等軟件工具應(yīng)用ACAP系統(tǒng)。同時(shí),ACAP也仍然能利用FPGA工具從RTL級進(jìn)行編程。

賽靈思總裁兼首席執(zhí)行官Victor Peng

賽靈思總裁兼CEOVictor Peng強(qiáng)調(diào):“ACAP是一個(gè)全新的產(chǎn)品類別,它不是一個(gè)品牌的名稱,也不是FPGA。ACAP是可擴(kuò)展的一體化程度非常高的計(jì)算平臺,它的硬件和軟件都是可編程的。也就是說,你可以用它來實(shí)現(xiàn)你想要的架構(gòu)來優(yōu)化網(wǎng)絡(luò)、優(yōu)化算法,優(yōu)化應(yīng)用。也可以在幾秒甚至幾毫秒內(nèi)改變這個(gè)架構(gòu),它能夠?qū)崿F(xiàn)非常低的延時(shí),非常高的通量,和原來產(chǎn)品類別有很大差異。”

全球首款A(yù)CAP——Versal系列

在此次的賽靈思開發(fā)者大會(huì)上,賽靈思正式發(fā)布了其歷時(shí)4年開放出的全球首款自適應(yīng)計(jì)算加速平臺(ACAP)產(chǎn)品——Versal系列。其整合了標(biāo)量處理引擎、自適應(yīng)硬件引擎和智能引擎以及前沿的存儲(chǔ)器和接口技術(shù),能為所有的應(yīng)用提供強(qiáng)大的異構(gòu)加速功能。

賽靈思稱Versal ACAP獨(dú)特架構(gòu)針對云端、網(wǎng)絡(luò)、無線通信乃至邊緣計(jì)算和端點(diǎn)等不同市場的眾多應(yīng)用提供了可擴(kuò)展性和 AI 推斷功能,將為所有的開發(fā)者開發(fā)任何應(yīng)用開啟了一個(gè)快速創(chuàng)新的新時(shí)代。

具體來說,Versal系列產(chǎn)品均基于臺積電最新的7nmFinFET工藝,是第一個(gè)將軟件可編程性與特定領(lǐng)域硬件加速和靈活應(yīng)變能力相結(jié)合的平臺。該產(chǎn)品組合包括了6個(gè)系列的器件:基礎(chǔ)系列(Versal Prime),旗艦系列(Versal Premium旗艦)系列和HBM系列(能針對要求最嚴(yán)格的應(yīng)用提供業(yè)界領(lǐng)先的性能、連接性、帶寬和集成功能)。此外,該產(chǎn)品組合還包括AI核心系列(AI Core),AI邊緣系列( AI Edge) 和AI射頻系列(AI RF),Versal AI系列均采用了突破性的AI引擎。

據(jù)賽靈思介紹,ACAP的AI引擎是一種新型硬件模塊,專為解決各種應(yīng)用低時(shí)延 AI 推斷的新需求而設(shè)計(jì),同時(shí)支持高級DSP實(shí)現(xiàn)方案,滿足無線和雷達(dá)等應(yīng)用要求。它與Versal的自適應(yīng)硬件引擎緊密結(jié)合,支持整體應(yīng)用加速,也就是說軟硬件都能調(diào)節(jié),從而確保最高性能和效率。

不過,此次開發(fā)者大會(huì)上,賽靈思只發(fā)布了Versal基礎(chǔ)系列和Versal AI核心系列,這兩款芯片有望在今年年底流片。而Versal旗艦系列和AI Edge將會(huì)在明年上半年發(fā)布;AI RF系列將會(huì)在明年下半年發(fā)布。至于Versal HBM系列可能要等到2021年下半年才會(huì)發(fā)布。

Versal AI核心系列

據(jù)賽靈思介紹,Versal AI核心系列可提供Versal AI系列當(dāng)中最高的計(jì)算性能和最低的時(shí)延,可實(shí)現(xiàn)突破性的 AI 推斷吞吐量和性能。該系列主要針對云端、網(wǎng)絡(luò)和自動(dòng)駕駛技術(shù)進(jìn)行了優(yōu)化(支持L4級別的自動(dòng)駕駛),可提供業(yè)界最廣泛的 AI 和工作負(fù)載加速功能。

Versal AI 核心系列有5款產(chǎn)品,可提供128到400個(gè)AI引擎。

該系列還包括雙核 Arm Cortex-A72 應(yīng)用處理器、雙核 Arm Cortex-R5 實(shí)時(shí)處理器、256KB片上ECC存儲(chǔ)器、超過1900個(gè)專為高精度低時(shí)延浮點(diǎn)運(yùn)算而優(yōu)化的 DSP引擎。

此外,它還包括 190 多萬個(gè)系統(tǒng)邏輯單元以及超過 130Mb 的 UltraRAM、高達(dá) 34Mb 的塊 RAM 和 28Mb 分布式 RAM 和 32Mb 新加速器 RAM 塊,任何引擎都能直接訪問,這也是 Versal AI 系列的獨(dú)特之處,而且都能支持定制存儲(chǔ)器架構(gòu)。

該系列還包括 PCIe Gen4 8 信道和 16 信道以及 CCIX 主機(jī)接口、功耗優(yōu)化型 32G SerDes、多達(dá) 4 個(gè)集成型 DDR4 存儲(chǔ)器控制器、多達(dá) 4 個(gè)多速率以太網(wǎng) MAC、650 個(gè)高性能 I/O(用于 MIPI D-PHY)、NAND、存儲(chǔ)級內(nèi)存接口和 LVDS、78 個(gè)多路復(fù)用 I/O(連接外部組件)和超過 40 個(gè) HD I/O(3.3V 接口)。

以上所有器件均通過業(yè)界一流的片上網(wǎng)絡(luò) (NoC) 實(shí)現(xiàn)互聯(lián),具有多達(dá) 28 個(gè)主/從端口,以低時(shí)延提供每秒多 Tb 帶寬,而且提供高功率效率和原生軟件的可編程性。

Versal基礎(chǔ)系列

相對于Versal AI核心系列來說,Versal基礎(chǔ)系列最大的不同就是沒有了AI內(nèi)核,取而代之的則是更大面積的DSP,并針對各種工作負(fù)載的連接性和在線加速進(jìn)行了優(yōu)化。適用于多個(gè)市場的廣泛應(yīng)用。

Versal基礎(chǔ)系列包括 9 款產(chǎn)品,每款產(chǎn)品都采用雙核Arm Cortex-A72 應(yīng)用處理器、雙核 Arm Cortex-R5 實(shí)時(shí)處理器、256KB 片上存儲(chǔ)器(帶 ECC)、超過 4000 個(gè)專為低時(shí)延高精度浮點(diǎn)運(yùn)算優(yōu)化的 DSP 引擎。

此外,它還包括 200 多萬個(gè)系統(tǒng)邏輯單元,結(jié)合 200Mb 以上 UltraRAM、超過 90Mb 的塊 RAM 以及 30Mb 分布式 RAM,能支持定制存儲(chǔ)器架構(gòu)。該系列還包括 PCIe?Gen4 8信道和 16 信道以及 CCIX 主機(jī)接口、功耗優(yōu)化型 32Gb 每秒的 SerDes 和主流 58Gb 每秒的 PAM4 SerDes、多達(dá) 6 個(gè)集成型 DDR4 存儲(chǔ)器控制器、多達(dá) 4 個(gè)多速率以太網(wǎng) MAC、700 個(gè)高性能 I/O(支持 MIPI D-PHY)、NAND、存儲(chǔ)級內(nèi)存接口和 LVDS、78 個(gè)多路復(fù)用 I/O(連接外部組件)和超過 40 個(gè) HD I/O(3.3V 接口)。

以上均通過業(yè)界一流的片上網(wǎng)絡(luò) (NoC) 實(shí)現(xiàn)互聯(lián),具有多達(dá) 28 個(gè)主/從端口,以低時(shí)延提供每秒多 Tb 帶寬,而且提供高功率效率和原生的軟件可編程性。

性能對比

從上面的介紹來看,作為目前賽靈思ACAP的首款產(chǎn)品Versal系列,其各項(xiàng)指標(biāo)和參數(shù)都很出色。那么其AI性能與目前主流的高端CPU和GPU相比又如何呢?

根據(jù)賽靈思公布的數(shù)據(jù)顯示,在時(shí)延不敏感的AI推斷上,基于GoogleNet-V1網(wǎng)絡(luò)模型測試,Versal的CNN性能是英特爾Xeon Platinum8124 CPU的43倍,是Nvidia V100 GPU的兩倍。

如果要將時(shí)延控制在7ms以內(nèi),那么Versal系列的CNN性能優(yōu)勢將會(huì)進(jìn)一步提升,達(dá)到英特爾XeonPlatinum8124Skylake CPU的72倍,Nvidia V100 GPU的2.5倍。

如果將時(shí)延控制在更低的2ms之內(nèi),那么Versal系列的CNN性能將達(dá)到Nvidia V100 GPU的8倍。

以基于GoogleNet-V1網(wǎng)絡(luò)低于2ms時(shí)延的圖片識別測試下,Versal核心系列可以實(shí)現(xiàn)每秒22500張圖片的識別,相比Nvidia今年發(fā)布的TeslaT4 GPU的性能(每秒3500張)高出約6.5倍。

如果再加上賽靈思收購的深鑒科技的“剪枝技術(shù)”的加持,Versal核心系列在2ms以內(nèi)的低時(shí)延圖像識別上的性能可進(jìn)一步提升至每秒29250張,相比Nvidia TeslaT4 GPU的性能可高出8倍以上。

Versal工具和軟件

軟件開發(fā)者、數(shù)據(jù)科學(xué)家和硬件開發(fā)者均可通過C/C++、OpenCL 和Python 等軟件工具應(yīng)用對Versal ACAP的硬件和軟件進(jìn)行編程和優(yōu)化,同時(shí),ACAP也仍然能利用FPGA工具從RTL級進(jìn)行編程。開發(fā)者用一個(gè)界面就可以接入和控制各種引擎。這都要?dú)w功于其符合業(yè)界標(biāo)準(zhǔn)設(shè)計(jì)流程的一系列工具、軟件、庫、IP、中間件和框架。

不過,具體的軟件編程工具需要等到明年才會(huì)發(fā)布。

供貨情況

賽靈思目前正通過早期試用計(jì)劃與多家關(guān)鍵客戶合作。Versal基礎(chǔ)系列和Versal AI核心系列將于今年年底流片,預(yù)計(jì)2019年下半年上市。

加碼數(shù)據(jù)中心,Alveo速器卡發(fā)布

除了發(fā)布了全新的Versal系列之外,賽靈思此次還首次推出了針對數(shù)據(jù)中心設(shè)計(jì)的功能強(qiáng)大的加速器卡——Alveo。用戶在通過Alveo運(yùn)行實(shí)時(shí)機(jī)器學(xué)習(xí)推斷以及視頻處理、基因組學(xué)、數(shù)據(jù)分析等關(guān)鍵的數(shù)據(jù)中心應(yīng)用時(shí),有望以較低時(shí)延實(shí)現(xiàn)突破性的性能提升。

此次賽靈思發(fā)布了兩款A(yù)lveo加速卡:Alveo U200和AlveoU250。不過這兩款產(chǎn)品并不是采用Versal系列芯片,而是采用的是賽靈思UltraScale+FPGA方案。不過,其與所有賽靈思技術(shù)一樣,客戶能對硬件進(jìn)行重配置,從而針對工作負(fù)載遷移、新標(biāo)準(zhǔn)和更新的算法進(jìn)行優(yōu)化,而且無需支付替代產(chǎn)品衍生的成本。

據(jù)賽靈思介紹稱,Alveo加速器卡針對各種類型的應(yīng)用提供顯著的性能優(yōu)勢。就機(jī)器學(xué)習(xí)而言,在GoogLeNet V1網(wǎng)絡(luò)下,Alveo U250實(shí)時(shí)推斷吞吐量比英特爾Xeon Platinum Skylake CPU(c5.18xlarge 實(shí)例)高出20倍,相對于Nvidia V100 GPU等固定功能的加速器,能讓2ms以下的低時(shí)延應(yīng)用性能提升4倍以上。

此外,Alveo 加速器卡相對于 GPU 能將時(shí)延減少 3 倍,在運(yùn)行實(shí)時(shí)推斷應(yīng)用時(shí)提供顯著的性能優(yōu)勢。比如在CNN+BLSTM 語音轉(zhuǎn)文本應(yīng)用時(shí),可從根本上得到加速(Alveo U250 或 U200 +Intel Xeon CPU E5-2686 v4 的運(yùn)行速度是 Nvidia P4 + Xeon CPU E5-2690v4 的 4 倍);數(shù)據(jù)庫搜索等一些應(yīng)用可從根本上得到加速,性能比CPU(EC2 C4.8xlarge 實(shí)例)高90倍以上。

“Alveo加速器卡第一是速度快;第二是架構(gòu)和算法靈活多變;第三是容易訪問、易于使用?!睂τ贏lveo加速器卡的特點(diǎn)Victor Peng總結(jié)到。

據(jù)賽靈思介紹,Alveo已經(jīng)得到了合作伙伴和 OEM 廠商生態(tài)系統(tǒng)的支持,OEM 廠商開發(fā)和認(rèn)證的關(guān)鍵應(yīng)用涵蓋 AI/ML、視頻轉(zhuǎn)碼、數(shù)據(jù)分析、金融風(fēng)險(xiǎn)建模、安全和基因組學(xué)等。Algo-Logic Systems Inc、Bigstream、BlackLynx Inc.、CTAccel、Falcon Computing、Maxeler Technologies、Mipsology、NGCodec、Skreens、SumUp Analytics、Titan IC、Vitesse Data、VYUsync 和 Xelera Technologies等14家生態(tài)系統(tǒng)合作伙伴開發(fā)完成的應(yīng)用可立即投入部署。此外,頂級 OEM 廠商也在同賽靈思合作,認(rèn)證采用 Alveo 加速器卡的多個(gè)服務(wù)器 SKU,包括 Dell EMC、Fujitsu Limited 和 IBM 等,此外還有 OEM 廠商會(huì)加入進(jìn)來。

賽靈思的數(shù)據(jù)中心副總裁 Manish Muthal 指出:“Alveo加速器卡的推出進(jìn)一步推進(jìn)了賽靈思向平臺公司的轉(zhuǎn)型,使不斷增長的應(yīng)用合作伙伴生態(tài)系統(tǒng)以比以往更快的速度加速創(chuàng)新。我們很高興客戶對Alveo加速器的高度興趣,也很高興與我們的應(yīng)用生態(tài)系統(tǒng)展開合作,共同向客戶推出采用Alveo的各種可產(chǎn)品化的的解決方案。”

另外值得一提的是,在此次賽靈思開發(fā)者大會(huì)上,華為和浪潮也發(fā)布了基于賽靈思的FPGA打造自己加速卡產(chǎn)品。

轉(zhuǎn)型平臺廠商

賽靈思總裁兼首席執(zhí)行官(CEO)Victor Peng 表示:“自從賽靈思發(fā)明FPGA到現(xiàn)在已經(jīng)有三十多年的時(shí)間,F(xiàn)PGA也變得越來越強(qiáng)大和復(fù)雜,我們現(xiàn)在已經(jīng)超越了FPGA。賽靈思已經(jīng)不再是一家FPGA的企業(yè),我們已經(jīng)轉(zhuǎn)型為一家面向靈活應(yīng)變、萬物智能世界的平臺公司,而且我們這個(gè)轉(zhuǎn)型也要超越FPGA這個(gè)器件來打造整個(gè)平臺,因?yàn)檫@將使得我們能夠更好的滿足客戶的需求,尤其是在當(dāng)今這個(gè)高速變化時(shí)代?!?/p>

為了順利的轉(zhuǎn)型為一家平臺型公司,Victor Peng將“數(shù)據(jù)中心優(yōu)先”、加速核心市場發(fā)展和驅(qū)動(dòng)靈活應(yīng)變的計(jì)算這三個(gè)方面作為了賽靈思公司戰(zhàn)略轉(zhuǎn)型的進(jìn)一步深入。

在此次開發(fā)者大會(huì)上,賽靈思發(fā)布的全球首款自適應(yīng)異構(gòu)計(jì)算加速平臺ACAP Versal以及針對數(shù)據(jù)中心的Alveo加速器卡,也正是賽靈思轉(zhuǎn)型平臺廠商新戰(zhàn)略的進(jìn)一步深化。特別是ACAP更是被賽靈思寄予厚望。而后續(xù)賽靈思也必定會(huì)推出基于ACAP的加速卡。而這又將進(jìn)一步助力賽靈思的數(shù)據(jù)中心優(yōu)先戰(zhàn)略。

“ACAP將實(shí)現(xiàn)高通量、可擴(kuò)展、低延遲的性能,目前可以應(yīng)用在很多的應(yīng)用場景當(dāng)中。我們認(rèn)為ACAP未來將會(huì)幾乎進(jìn)入到每一個(gè)市場當(dāng)中?!盫ictor Peng在賽靈思開發(fā)者大會(huì)上非常有信心的說到。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1798

    瀏覽量

    133677
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    2166

    瀏覽量

    36869

原文標(biāo)題:AI芯片迎來”新物種“,賽靈思Versal ACAP詳解

文章出處:【微信號:icsmart,微信公眾號:芯智訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD Versal Gen 2開發(fā)實(shí)戰(zhàn)進(jìn)階工坊系列活動(dòng)即將舉辦

    在人工智能與邊緣計(jì)算深度融合的當(dāng)下,如何用新一代自適應(yīng)計(jì)算技術(shù)實(shí)現(xiàn)系統(tǒng)高效加速,已經(jīng)成為產(chǎn)品落地與技術(shù)升級的核心。為了幫大家快速掌握硬核開發(fā)能力,AMD 分別聯(lián)手 AVNET 和 COMTECH
    的頭像 發(fā)表于 04-15 11:37 ?416次閱讀

    FPGA電源解決方案全解析

    FPGA電源解決方案全解析 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,現(xiàn)場可編程門陣列(FPGA)憑借其出色的設(shè)計(jì)靈活性和較低的工程成本,在眾多應(yīng)用和終端市場中占據(jù)了重要地位。然而,F(xiàn)PGA的電源設(shè)計(jì)和管理卻是一
    的頭像 發(fā)表于 04-02 15:45 ?235次閱讀

    第二代AMD VERSAL AI EDGE系列全面賦能汽車ADAS系統(tǒng)

    選擇 AMD 自適應(yīng) SoC 和 FPGA 第二代 AMD Versal AI Edge 系列自適應(yīng) SoC 帶來一種高性能單芯片解決方案,
    的頭像 發(fā)表于 03-27 16:30 ?959次閱讀
    第二代AMD <b class='flag-5'>VERSAL</b> AI EDGE<b class='flag-5'>系列</b>全面賦能汽車ADAS系統(tǒng)

    AMD Versal自適應(yīng)SoC中eMMC燒錄/啟動(dòng)調(diào)試檢查表(上)

    本篇博文提供了有關(guān) AMD Versal 自適應(yīng) SoC 中 eMMC 燒錄和啟動(dòng)設(shè)置的技巧和指南。它還可用于調(diào)試 eMMC 燒錄/啟動(dòng)失敗。提交服務(wù)申請個(gè)案前,應(yīng)先復(fù)查以下檢查表。
    的頭像 發(fā)表于 03-09 10:24 ?2000次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC中eMMC燒錄/啟動(dòng)調(diào)試檢查表(上)

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時(shí)鐘設(shè)置以及復(fù)位拓?fù)浣Y(jié)構(gòu)的詳細(xì)信息。
    的頭像 發(fā)表于 01-13 14:04 ?3836次閱讀
    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC的對接

    AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理

    本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準(zhǔn) (BISC) 工作方式的詳細(xì)信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?4442次閱讀

    高壓放大器驅(qū)動(dòng):基于FPGA的SPGD自適應(yīng)光學(xué)控制平臺的探索

    實(shí)驗(yàn)名稱: 基于FPGA的SPGD自適應(yīng)光學(xué)控制平臺整體設(shè)計(jì) 測試目的: 在分析優(yōu)化式自適應(yīng)光學(xué)系統(tǒng)平臺的基礎(chǔ)上,結(jié)合SPGD算法原理以及項(xiàng)目實(shí)際需求,對SPGD
    的頭像 發(fā)表于 10-11 17:48 ?997次閱讀
    高壓放大器驅(qū)動(dòng):基于FPGA的SPGD<b class='flag-5'>自適應(yīng)</b>光學(xué)控制<b class='flag-5'>平臺</b>的探索

    MicroBlaze V處理器嵌入式設(shè)計(jì)用戶指南

    AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁面上訪問 AMD Versal 自適應(yīng) SoC 設(shè)計(jì)進(jìn)程。您還可以使用設(shè)計(jì)流程助手來更深入了解設(shè)計(jì)流程,并找到特定于預(yù)期設(shè)
    的頭像 發(fā)表于 09-25 16:56 ?1225次閱讀
    MicroBlaze V處理器嵌入式設(shè)計(jì)用戶指南

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析
    的頭像 發(fā)表于 09-17 16:12 ?859次閱讀
    電磁干擾<b class='flag-5'>自適應(yīng)</b>抑制系統(tǒng)<b class='flag-5'>平臺</b>全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺精簡解析 北京華盛恒輝電磁干擾自適應(yīng)抑制系統(tǒng)平臺,是針對復(fù)雜電磁環(huán)境下電子設(shè)備穩(wěn)定運(yùn)行需求設(shè)計(jì)的綜合性解決方案,通過整合多元技術(shù)實(shí)現(xiàn)動(dòng)態(tài)、智能的干擾抑制。以下
    的頭像 發(fā)表于 09-17 16:11 ?646次閱讀

    在AMD Versal自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    在任意設(shè)計(jì)流程中,仿真都是不可或缺的關(guān)鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進(jìn)行確認(rèn)。這篇簡短的博客將介紹如何使用 QEMU + 協(xié)同仿真來對 AMD Versal 自適應(yīng) SoC
    的頭像 發(fā)表于 08-06 17:21 ?2219次閱讀
    在AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC上使用QEMU+協(xié)同仿真示例

    AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對 Versal 產(chǎn)品組
    的頭像 發(fā)表于 06-11 09:59 ?2109次閱讀

    利用AMD VERSAL自適應(yīng)SoC的設(shè)計(jì)基線策略

    您是否準(zhǔn)備將設(shè)計(jì)遷移到 AMD Versal 自適應(yīng) SoC?設(shè)計(jì)基線是一種行之有效的時(shí)序收斂方法,可在深入研究復(fù)雜的布局布線策略之前,幫您的 RTL 設(shè)計(jì)奠定堅(jiān)實(shí)的基礎(chǔ)。跳過這些步驟可能會(huì)導(dǎo)致
    的頭像 發(fā)表于 06-04 11:40 ?945次閱讀

    Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁面上訪問 AMD Versal 自適應(yīng) SoC 設(shè)計(jì)進(jìn)程。您還可以使用設(shè)計(jì)流程助手來更深入了解設(shè)計(jì)流程,并找到特定于預(yù)期設(shè)
    的頭像 發(fā)表于 06-03 14:25 ?971次閱讀
    <b class='flag-5'>Versal</b> 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應(yīng)SoC設(shè)計(jì)

    設(shè)計(jì)、編譯、交付,輕松搞定。更快更高效。 Vivado 設(shè)計(jì)套件提供經(jīng)過優(yōu)化的設(shè)計(jì)流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應(yīng) SoC 設(shè)計(jì)。 面向硬件開發(fā)人員的精簡設(shè)計(jì)流程
    的頭像 發(fā)表于 05-07 15:15 ?1510次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開發(fā)完成<b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC設(shè)計(jì)
    阳朔县| 两当县| 古田县| 南宫市| 陈巴尔虎旗| 呼伦贝尔市| 太原市| 电白县| 湾仔区| 星子县| 卓尼县| 项城市| 陈巴尔虎旗| 松原市| 龙门县| 宁阳县| 莱芜市| 灵台县| 库尔勒市| 闽清县| 广东省| 厦门市| 泸定县| 新丰县| 金阳县| 天柱县| 东台市| 拉萨市| 庆城县| 迁西县| 宝应县| 于田县| 图们市| 朝阳县| 山阳县| 利川市| 页游| 历史| 定西市| 资溪县| 奎屯市|