日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在Vivado下如何判斷芯片是多die芯片

電子工程師 ? 來源:公眾號Lauren的FPGA ? 作者:LaurenGao ? 2019-02-19 10:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1. 什么是SSI芯片?

SSI是Stacked Silicon Interconnect的縮寫。SSI芯片其實就是我們通常所說的多die芯片。其基本結(jié)構(gòu)如下圖所示??梢钥吹絊SI芯片的基本單元是SLR(Super Logic Region),也就是我們所說的die。SLR之間通過Interposer“粘合”在一起。每個SLR可看做一片小規(guī)模FPGA

2. 如何從芯片型號上判斷FPGA是否是多die芯片?

在芯片選型手冊上,有如下圖所示說明,根據(jù)圖中紅色方框標(biāo)記可判斷該芯片是否是SSI芯片。

3. UltraScale和UltraScale+系列有哪些芯片是SSI芯片?

總的來說,UltraScale+大部分都是多die芯片,如下圖所示。圖中還可以看到每個芯片所包含的SLR的個數(shù)以及每個SLR的大小。SLR的大小以時鐘區(qū)域(Clock Region)衡量,例如,VU5P有兩個SLR,每個SLR的寬度為6,高度為5,所以共有6x5也就是30個Clock Region。同時,還可以看到每個SLR的大小是一致的。

圖片來源:Table 19,ds890

4. 在Vivado下如何判斷芯片是多die芯片?

只要獲知芯片的具體型號,在Vivado Tcl Console中執(zhí)行如下圖所示命令即可獲得該芯片所包含的SLR的個數(shù)。例如,對于XCVU5P,屬性SLRS的返回值為2,說明該芯片有兩個SLR,故其是多die芯片;而對于XCVU3P,返回值為1,說明該芯片只有一個SLR,故其是單die芯片。

5. 多die芯片的每個SLR地位一樣嗎?

多die芯片的每個SLR其結(jié)構(gòu)基本是一致的,都包含CLB、Block RAMDSP和GT等。但這些SLR的地位是不一樣的。這其中只有一個SLR是Master SLR。通過如下圖所示的命令可獲取Master SLR(需要在打開的工程中或DCP中執(zhí)行該命令)。通常SLR0為Master SLR。用于配置FPGA的電路、DNA_PORT和EFUSE_USER只存在于Master SLR中。

6. SLR之間是如何互連的?

這是多die芯片設(shè)計中的一個重要問題。SLR之間通過專用布線資源SLL(Super Long Line)互連。SLL的個數(shù)是有限的。以XCVU5P為例,可通過如下命令獲取SLL的個數(shù)。這在設(shè)計初期是非常重要的。需要根據(jù)此數(shù)值評估跨die網(wǎng)線個數(shù)是否合理??鏳ie網(wǎng)線過多很可能造成布線擁塞,進(jìn)而影響時序收斂。

7. 跨die時鐘需要特殊處理嗎?

對于SSI器件,Interposer上分布了專用的全局時鐘走線,因此,對于跨die時鐘并不需要特殊處理,同時該時鐘也不會占用SLL。

8. Block RAM和DSP48能否跨die級聯(lián)?

以DSP48為例,其有專門的級聯(lián)端口,例如PCOUT/PCIN。因此,相鄰的兩個DSP48級聯(lián)時,會使用專用的級聯(lián)布線資源。但是,這種布線資源僅限于die內(nèi)。類似地,Block RAM、Carry Chain等在die內(nèi)可使用固有的級聯(lián)布線資源。

9. 對于多die芯片,如何評估資源利用率?

器件選型階段需要根據(jù)設(shè)計規(guī)模選擇合適的芯片。這個階段,需要根據(jù)整個設(shè)計的資源利用率確定芯片規(guī)模。一旦選定SSI器件,就要及早考慮模塊劃分,也就是如何將設(shè)計分配到每個die內(nèi),使每個die的資源利用率盡可能平衡,此時就要考慮每個die的資源利用率,避免出現(xiàn)某個die某一資源利用率過高以至于出現(xiàn)擁塞,而另一個die該資源利用率偏低的情形。這一工作要在設(shè)計初期完成,本質(zhì)上就是要設(shè)計好合理的數(shù)據(jù)流,從而達(dá)到兩個目的:每個die的資源利用率比較均衡;跨die網(wǎng)線個數(shù)合理。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639586
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54463

    瀏覽量

    469743
  • SSI
    SSI
    +關(guān)注

    關(guān)注

    0

    文章

    40

    瀏覽量

    20229

原文標(biāo)題:9個關(guān)于SSI芯片的必知問題

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    HUB芯片有哪些?hub芯片解析與適配場景指南

    Type-C接口全面普及、設(shè)備協(xié)同成為日常的今天,HUB芯片作為“設(shè)備連接中樞”的地位愈發(fā)重要——小到辦公桌上的筆記本擴(kuò)展塢,大到工業(yè)場景的設(shè)備數(shù)據(jù)交互,都需要一顆穩(wěn)定、高效的H
    的頭像 發(fā)表于 03-26 17:40 ?988次閱讀

    基于Vivado的AD9680 FPGA芯片測試

    FPGA開發(fā)領(lǐng)域,與高速ADC芯片如AD9680協(xié)同工作是一項充滿挑戰(zhàn)但又極具樂趣的任務(wù)。今天咱們就聊聊基于Vivado平臺,針對AD9680芯片,實現(xiàn)1G采樣率且4通道(lane4
    的頭像 發(fā)表于 03-18 11:26 ?3151次閱讀

    THS4541-DIE:高性能全差分放大器的設(shè)計與應(yīng)用

    THS4541-DIE:高性能全差分放大器的設(shè)計與應(yīng)用 電子工程師的日常設(shè)計中,選擇一款合適的放大器至關(guān)重要。今天,我們就來深入探討一TI推出的THS4541-DIE全差分放大器,
    的頭像 發(fā)表于 02-05 09:35 ?350次閱讀

    LTC3207:高度集成的顯示LED驅(qū)動芯片解析

    LTC3207/LTC3207 - 1:高度集成的顯示LED驅(qū)動芯片解析 電子設(shè)備的設(shè)計中,LED驅(qū)動芯片的性能對于設(shè)備的顯示效果和功耗有著至關(guān)重要的影響。今天,我們就來深入探討一
    的頭像 發(fā)表于 02-02 15:30 ?267次閱讀

    如何快速MDK添加CW32芯片進(jìn)行開發(fā)?

    如何快速MDK添加CW32芯片進(jìn)行開發(fā)
    發(fā)表于 12-22 16:23

    如何在vivado上基于二進(jìn)制碼對指令運行狀態(tài)進(jìn)行判斷

    擴(kuò)展指令時我們常常需要一些手段來幫助我們判斷指令是否能夠成功運行、運行狀態(tài)是否正確。一方面,我們可以通過模擬器來實現(xiàn),另一方面,沒有模擬器的情況,我們可以通過將所擴(kuò)展指令的二進(jìn)制
    發(fā)表于 10-24 06:46

    vivado上基于二進(jìn)制碼對指令運行狀態(tài)進(jìn)行判斷

    擴(kuò)展指令時我們常常需要一些手段來幫助我們判斷指令是否能夠成功運行、運行狀態(tài)是否正確。一方面,我們可以通過模擬器來實現(xiàn),另一方面,沒有模擬器的情況,我們可以通過將所擴(kuò)展指令的二進(jìn)制
    發(fā)表于 10-24 06:31

    芯片鍵合工藝技術(shù)介紹

    半導(dǎo)體封裝工藝中,芯片鍵合(Die Bonding)是指將晶圓芯片固定到封裝基板上的關(guān)鍵步驟。鍵合工藝可分為傳統(tǒng)方法和先進(jìn)方法:傳統(tǒng)方法包括芯片
    的頭像 發(fā)表于 10-21 17:36 ?3122次閱讀
    <b class='flag-5'>芯片</b>鍵合工藝技術(shù)介紹

    熱發(fā)射顯微鏡芯片失效分析案例:IGBT 模組 55V 就暴露的問題!

    分享一個熱發(fā)射顯微鏡(Thermal EMMI) 芯片失效分析案例,展示我們?nèi)绾瓮ㄟ^ IV測試 與 紅外熱點成像,快速鎖定 IGBT 模組的失效點。
    的頭像 發(fā)表于 09-19 14:33 ?2720次閱讀
    熱發(fā)射顯微鏡<b class='flag-5'>下</b><b class='flag-5'>芯片</b>失效分析案例:IGBT 模組<b class='flag-5'>在</b> 55V 就暴露的問題!

    DAF膠膜(Die Attach Film)詳解

    DAF膠膜,全稱芯片粘接薄膜(Die Attach Film),又稱固晶膜或晶片黏結(jié)薄膜,是半導(dǎo)體封裝中的關(guān)鍵材料,用于實現(xiàn)芯片Die)與基板(Substrate)或框架(Lead
    的頭像 發(fā)表于 08-20 11:31 ?2719次閱讀

    HMC347A-Die單刀雙擲(SPDT)

    (MMIC)芯片。HMC347A-Die采用獨特的砷化鎵(GaAs)工藝技術(shù)。適合用在 0.1 GHz 至 20 GHz 的工作頻段,具有較高的隔離度和低插入損耗,尤其適合高頻率應(yīng)用領(lǐng)域。基本參數(shù)工作頻率
    發(fā)表于 06-20 09:49

    XSR芯片間互連技術(shù)的定義和優(yōu)勢

    XSR 即 Extra Short Reach,是一種專為Die to Die之間的超短距離互連而設(shè)計的芯片間互連技術(shù)??梢酝ㄟ^芯粒互連(NoC)或者中介層(interposer)上的互連來連接多個
    的頭像 發(fā)表于 06-06 09:53 ?2647次閱讀
    XSR<b class='flag-5'>芯片</b>間互連技術(shù)的定義和優(yōu)勢

    劃片機(jī)存儲芯片制造中的應(yīng)用

    劃片機(jī)(DicingSaw)半導(dǎo)體制造中主要用于將晶圓切割成單個芯片Die),這一過程在內(nèi)存儲存卡(如NAND閃存芯片、SSD、SD卡等)的生產(chǎn)中至關(guān)重要。以下是劃片機(jī)
    的頭像 發(fā)表于 06-03 18:11 ?1613次閱讀
    劃片機(jī)<b class='flag-5'>在</b>存儲<b class='flag-5'>芯片</b>制造中的應(yīng)用

    一文詳解芯片封裝技術(shù)

    芯片封裝在現(xiàn)代半導(dǎo)體領(lǐng)域至關(guān)重要,主要分為平面芯片封裝和芯片堆疊封裝。
    的頭像 發(fā)表于 05-14 10:39 ?2545次閱讀
    一文詳解<b class='flag-5'>多</b><b class='flag-5'>芯片</b>封裝技術(shù)
    将乐县| 安徽省| 南宫市| 轮台县| 乡宁县| 平乐县| 长武县| 泗水县| 兴城市| 郯城县| 桂平市| 江陵县| 萍乡市| 旅游| 贵港市| 景谷| 乐平市| 关岭| 博客| 永川市| 墨竹工卡县| 祁东县| 石阡县| 望城县| 新营市| 大名县| 鄂伦春自治旗| 安多县| 固安县| 富源县| 乌恰县| 调兵山市| 化隆| 寿光市| 宁阳县| 丰县| 衡南县| 淅川县| 西藏| 临夏市| 永德县|