日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)序分析基礎(chǔ)

工程師 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2019-03-08 14:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時(shí)序分析基礎(chǔ)

1. 時(shí)鐘相關(guān)

時(shí)鐘的時(shí)序特性主要分為抖動(dòng)(Jitter)、偏移(Skew)、占空比失真(Duty Cycle DistorTIon)3點(diǎn)。對(duì)于低速設(shè)計(jì),基本不用考慮這些特征;對(duì)于高速設(shè)計(jì),由于時(shí)鐘本身的原因造成的時(shí)序問(wèn)題很普遍,因此必須關(guān)注。

1. 時(shí)鐘抖動(dòng) (clock jitter)

理想的時(shí)鐘信號(hào)應(yīng)該是理想的方波,但是現(xiàn)實(shí)中的時(shí)鐘的邊沿變化不可能是瞬變的,它有個(gè) 從低到高 / 從高到低 的變化過(guò)程,如圖1所示。

時(shí)序分析基礎(chǔ)

常見的抖動(dòng)參數(shù)有3種:

周期抖動(dòng)(Period Jitter):

周期抖動(dòng)率(Period Jitter)測(cè)量時(shí)鐘輸出傳輸偏離其理想位置的最大偏離。Period Jitter代表周期差抖動(dòng)的上下邊界。

時(shí)序分析基礎(chǔ)

周期差抖動(dòng)(cycle-to-cycle Jitter):

周期差抖動(dòng)率(cycle-to-cycle jitter)是兩個(gè)相鄰周期的時(shí)間偏差。它總是小于周期抖動(dòng)(period jitter)

時(shí)序分析基礎(chǔ)

長(zhǎng)期抖動(dòng)(Long-term Jitter):

長(zhǎng)期抖動(dòng)率如下圖(Long-Term Jitter)定義為一個(gè)時(shí)鐘沿相對(duì)于基準(zhǔn)周期時(shí)鐘沿經(jīng)過(guò)一段時(shí)間的延時(shí)之后,與其理想位置的偏離。此測(cè)量可以捕獲鎖相環(huán)低頻周期變化(緩慢的,頻率很低的)。長(zhǎng)期抖動(dòng)對(duì)圖形、串行連接通訊系統(tǒng)、打印機(jī)和任何光柵掃描操作非常重要。

時(shí)序分析基礎(chǔ)

時(shí)鐘抖動(dòng)的原因就是噪聲。時(shí)鐘抖動(dòng)是永遠(yuǎn)存在的,當(dāng)其大到可以和時(shí)鐘周期相比擬的時(shí)候,會(huì)影響到設(shè)計(jì),這樣的抖動(dòng)是不可接受的。

2. 時(shí)鐘偏斜 (clock skew)

時(shí)鐘信號(hào)要提供給整個(gè)電路的時(shí)序單元,所以時(shí)鐘信號(hào)線非常長(zhǎng),并構(gòu)成分布式的RC網(wǎng)路。它的延時(shí)與時(shí)鐘線的長(zhǎng)度、時(shí)序單元的負(fù)載電容、個(gè)數(shù)有關(guān),所以產(chǎn)生所謂的時(shí)鐘偏移。時(shí)鐘偏移是指同一個(gè)時(shí)鐘信號(hào)到達(dá)兩個(gè)不同的寄存器之間的時(shí)間差值,根據(jù)差值可以分為正偏移和負(fù)偏移。

時(shí)序分析基礎(chǔ)

時(shí)鐘偏移的計(jì)算公式: Tskew = Tclk2 - Tclk1

時(shí)鐘偏移是永遠(yuǎn)存在的,當(dāng)其大到一定程度會(huì)影響電路的時(shí)序。解決方法就是在FPGA的設(shè)計(jì)中讓主要的時(shí)鐘信號(hào)走全局時(shí)鐘網(wǎng)絡(luò)。該網(wǎng)絡(luò)采用全銅工藝和樹狀結(jié)構(gòu),并設(shè)計(jì)了專用時(shí)鐘緩沖和驅(qū)動(dòng)網(wǎng)絡(luò),到所有的IO單元、CLB和塊RAM的偏移非常小,可以忽略不計(jì)。

3. 占空比失真DCD (Duty Cycle DistorTIon)

即時(shí)鐘不對(duì)稱,時(shí)鐘的脈沖寬度發(fā)生了變化。DCD會(huì)吞噬大量的時(shí)序裕量,造成數(shù)字信號(hào)的失真,使過(guò)零區(qū)間偏離理想的位置。DCD通常是由信號(hào)的上升沿和下降沿之間時(shí)序不同而造成的。

2. 信號(hào)扇入/扇出 (fan-in/fan-out)

The number of circuits that can be fed input signals from an output device. 扇出,輸出可從輸出設(shè)備輸入信號(hào)的電路的數(shù)量。

扇出(fan-out)是定義單個(gè)邏輯門能夠驅(qū)動(dòng)的數(shù)字信號(hào)輸入最大量的術(shù)語(yǔ)。大多數(shù)TTL邏輯門能夠?yàn)?0個(gè)其他數(shù)字門或驅(qū)動(dòng)器提供信號(hào)。因而,一個(gè)典型的TTL邏輯門有10個(gè)扇出信號(hào)。

在一些數(shù)字系統(tǒng)中,必須有一個(gè)單一的TTL邏輯門來(lái)驅(qū)動(dòng)10個(gè)以上的其他門或驅(qū)動(dòng)器。這種情況下,被稱為緩沖器(buf)的驅(qū)動(dòng)器可以用在TTL邏輯門與它必須驅(qū)動(dòng)的多重驅(qū)動(dòng)器之間。這種類型的緩沖器有25至30個(gè)扇出信號(hào)。邏輯反向器(也被稱為非門)在大多數(shù)數(shù)字電路中能夠輔助這一功能。

模塊的扇出是指模塊的直屬下層模塊的個(gè)數(shù)。一般認(rèn)為,設(shè)計(jì)得好的系統(tǒng)平均扇出是3或4。一個(gè)模塊的扇出數(shù)過(guò)大或過(guò)小都不理想,過(guò)大比過(guò)小更嚴(yán)重。一般認(rèn)為扇出的上限不超過(guò)7。扇出過(guò)大意味著管理模塊過(guò)于復(fù)雜,需要控制和協(xié)調(diào)過(guò)多的下級(jí)。解決的辦法是適當(dāng)增加中間層次。一個(gè)模塊的扇入是指有多少個(gè)上級(jí)模塊調(diào)用它。扇人越大,表示該模塊被更多的上級(jí)模塊共享。這當(dāng)然是我們所希望的。但是不能為了獲得高扇人而不惜代價(jià),例如把彼此無(wú)關(guān)的功能湊在一起構(gòu)成一個(gè)模塊,雖然扇人數(shù)高了,但這樣的模塊內(nèi)聚程度必然低。這是我們應(yīng)避免的。

設(shè)計(jì)得好的系統(tǒng),上層模塊有較高的扇出,下層模塊有較高的扇人。其結(jié)構(gòu)圖像清真寺的塔,上面尖,中間寬,下面小。

3. launch edge

時(shí)序分析起點(diǎn)(launch edge):第一級(jí)寄存器數(shù)據(jù)變化的時(shí)鐘邊沿,也是靜態(tài)時(shí)序分析的起點(diǎn)。

4. latch edge

時(shí)序分析終點(diǎn)(latch edge):數(shù)據(jù)鎖存的時(shí)鐘邊沿,也是靜態(tài)時(shí)序分析的終點(diǎn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    411

    瀏覽量

    39020
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    130

    瀏覽量

    24280
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Microchip重新定義可編程邏輯,實(shí)現(xiàn)更簡(jiǎn)便且更智能的全集成設(shè)計(jì)

    解決了基于軟件系統(tǒng)的時(shí)序挑戰(zhàn)。CLB時(shí)序分析工具可幫助設(shè)計(jì)人員在設(shè)計(jì)早期識(shí)別信號(hào)延遲、關(guān)鍵路徑與潛在時(shí)序風(fēng)險(xiǎn),提前驗(yàn)證時(shí)序問(wèn)題有助于縮短調(diào)試
    的頭像 發(fā)表于 04-24 13:46 ?192次閱讀
    Microchip重新定義可編程邏輯,實(shí)現(xiàn)更簡(jiǎn)便且更智能的全集成設(shè)計(jì)

    【高端人才招聘】格見半導(dǎo)體 資深數(shù)字后端工程師 上海&成都

    1.芯片后端物理實(shí)現(xiàn) 負(fù)責(zé)芯片整體布局規(guī)劃(Floorplanning)和布局布線(Place&Route) 進(jìn)行時(shí)序分析(STA)并解決時(shí)序收斂問(wèn)題 執(zhí)行功耗分析
    發(fā)表于 03-14 17:55

    【高端人才招聘】格見半導(dǎo)體 資深數(shù)字后端工程師

    1.芯片后端物理實(shí)現(xiàn) 負(fù)責(zé)芯片整體布局規(guī)劃(Floorplanning)和布局布線(Place&Route) 進(jìn)行時(shí)序分析(STA)并解決時(shí)序收斂問(wèn)題 執(zhí)行功耗分析
    發(fā)表于 03-14 17:52

    一個(gè)調(diào)試器,干掉四套工具鏈,我把調(diào)試、下載、量產(chǎn)、IAP升級(jí) 全都塞進(jìn)了一個(gè)小盒子里

    rtos的任務(wù)時(shí)序分析 于是你會(huì)用到: J-Link 下載調(diào)試 USB 轉(zhuǎn)串口看日志 J-Scope數(shù)據(jù)可視化 SEGGER SystemView 分析任務(wù)時(shí)序 第二階段:小批量 /
    的頭像 發(fā)表于 03-03 11:39 ?302次閱讀
    一個(gè)調(diào)試器,干掉四套工具鏈,我把調(diào)試、下載、量產(chǎn)、IAP升級(jí) 全都塞進(jìn)了一個(gè)小盒子里

    使用Vivado ILA進(jìn)行復(fù)雜時(shí)序分析的完整流程

    在 HDL 代碼中標(biāo)記待觀測(cè)信號(hào),添加 (* mark_debug = "true" *) 屬性(Verilog)或 keep 屬性(VHDL)
    的頭像 發(fā)表于 02-04 11:28 ?568次閱讀

    Vector官宣收購(gòu)StatInf公司RocqStat軟件技術(shù)

    Vector Informatik于2026年1月16日,在其德國(guó)斯圖加特總部,官宣收購(gòu)了StatInf公司的RocqStat軟件技術(shù)及其專家團(tuán)隊(duì)。此次收購(gòu)意在增強(qiáng)Vector在時(shí)序分析和最差情況執(zhí)行時(shí)間(WCET)估算方面的能力,更全面地支持安全關(guān)鍵型系統(tǒng)對(duì)可靠軟件驗(yàn)證
    的頭像 發(fā)表于 01-22 14:40 ?795次閱讀

    鎖存器中的時(shí)間借用概念與靜態(tài)時(shí)序分析

    對(duì)于基于鎖存器的設(shè)計(jì),靜態(tài)時(shí)序分析會(huì)應(yīng)用一個(gè)稱為時(shí)間借用的概念。本篇博文解釋了時(shí)間借用的概念,若您的設(shè)計(jì)中包含鎖存器且時(shí)序報(bào)告中存在時(shí)間借用,即可適用此概念。
    的頭像 發(fā)表于 12-31 15:25 ?5669次閱讀
    鎖存器中的時(shí)間借用概念與靜態(tài)<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>

    智多晶EDA工具HqFpga軟件的主要重大進(jìn)展

    圖、時(shí)序分析等。HQ支持Windows、Linux操作系統(tǒng)利用HQ設(shè)計(jì)套件,設(shè)計(jì)人員能夠?qū)崿F(xiàn)高效率的FPGA工程開發(fā)與調(diào)試驗(yàn)證。
    的頭像 發(fā)表于 11-08 10:15 ?4035次閱讀
    智多晶EDA工具HqFpga軟件的主要重大進(jìn)展

    Chroma 80611 電源時(shí)序/安規(guī)綜合分析儀:電器安全與性能的自動(dòng)化驗(yàn)證專家

    (Chroma)的 80611 時(shí)序/安規(guī)綜合分析儀 正是為此類高要求應(yīng)用而設(shè)計(jì)的集成化測(cè)試平臺(tái)。它將時(shí)序分析與安規(guī)測(cè)試(交直流耐壓、絕緣電阻、接地電阻)融為一體,極大地提升了測(cè)試效率
    的頭像 發(fā)表于 11-04 10:25 ?673次閱讀
    Chroma 80611 電源<b class='flag-5'>時(shí)序</b>/安規(guī)綜合<b class='flag-5'>分析</b>儀:電器安全與性能的自動(dòng)化驗(yàn)證專家

    vivado時(shí)序分析相關(guān)經(jīng)驗(yàn)

    vivado綜合后時(shí)序為例主要是有兩種原因?qū)е拢?1,太多的邏輯級(jí) 2,太高的扇出 分析時(shí)序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發(fā)表于 10-30 06:58

    改進(jìn)wallance樹乘法器優(yōu)化方法

    周期復(fù)用加法器的部分積加和算法,我們采用了改進(jìn)的wallance樹結(jié)構(gòu)進(jìn)行部分積的快速壓縮,實(shí)現(xiàn)了單周期的乘法計(jì)算。 經(jīng)過(guò)時(shí)序分析,我們的單周期乘法器時(shí)鐘頻率可以提高至140Hz,對(duì)比普通陣列乘法器延時(shí)
    發(fā)表于 10-23 06:37

    FPGA時(shí)序分析工具TimeQuest詳解

    上述代碼所描述的邏輯電路在Cyclone IV E的EP4CE10F17C8(65nm)這個(gè)器件上能最高運(yùn)行在多少頻率的時(shí)鐘?
    的頭像 發(fā)表于 08-06 14:54 ?4377次閱讀
    FPGA<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>工具TimeQuest詳解

    EDA是什么,有哪些方面

    仿真、時(shí)序分析等工具驗(yàn)證設(shè)計(jì)正確性,避免實(shí)際制造中的錯(cuò)誤]。 邏輯綜合與優(yōu)化:將高層次設(shè)計(jì)轉(zhuǎn)換為門級(jí)網(wǎng)表,進(jìn)行邏輯優(yōu)化、功耗分析時(shí)序約束處理,提升設(shè)計(jì)性能。 物理設(shè)計(jì):包括布局布線、
    發(fā)表于 06-23 07:59

    普源示波器MSO5074在嵌入式系統(tǒng)聯(lián)合調(diào)試中的高效實(shí)踐

    、斷點(diǎn)調(diào)試)在面對(duì)復(fù)雜系統(tǒng)時(shí)效率低下,尤其在處理多信號(hào)同步、時(shí)序分析及瞬態(tài)故障時(shí),難以精準(zhǔn)定位問(wèn)題。示波器作為電子信號(hào)觀測(cè)與分析的核心工具,其高性能與多功能性為嵌入式系統(tǒng)調(diào)試提供了新路徑。普源示波器MSO5074具備4通
    的頭像 發(fā)表于 06-20 13:45 ?895次閱讀
    普源示波器MSO5074在嵌入式系統(tǒng)聯(lián)合調(diào)試中的高效實(shí)踐

    芯片前端設(shè)計(jì)中常用的軟件和工具

    前端設(shè)計(jì)是數(shù)字芯片開發(fā)的初步階段,其核心目標(biāo)是從功能規(guī)格出發(fā),最終獲得門級(jí)網(wǎng)表(Netlist)。這個(gè)過(guò)程主要包括:規(guī)格制定、架構(gòu)設(shè)計(jì)、HDL編程、仿真驗(yàn)證、邏輯綜合、時(shí)序分析和形式驗(yàn)證。
    的頭像 發(fā)表于 05-15 16:48 ?1871次閱讀
    上饶市| 柳江县| 鲁山县| 兴山县| 海门市| 双城市| 宜城市| 荥经县| 靖安县| 潢川县| 梨树县| 胶南市| 石景山区| 延庆县| 弥勒县| 当雄县| 五华县| 榆中县| 滦南县| 康平县| 商河县| 宾川县| 出国| 萝北县| 彰武县| 乌兰县| 武山县| 楚雄市| 文化| 慈利县| 卓尼县| 镇坪县| 新巴尔虎右旗| 锡林浩特市| 乡宁县| 明光市| 修武县| 通州市| 双城市| 集贤县| 仁怀市|