PCB設(shè)計
PCB工程師社區(qū)提供PCB設(shè)計技術(shù)文章,項目案例PADS Logic轉(zhuǎn)為OrCAD格式
在項目進行中,我們有可能需要將Pads的原理圖轉(zhuǎn)化為OrCAD的格式,本篇教程講述了如何實現(xiàn)這個過程...
PADS應(yīng)用學(xué)習(xí)筆記
本內(nèi)容提供了PADS應(yīng)用學(xué)習(xí)筆記,PADS2007學(xué)習(xí)及Power PCb使用經(jīng)驗...
PADS2007快捷鍵
詳細(xì)列舉了PADS2007的快捷鍵,無模式命令:AA:任意角走線,AO:正交走線,學(xué)習(xí)PADS2007的工程師可以借鑒下...
pads布局中如何讓飛線距離最短
布局時飛線(鼠線,connection)的處理。Layout的缺省設(shè)置并不是讓飛線最短化,正確或者說方便的設(shè)置應(yīng)該是讓飛線最短并且在移動中始終最短。...
Pads中布線顏色設(shè)置
Pads為我們提供了解決這個問題的辦法,可以為不同的網(wǎng)路設(shè)置不同的顏色。比如,把GND設(shè)為綠色,把電源設(shè)為黃色,等等。下面我們就介紹一下如何更改Pads中布線時網(wǎng)絡(luò)的顏色。...
Layout工程師處理蛇形線的建議
下面是給Layout工程師處理蛇形線時的幾點建議,盡量增加平行線段的距離(S),至少大于3H,H指信號走線到參考平面的距離。通俗的說就是繞大彎走線,只要S足夠大,就幾乎能完全避免相...
信號完整性:多長的走線才是傳輸線
多長的走線才是傳輸線?這和信號的傳播速度有關(guān),在FR4板材上銅線條中信號速度為6in/ns。簡單的說,只要信號在走線上的往返時間大于信號的上升時間,PCB上的走線就應(yīng)當(dāng)做傳輸線來處...
Allegro,PADS和Protel三者鋪銅的比較
在PCB LAYOUT的常用設(shè)計工具中,Allegro中鋪銅不像PADS中命令中帶有銅copper這個單詞,它是以英文shape來表示的,有多邊形,長方形,圓形等,這有點像Protel的圖標(biāo),PADS中則用了四個命令分...
2011-11-23 標(biāo)簽:PCB設(shè)計PROTELPADSallegro鋪銅可制造性設(shè)計華秋DFM 6736
ALLEGRO與PADS的優(yōu)點分析
雖然現(xiàn)在硬件發(fā)展很快,越來越多的產(chǎn)品帶有DDR,pcb layout對DDR走線顯然在PADS中處理是相當(dāng)麻煩的,pcb設(shè)計方面遠(yuǎn)不如在ALLEGRO中方便。但是因為PADS有它的優(yōu)點,使得還是很多人選擇了...
2011-11-23 標(biāo)簽:pcbPCB設(shè)計PADSallegro可制造性設(shè)計華秋DFM 12639
Allegro16.3常用的四大模塊
Allegro 包括供設(shè)計輸入的Orcad Capturer ,供數(shù)字與混合訊號模擬用的 PSpiceR A/D Basics,供PCB設(shè)計的 pcb editor 以及供高密度PCB電路板自動繞線的pcb editor...
2011-11-23 標(biāo)簽:PCB設(shè)計allegroorcad可制造性設(shè)計華秋DFM 4457
pcb layout學(xué)習(xí)中用Allegro幾個誤區(qū)
本內(nèi)容詳細(xì)介紹pcb layout學(xué)習(xí)中用Allegro幾個誤區(qū)...
2011-11-23 標(biāo)簽:pcbPCB設(shè)計Layoutallegro可制造性設(shè)計華秋DFM 4809
PROE的文件夾清理_sPurge
在proe工程文件夾中,軟件會自動為每次存盤保留一個設(shè)計圖的備份,你存盤100次,就會有100個文件,文件名中有個順序排列的后綴,從1開始順序排到100。...
2011-11-22 標(biāo)簽:Proe 4097
學(xué)習(xí)allegro從了解如何建焊盤開始
學(xué)習(xí)allegro從了解如何建焊盤開始,啟動焊盤設(shè)計器,執(zhí)行開始/程序/Cadence psd 16.2/Allegro Utilities/Padstack Editor, 啟動焊盤設(shè)計器, ...
2011-11-22 標(biāo)簽:PCB設(shè)計allegro焊盤可制造性設(shè)計華秋DFM 4297
如何解決allegro16.3的stroke不能用的問題
如何解決allegro16.3的stroke不能用的問題.用習(xí)慣了allegro里面的stroke,安裝了allegro16.3發(fā)現(xiàn)stroke不能用了...
2011-11-22 標(biāo)簽:PCB設(shè)計allegro可制造性設(shè)計華秋DFMallegroPCB設(shè)計stroke華秋DFM可制造性設(shè)計 5948
Allegro:原理圖中如何從庫里更新零件
在Orcad原理圖編輯器里面畫原理圖時,如果庫里面的某個零件和已有的原理圖中的同樣名字的零件不一樣,你又想讓原理圖中的零件和庫里面的統(tǒng)一時,可以在項目管理器面板找到Desig...
2011-11-22 標(biāo)簽:PCB設(shè)計allegroorcad可制造性設(shè)計華秋DFM 9297
在orcad里面如何把接地符號的網(wǎng)絡(luò)名顯示出來
在用Allegro自帶的orcad畫原理圖時,把接地符號的網(wǎng)絡(luò)名顯示出來是很有必要的...
allegro pcb editor規(guī)則設(shè)置類別優(yōu)先順序
allegro pcb editor在規(guī)則設(shè)置之前,必須了解allegro pcb editor規(guī)則設(shè)置類別優(yōu)先順序,...
2011-11-22 標(biāo)簽:pcbPCB設(shè)計allegro可制造性設(shè)計華秋DFM 6508
allegro規(guī)則設(shè)置里常見縮寫的含義
allegro規(guī)則設(shè)置里常見縮寫詞的含義,Dsn Design整個設(shè)計...
2011-11-22 標(biāo)簽:PCB設(shè)計allegro可制造性設(shè)計華秋DFM 6221
protel教程:AD8原理圖中如何建零件
建庫在PCB LAYOUT中占有重要的位置,可以說會建庫了,PCB LAYOUT就學(xué)會了一半。下面以protel較高的版本AD8為例,敘述如何建立protel原理圖的零件。...
protel教程:AD8中畫原理圖的步驟
這里講的主要是針對初學(xué)者而言,如果你有一定的基礎(chǔ),是不用看這些文章的。在PCB LAYOUT 之前,是要先有原理圖的,那么如何用PADS,AD8,Allegro 16.3畫一份原理圖呢?...
protel99se自帶庫中的封裝含義
pcb layout中要完成網(wǎng)絡(luò)表導(dǎo)入功能,最重要的就是要嚴(yán)格保持符號模型中的引腳的designator屬性要與封裝模型中焊盤的designator屬性一致...
2011-11-21 標(biāo)簽:封裝PROTEL99SE 6846
protel DXP調(diào)用舊庫的方法
對Protel DXP的試用版的使用以及對其教程的研究,發(fā)現(xiàn)在Protel DXP中的元件庫已經(jīng)不再是以前的單一的元件庫了,而是使用集成元件庫,即將與原理圖元件庫相關(guān)聯(lián)的用于PCB的封裝庫、用于...
protel的柵格經(jīng)驗談
PCB設(shè)計中元件擺放完成后的工作是進行導(dǎo)線連接。軟件提供格、點兩種格式的柵格,柵格格式是可選項,其默認(rèn)值是柵格狀態(tài),在連接導(dǎo)線和擺放元件時勸你不要試圖取消此項功能,否...
將PADS LAYOUT文件轉(zhuǎn)成Protel99se
用PADS9.2 LAYOUT打開文件,選擇Export導(dǎo)出,導(dǎo)出格式Format選擇PowerPCB V3.0的,然后Select All,還有Parts和Nets都選上。然后導(dǎo)出.ASC文件。...
2011-11-21 標(biāo)簽:LayoutPROTEL99SEPADS 22914
Protel99 PCB元件編輯中的幾個快捷鍵
掌握制作元器件封裝時的一些快捷鍵,可以極大的提高我們的工作效率,縮短工作時間.隨著現(xiàn)代電子技術(shù)的飛速發(fā)展,各種電子元器件也是層出不窮.我們在用Protel99進行PCB設(shè)計的時候,經(jīng)常會...
Proteus軟件功能及應(yīng)用概述
Proteus是世界上著名的EDA工具(仿真軟件),從原理圖布圖、代碼調(diào)試到單片機與外圍電路協(xié)同仿真,一鍵切換到PCB設(shè)計,真正實現(xiàn)了從概念到產(chǎn)品的完整設(shè)計。是目前世界上唯一將電路仿...
2011-11-10 標(biāo)簽:Proteus 6259
pcb layout中PCI總線布局布線的看法
在pcb layout中我們可以從下面的幾點來分析一下PCI,PCI總線的布線有什么殊要求,如何做好PCI總線的布線,首先,PCI系統(tǒng)是一個同步時序的體統(tǒng),而且是Common clock方式進行的。...
2011-11-09 標(biāo)簽:pcbPCI布局布線Pcb layout 8701
Pcb layout基礎(chǔ)知識之MID方案
作為一個PCB設(shè)計人員,不能只了解自己所做的MID方案,應(yīng)該適當(dāng)擴展自己的視野,了解跟多的相關(guān)知識...
2011-11-09 標(biāo)簽:pcbMIDPcb layout 5346
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |






















