連接器
電子發(fā)燒友網(wǎng)連接器技術(shù)專欄,內(nèi)容有連接器、光纖連接器、工業(yè)連接器、汽車連接器、電線電纜、接插件以及連接器技術(shù)的其它應(yīng)用方案等;是電子工程師學習連接器技術(shù)的好欄目。深入淺出玩轉(zhuǎn)fpga視頻教程:課程概述與如何學好FPGA技術(shù)
FPGA的工作頻率由FPGA芯片以及設(shè)計決定,可以通過修改設(shè)計或者更換更快的芯片來達到某些苛刻的要求(當然,工作頻率也不是無限制的可以提高,而是受當前的IC工藝等因素制約)。...
課程概述與如何學好FPGA技術(shù)
FPGA設(shè)計的主要難點是熟悉硬件系統(tǒng)以及內(nèi)部資源,保證設(shè)計的語言能夠?qū)崿F(xiàn)元器件之間的有效配合,提高程序的可讀性以及利用率。這也對設(shè)計人員提出了比較高的要求,需要經(jīng)過多個項目的...
FPGA之軟件工具篇:ROM IP核的使用講解
該篇不僅講解了如何使用Quartus II軟件、ModelSim和SignalTap II軟件,還講解了PLL、ROM、RAM和FIFO IP核的使用。從第一個新工程建立,管腳分配,程序下載及工程仿真,工程調(diào)試等一系列圖文操作手把...
FPGA之軟核演練篇:內(nèi)置IP核之UART的應(yīng)用實戰(zhàn)講解-中斷
UART作為異步串口通信協(xié)議的一種,工作原理是將傳輸數(shù)據(jù)的每個字符一位接一位地傳輸。是對應(yīng)各種異步串行通信口的接口標準和總線標準,它規(guī)定了通信口的電氣特性、傳輸速率、連接特性...
基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(5)
應(yīng)用開發(fā)人員利用可編程邏輯強大的并行處理能力,不僅可以解決多種不同信號處理應(yīng)用中的大量數(shù)據(jù)處理問題,而且還能通過實施更多外設(shè)來擴展處理系統(tǒng)的特性。系統(tǒng)和可編程邏輯之間的高...
2019-12-20 標簽:FPGA數(shù)據(jù)可編程邏輯 1458
基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(6)
賽靈思可擴展處理平臺芯片硬件的核心本質(zhì)就是將通用基礎(chǔ)雙ARMCortex-A9MPCore處理器系統(tǒng)作為“主系統(tǒng)”,結(jié)合低功耗28nm工藝技術(shù),以實現(xiàn)高度的靈活性、強大的配置功能和高性能。...
鋯石FPGA A4_Nano開發(fā)板視頻:HELLO FPGA之探索之謎
FPGA 的基本結(jié)構(gòu)包括可編程輸入輸出單元,可配置邏輯塊,數(shù)字時鐘管理模塊,嵌入式塊RAM,布線資源,內(nèi)嵌專用硬核,底層內(nèi)嵌功能單元。由于FPGA具有布線資源豐富,可重復(fù)編程和集成度高,...
D觸發(fā)器:結(jié)構(gòu)及時序介紹
D觸發(fā)器是一個具有記憶功能的,具有兩個穩(wěn)定狀態(tài)的信息存儲器件,是構(gòu)成多種時序電路的最基本邏輯單元,也是數(shù)字邏輯電路中一種重要的單元電路。...
FPGA軟件工具的操作界面及菜單說明
該篇不僅講解了如何使用Quartus II軟件、ModelSim和SignalTap II軟件,還講解了PLL、ROM、RAM和FIFO IP核的使用。從第一個新工程建立,管腳分配,程序下載及工程仿真,工程調(diào)試等一系列圖文操作手把...
FPGA工程師應(yīng)聘面試筆試解讀分析
FPGA 芯片并非單純局限于研究以及設(shè)計芯片,而是針對較多領(lǐng)域產(chǎn)品都能借助特定芯片模型予以優(yōu)化設(shè)計。從芯片器件的角度講,F(xiàn)PGA 本身構(gòu)成 了半定制電路中的典型集成電路,其中含有數(shù)字管...
基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(7)
Zynq-7000系列的可編程結(jié)構(gòu)經(jīng)定制可以最大化系統(tǒng)級性能,滿足特定應(yīng)用的各種需求。該套件提供了包括開發(fā)工具、AMB4AXI4即插即用IP核和總線功能模型(BFM)等在內(nèi)的完整硬件開發(fā)環(huán)境,有助于加速...
FPGA之FPGA時序原理
FPGA的工作頻率由FPGA芯片以及設(shè)計決定,可以通過修改設(shè)計或者更換更快的芯片來達到某些苛刻的要求(當然,工作頻率也不是無限制的可以提高,而是受當前的IC工藝等因素制約)。...
基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案
復(fù)旦大學微電子學院某國家重點實驗室內(nèi)部教學視頻:基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案。 關(guān)鍵詞:IP設(shè)計,IP驗證,AXI總線協(xié)議,ARM,UDP傳輸,PYTHON...
基于ZYNQ平臺的IP設(shè)計與驗證
復(fù)旦大學某ASIC實驗室研究生新生FPGA基本知識入門培訓。 主講AXI-GP和AXI-HP總線的快速實現(xiàn)方式。 AXI-GP的Slave模塊由我提供的腳本生成,里面的寄存器可以被ARM訪問。 AXI-HP由我提供的AXI-HP轉(zhuǎn)F...
Verilog HDL語言及VIVADO的應(yīng)用
中國大學MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進地從組合邏輯、時序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)...
調(diào)用IP核實現(xiàn)動態(tài)顯示
中國大學MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進地從組合邏輯、時序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)...
數(shù)碼管動態(tài)顯示需求
中國大學MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進地從組合邏輯、時序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)...
FPGA入門實驗:七段LED顯示譯碼器
七段LED顯示譯碼器 七段LED顯示譯碼器 加法器定義實現(xiàn)多位二進制數(shù)相加的電路稱為加法器, 它能解決二進制中1+1=10 的功能。...
Lichee Tang:基于Anlogic現(xiàn)場可編程門陣列
Lichee Tang是一塊很便宜的FPGA開發(fā)板,使用了anlogic的EG4S20BG256芯片,主要被計劃用于RISC-V架構(gòu)的學習。...
利用FPGA和SDK設(shè)計的打地鼠游戲
本作是復(fù)旦大學俞軍教授所授課程《專用集成電路設(shè)計方法》的課程PJ演示視頻,制作比較粗糙還望各位諒解。 (內(nèi)含小馬彩蛋#滑稽)...
FPGA/可編程邏輯器件(1)
FPGA由邏輯單元、RAM、乘法器等硬件資源組成,通過將這些硬件資源合理組織,可實現(xiàn)乘法器、寄存器、地址發(fā)生器等硬件電路。...
第一個設(shè)計思路講解:計數(shù)器架構(gòu)八步法講解
計數(shù)器是由基本的計數(shù)單元和一些控制門所組成,計數(shù)單元則由一系列具有存儲信息功能的各類觸發(fā)器構(gòu)成,這些觸發(fā)器有RS觸發(fā)器、T觸發(fā)器、D觸發(fā)器及JK觸發(fā)器等,計數(shù)器在數(shù)字系統(tǒng)中應(yīng)用廣...
FPGA/可編程邏輯器件(2)
FPGA的工作頻率由FPGA芯片以及設(shè)計決定,可以通過修改設(shè)計或者更換更快的芯片來達到某些苛刻的要求(當然,工作頻率也不是無限制的可以提高,而是受當前的IC工藝等因素制約)。...
FPGA實現(xiàn)一個三回合打地鼠游戲機
ASIC 課程設(shè)計,用 FPGA 實現(xiàn)一個三回合打地鼠游戲機。 (b站處女作竟然是課程設(shè)計 emmmmm)...
FPGA的原理及電路設(shè)計應(yīng)用的講解
中國大學MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進地從組合邏輯、時序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)...
FPGA/可編程邏輯器件(3)
FPGA的用量比較大,基站最適合使用FPGA,基站幾乎每一塊板子都需要使用FPGA芯片,而且型號比較高端,可以處理復(fù)雜的物理協(xié)議,實現(xiàn)邏輯控制。同時,由于基站的邏輯鏈路層,物理層的協(xié)議部...
如何通過FPGA實現(xiàn)深度卷積網(wǎng)絡(luò)(3)
卷積神經(jīng)網(wǎng)絡(luò)具有表征學習(representation learning)能力,能夠按其階層結(jié)構(gòu)對輸入信息進行平移不變分類(shift-invariant classification),因此也被稱為“平移不變?nèi)斯ど窠?jīng)網(wǎng)絡(luò)(Shift-Invariant Artif...
2019-08-06 標簽:FPGA神經(jīng)網(wǎng)絡(luò) 2170
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |


































