日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

日本召開的VLSI 2019峰會上公開在先進制程工藝方面的進度

旺材芯片 ? 來源:陳年麗 ? 2019-07-31 16:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上個月在日本召開的VLSI 2019峰會上,臺積電(下稱TSMC)舉辦了一次小型的媒體會,會上他們公開了目前他們在先進制程工藝方面的進度。這篇文章就帶大家來梳理一下目前TSMC的先進工藝進度,對于未來兩到三年半導體代工業(yè)界的發(fā)展有個前瞻。

圖片來自于WikiChip,下同

注:這篇文章大部分內容翻譯自WikiChip對上述兩次會議中臺積電披露內容的一篇匯總文。由于小編不是學電路或者說電子科班出身,所以文中在電路知識相關內容的翻譯上可能有問題,請各位讀者見諒,如有問題敬請在評論指出。

原版7nm工藝(N7)

TSMC認為他們的7nm工藝(N7)是目前可用的半導體工藝中最為先進的。在VSLI峰會上面,TSMC披露了7nm工藝的一些技術細節(jié)。目前除了少部分主要客戶(小編:某VIDIA),大多數(shù)TSMC的客戶都表示將直接從TSMC 16nm節(jié)點工藝直接轉到7nm節(jié)點工藝。

TSMC各節(jié)點工藝關鍵特征對比表

TSMC的10nm節(jié)點將是一代短命的工藝,看起來更像是一代用于過渡的工藝。相比起16nm節(jié)點工藝,7nm可以提供3.3倍的門電路密度,在同等功耗上提供35~40%的速度提升或者可以降低65%的功耗。

不過7nm技術的亮點更加在于TSMC對于良率的控制,根據(jù)TSMC給出的信息,得益于在10nm工藝上面的經驗,7nm工藝的成熟速度是有史以來最快的。隨著7nm工藝紛紛被高性能計算領域所使用,TSMC開始分別向移動端客戶和生產250mm^2^以上Die大小的HPC客戶報告不同的缺陷密度。

有趣的是,TSMC發(fā)現(xiàn)他們7nm節(jié)點工藝的需求在每季度以1%的速度下降著,同時他們利潤的主要來源還是成熟的16nm節(jié)點工藝,不過他們認為,7nm工藝將提供整個年度25%的利潤。

第二代7nm工藝(N7P)

TSMC已經開始提供優(yōu)化版的7nm制程了,他們把這種工藝命名為"N7 Performance-enhanced version",簡寫為N7P,翻譯過來就是7nm性能增強版,一般稱之為“第二代7nm工藝”或者“7nm year 2”。

N7P是在原版基礎上對某些生產步驟(例如FEOL和MOL)進行了優(yōu)化,從而得到了約7%的性能提升,或者10%的省電效果。

7nm EUV(N7+)

TSMC內部將首次引入EUV(極紫外線光刻)技術的7nm工藝稱之為"N7+",不要把它和上面的“第二代7nm工藝”給搞混了,那種仍然是采用目前常用的DUV(深紫外線光刻)。N7+已經在上個季度進入了量產環(huán)節(jié),TSMC表明這種新工藝的產量已經可以達到原來7nm工藝的水平了。

相較于初代7nm工藝,N7+可以提供1.2倍的密度提升,同等功耗水平下提供10%的性能增幅,或者同性能節(jié)省15%的功耗。紙面數(shù)據(jù)上的表現(xiàn)當然是比上面的N7P還要強一些。當然,使用新的EUV技術也意味著需要在物理上重新實現(xiàn)一遍芯片,并且使用新的EUV掩膜。

6nm節(jié)點(N6)

6nm節(jié)點是N7(初代7nm工藝)的EUV等效工藝,計劃使用比N7+更多的EUV層,它兼容于N7工藝,目的是為大部分客戶提供制程的升級。在N6工藝上,有些N7節(jié)點的設計將會采用新的方式來實現(xiàn),最終將提供約18%的密度提升。

比較特別的是,N6工藝進入實際生產的時間將會比N5還要晚,風險生產將會在明年早些時候開始,在2020末開始工藝爬坡。正因如此,TSMC稱他們將會把在N7+和N5這兩種工藝上學習到的經驗運用于N6上面。

5nm節(jié)點(N5)

TSMC 5nm工藝節(jié)點(N5)將會是7nm之后的下一個“完全節(jié)點(小編注:比如Intel的22nm到14nm為一個完全節(jié)點)”,在今年第一季度,它已經進入了風險生產,預計將于明年上半年開始工藝爬坡。N5會廣泛地使用EUV技術,TSMC表示N5節(jié)點工藝的發(fā)展工藝與N7相似,并且目前已經達到了一個非常高水平的產量。

相較于N7節(jié)點,TSMC宣稱N5將提供1.8倍的密度,同功耗15%的性能提升或者同性能30%的節(jié)能。同樣地,N5也會像N7那樣為移動端和HPC用途提供兩種額外選項。相比起N7工藝,N5的HPC選項將提供最高達25%的性能提升。

TSMC 5nm節(jié)點技術特征預測


在WikiChip的預計中,TSMC 5nm將比Intel和三星的下一個完全節(jié)點工藝成熟時間更早。

第二代5nm工藝(N5P)

如同7nm節(jié)點時候的情況,TSMC計劃將提供一種5nm工藝的優(yōu)化版,名稱也類似:N5 Performance-enhanced version,代號N5P。與N7P類似,N5P也在某些生產步驟(例如FEOL和MOL)進行了優(yōu)化,相比起N5工藝,N5P可以提供同功耗下7%的性能提升或是同性能下15%的省電。

不過目前N5P的具體時間線仍然是未知的,但有跡象表明TSMC會在2020年末或2021年初將其推出。

3nm節(jié)點(N3)

TSMC表示他們的3納米工藝進展順利,預計將于2022年左右正式引入。就像我們之前知道的那樣,目前的FinFET已經不能滿足于3nm節(jié)點時代的生產了,業(yè)界目前計劃引入新的GAA(閘極全環(huán) Gate-all-around)技術。但不能排除TSMC和Intel會繼續(xù)使用生產更容易、成本更加低的FinFET,因為它尚有潛力可以被挖掘,而三星已經計劃在3nm上面引入GAA技術了。WikiChip更加傾向于TSMC會繼續(xù)在3nm節(jié)點上面使用FinFET,而會在隨后的工藝節(jié)點中引入GAA技術。目前還沒有更多關于TSMC 3nm工藝的信息。

總結

在成為世界上最大的半導體代工廠之后,TSMC并沒有停止他們的腳步,相反,他們保持著新工藝的研發(fā)速度,從目前披露出來的進度來看,他們已經領先于Intel和其他半導體生產商了。先不論這個工藝節(jié)點命名中有多少水分,但就目前7nm工藝的表現(xiàn)來看,TSMC確實是對得起“最先進”之名的。

所謂有競爭才有發(fā)展,在之前的時代中,TSMC、三星和GF都沒有對Intel構成過像樣的威脅,所以Intel才會在10nm工藝上制定如此激進的目標,導致其難產至今。不過10nm工藝的芯片已經開始出貨了,當然早期10nm的表現(xiàn)肯定是不如現(xiàn)在14nm++的。如果按照Intel以前的做法,他們肯定是會去吃透10nm再轉進下一代7nm節(jié)點工藝的,但是競爭對手的速度已經容不得他們慢慢吃透工藝了。前不久Intel的CEO在一場峰會中宣稱將于兩年內提供7nm工藝,那么他們究竟能不能做到呢?讓我們拭目以待。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    339

    文章

    31279

    瀏覽量

    266789
  • VLSI
    +關注

    關注

    0

    文章

    73

    瀏覽量

    44216

原文標題:精華 | 一文梳理臺積電先進制程工藝進度

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    為什么功率芯片不需要先進制程

    在半導體行業(yè),一個有趣的對比始終存在:智能手機的處理器已經演進到3nm制程,而在同一臺設備中,負責功率轉換的MOSFET卻仍然采用30nm甚至更大制程。為什么功率器件不追逐摩爾定律?
    的頭像 發(fā)表于 04-21 10:01 ?234次閱讀

    資騰亮相SEMICON China展示CMP超潔凈刷輪,助力先進制程良率提升

    資騰科技將亮相SEMICONChina國際半導體展,展示CMP(ChemicalMechanicalPolishing,化學機械研磨)超潔凈空氣PVA刷輪。針對埃米時代對晶圓潔凈度與先進制程穩(wěn)定性
    的頭像 發(fā)表于 04-15 11:15 ?290次閱讀
    資騰亮相SEMICON China展示CMP超潔凈刷輪,助力<b class='flag-5'>先進制程</b>良率提升

    繞開先進制程卡脖子:2026先進封裝成中國AI芯片自主突圍關鍵一戰(zhàn)

    當7nm/3nm受限,先進封裝如何用成熟制程芯粒實現(xiàn)性能躍升?深度剖析國產先進封裝如何保障AI產業(yè)鏈安全,重塑全球半導體價值重心。
    的頭像 發(fā)表于 03-30 15:04 ?490次閱讀

    從“不可能三角”到原子級沉積:安德科銘李建恒解讀先進制程下薄膜材料的突圍之路

    工藝的挑戰(zhàn)》的演講,面對人工智能(AI)、自動駕駛及量子計算驅動下的萬億級市場浪潮,他從先進邏輯與存儲技術的發(fā)展趨勢切入,深入探討了先進前驅體材料及薄膜工藝
    的頭像 發(fā)表于 03-27 11:12 ?215次閱讀
    從“不可能三角”到原子級沉積:安德科銘李建恒解讀<b class='flag-5'>先進制程</b>下薄膜材料的突圍之路

    晶圓工藝制程清洗方法

    晶圓工藝制程清洗是半導體制造的核心環(huán)節(jié),直接決定芯片良率與器件性能,需針對不同污染物(顆粒、有機物、金屬離子、氧化物)和制程需求,采用物理、化學、干法、復合等多類技術,適配從成熟制程
    的頭像 發(fā)表于 02-26 13:42 ?649次閱讀
    晶圓<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>清洗方法

    濕法清洗和干法清洗,哪種工藝更適合先進制程的硅片

    在先進制程的硅片清洗工藝中,濕法清洗與干法清洗各有技術特性,適配場景差異顯著,并不存在絕對的“最優(yōu)解”,而是需要結合制程節(jié)點、結構復雜度、污染物類型等核心需求綜合判斷。以下從技術特性、制程
    的頭像 發(fā)表于 02-25 15:04 ?395次閱讀
    濕法清洗和干法清洗,哪種<b class='flag-5'>工藝</b>更適合<b class='flag-5'>先進制程</b>的硅片

    1.4nm制程工藝!臺積電公布量產時間表

    電子發(fā)燒友網(wǎng)綜合報道 近日,全球半導體代工龍頭臺積電在先進制程領域持續(xù)展現(xiàn)強勁發(fā)展勢頭。據(jù)行業(yè)信源確認,臺積電2nm制程量產計劃已嚴格按時間表推進;得益于人工智能、高性能計算等領域的爆發(fā)式需求,晶圓
    的頭像 發(fā)表于 01-06 08:45 ?7329次閱讀

    華宇電子分享在先進封裝技術領域的最新成果

    11月6日,在第21屆中國(長三角)汽車電子產業(yè)鏈高峰論壇上,公司發(fā)表了題為“華宇電子車規(guī)級芯片封裝技術解決方案新突破”的主題演講,分享公司在先進封裝技術領域的最新成果及未來布局。
    的頭像 發(fā)表于 11-11 16:33 ?1534次閱讀

    目前最先進的半導體工藝水平介紹

    當前全球半導體工藝水平已進入納米級突破階段,各大廠商在制程節(jié)點、材料創(chuàng)新、封裝技術和能效優(yōu)化等方面展開激烈競爭。以下是目前最先進的半導體工藝
    的頭像 發(fā)表于 10-15 13:58 ?2558次閱讀

    行芯科技亮相IDAS 2025設計自動化產業(yè)峰會

    2025年9月15-16日,行芯科技重磅參與在杭州國際博覽中心舉辦的第三屆設計自動化產業(yè)峰會(IDAS 2025)。通過展臺互動、獎項斬獲、分論壇承辦、多場論壇演講等環(huán)節(jié)全方位展現(xiàn)國產Signoff EDA在先進工藝與生態(tài)構建上
    的頭像 發(fā)表于 09-17 14:24 ?3335次閱讀

    英特爾連通愛爾蘭Fab34與Fab10晶圓廠,加速先進制程芯片生產進程

    在全球半導體產業(yè)競爭日益白熱化的當下,芯片制造巨頭英特爾的一舉一動都備受行業(yè)內外關注。近期,英特爾一項關于其愛爾蘭晶圓廠的布局調整計劃,正悄然為其在先進制程芯片生產領域的發(fā)力埋下重要伏筆——英特爾
    的頭像 發(fā)表于 08-25 15:05 ?1107次閱讀

    力旺NeoFuse于臺積電N3P制程完成可靠度驗證

    優(yōu)化的先進制程,適用于高效能運算(HPC)、人工智能(AI)、行動裝置及數(shù)據(jù)中心等關鍵領域。NeoFuse OTP作為力旺首個在N3P制程完成驗證的OTP,再次彰顯力旺在先進制程內存解決方案的領先地位,為
    的頭像 發(fā)表于 07-01 11:38 ?1235次閱讀

    一文詳解干法刻蝕工藝

    干法刻蝕技術作為半導體制造的核心工藝模塊,通過等離子體與材料表面的相互作用實現(xiàn)精準刻蝕,其技術特性與工藝優(yōu)勢深刻影響著先進制程的演進方向。
    的頭像 發(fā)表于 05-28 17:01 ?4486次閱讀
    一文詳解干法刻蝕<b class='flag-5'>工藝</b>

    一文詳解濕法刻蝕工藝

    濕法刻蝕作為半導體制造領域的元老級技術,其發(fā)展歷程與集成電路的微型化進程緊密交織。盡管在先進制程中因線寬控制瓶頸逐步被干法工藝取代,但憑借獨特的工藝優(yōu)勢,濕法刻蝕仍在特定場景中占據(jù)不可替代的地位。
    的頭像 發(fā)表于 05-28 16:42 ?6274次閱讀
    一文詳解濕法刻蝕<b class='flag-5'>工藝</b>

    臺積電先進制程漲價,最高或達30%!

    %,最高可能提高30%。 ? 今年1月初臺積電也傳出過漲價消息,將針對3nm、5nm等先進制程技術進行價格調整,漲幅預計在3%到8%之間,特別是AI相關高性能計算產品的訂單漲幅可能達到8%到10%。此外,臺積電還計劃對CoWoS先進封裝服務進行漲價,漲幅預計在10%到20
    發(fā)表于 05-22 01:09 ?1351次閱讀
    都昌县| 铜陵市| 九江市| 丹江口市| 兖州市| 荔波县| 康马县| 无锡市| 六安市| 芦溪县| 洛川县| 富川| 诏安县| 漳州市| 太白县| 青铜峡市| 莫力| 陆河县| 东明县| 包头市| 乐昌市| 鱼台县| 昌吉市| 晋中市| 获嘉县| 井陉县| 石景山区| 南昌市| 新和县| 琼结县| 广州市| 丰城市| 扎赉特旗| 黔西| 黔江区| 涞源县| 连山| 布尔津县| 无为县| 南涧| 都匀市|