日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于高頻電路設(shè)計布線技巧的分析和應(yīng)用介紹

發(fā)燒友研習(xí)社 ? 來源:djl ? 2019-10-25 14:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果數(shù)字邏輯電路的頻率達(dá)到或者超過45MHZ~50MHZ,而且工作在這個頻率之上的電路已經(jīng)占到了整個電子系統(tǒng)一定的份量(比如說1/3),通常就稱為高頻電路。高頻電路設(shè)計是一個非常復(fù)雜的設(shè)計過程,其布線對整個設(shè)計至關(guān)重要!

【第一招】多層板布線

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來設(shè)置屏蔽,更好地實現(xiàn)就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。有資料顯示,同種材料時,四層板要比雙面板的噪聲低20dB。但是,同時也存在一個問題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們在進行PCB Layout時,除了選擇合適的層數(shù)的PCB板,還需要進行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來完成設(shè)計。

【第二招】高速電子器件管腳間的引線彎折越少越好

關(guān)于高頻電路設(shè)計布線技巧的分析和應(yīng)用介紹

高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發(fā)射和相互間的耦合。

【第三招】高頻電路器件管腳間的引線越短越好

信號的輻射強度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好。

【第四招】高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。據(jù)側(cè),一個過孔可帶來約0.5pF的分布電容,減少過孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯的可能性。

【第五招】注意信號線近距離平行走線引入的“串?dāng)_”

高頻電路布線要注意信號線近距離平行走線所引入的“串?dāng)_”,串?dāng)_是指沒有直接連接的信號線之間的耦合現(xiàn)象。由于高頻信號沿著傳輸線是以電磁波的形式傳輸?shù)?,信號線會起到天線的作用,電磁場的能量會在傳輸線的周圍發(fā)射,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為串?dāng)_(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅(qū)動端和接收端的電氣特性以及信號線端接方式對串?dāng)_都有一定的影響。所以為了減少高頻信號的串?dāng)_,在布線的時候要求盡可能的做到以下幾點:

在布線空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串?dāng)_。當(dāng)信號線周圍的空間本身就存在時變的電磁場時,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾。

在布線空間許可的前提下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與關(guān)鍵信號線垂直而不要平行。如果同一層內(nèi)的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務(wù)必卻為相互垂直。

數(shù)字電路中,通常的時鐘信號都是邊沿變化快的信號,對外串?dāng)_大。所以在設(shè)計中,時鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串?dāng)_。對高頻信號時鐘盡量使用低電壓差分時鐘信號并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號回路中也是地),因為懸空的線有可能等效于發(fā)射天線,接地就能抑制發(fā)射。實踐證明,用這種辦法消除串?dāng)_有時能立即見效。

【第六招】集成電路塊的電源引腳增加高頻退藕電容

每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

【第七招】高頻數(shù)字信號的地線和模擬信號地線做隔離

模擬地線、數(shù)字地線等接往公共地線時要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點互聯(lián)。高頻數(shù)字信號的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號的地線還常常帶有非常豐富的高頻信號的諧波分量,當(dāng)直接連接數(shù)字信號地線和模擬信號地線時,高頻信號的諧波就會通過地線耦合的方式對模擬信號進行干擾。所以通常情況下,對高頻數(shù)字信號的地線和模擬信號的地線是要做隔離的,可以采用在合適位置單點互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

【第八招】避免走線形成的環(huán)路

各類高頻信號走線盡量不要形成環(huán)路,若無法避免則應(yīng)使環(huán)路面積盡量小。

【第九招】必須保證良好的信號阻抗匹配

信號在傳輸?shù)倪^程中,當(dāng)阻抗不匹配的時候,信號就會在傳輸通道中發(fā)生信號的反射,反射會使合成信號形成過沖,導(dǎo)致信號在邏輯門限附近波動。

消除反射的根本辦法是使傳輸信號的阻抗良好匹配,由于負(fù)載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號傳輸線的特性阻抗與負(fù)載阻抗相等。同時還要注意PCB上的傳輸線不能出現(xiàn)突變或拐角,盡量保持傳輸線各點阻抗連續(xù),否則在傳輸線各段之間也將會出現(xiàn)反射。這就要求在進行高速PCB布線時,必須要遵守以下布線規(guī)則:

USB布線規(guī)則。要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil。

HDMI布線規(guī)則。要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil。

LVDS布線規(guī)則。要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆

DDR布線規(guī)則。DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串?dāng)_,對DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長,以保證信號的阻抗匹配。

【第十招】保持信號傳輸?shù)耐暾?/p>

保持信號傳輸?shù)耐暾?,防止由于地線分割引起的“地彈現(xiàn)象”。

PCB即印制電路板,是電子電路的承載體,同時,也是電路設(shè)計的最后一個環(huán)節(jié)?,F(xiàn)在的電子產(chǎn)品中,內(nèi)部構(gòu)造都要使用到PCB。PCB如此重要,我們應(yīng)該如何系統(tǒng)、完善地學(xué)習(xí)PCB印制板設(shè)計?

很多人想?yún)⒓泳€下培訓(xùn)班,但動輒成千上萬的培訓(xùn)費用讓人望而怯步,轉(zhuǎn)而通過自學(xué)的途徑,想快速學(xué)會PCB設(shè)計,但基于PCB設(shè)計的特殊性,且網(wǎng)絡(luò)上也很少、缺乏系統(tǒng)、全面的PCB設(shè)計系列課程,學(xué)習(xí)的內(nèi)容一知半解、無法運用于具體實際項目中。

為幫助大家能夠更好、更快速、系統(tǒng)化掌握PCB設(shè)計核心知識,電子發(fā)燒友學(xué)院聯(lián)合林超文團隊精心打造PCB設(shè)計快速入門系列課程,旨在為廣大熱衷于PCB制造的初學(xué)者、工程師們提供一個很好的系統(tǒng)化、科學(xué)學(xué)習(xí)PCB設(shè)計的機會!

林老師在硬件互聯(lián)設(shè)計領(lǐng)域,擁有PCB一線十多年的管理經(jīng)驗。精通Cadence、Mentor、PADS、AD、HyperLynx等多種PCB設(shè)計仿真工具,長期帶領(lǐng)團隊攻關(guān)軍工、通訊等多領(lǐng)域高精尖設(shè)計仿真項目。出版過多部EDA書籍,系列書籍被業(yè)界人士稱為“高速PCB設(shè)計寶典”。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5465

    文章

    12702

    瀏覽量

    375885
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6746

    文章

    2802

    瀏覽量

    220421
  • 信號傳輸
    +關(guān)注

    關(guān)注

    4

    文章

    501

    瀏覽量

    21167
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    村田L(fēng)QG15HS82NJ02D:一款高頻電路設(shè)計的“穩(wěn)定器”

    村田L(fēng)QG15HS82NJ02D:一款高頻電路設(shè)計的“穩(wěn)定器” 在電子電路設(shè)計中,尤其是高頻應(yīng)用領(lǐng)域,選擇合適的無源元件至關(guān)重要。電感作為基礎(chǔ)元件之一,其性能的優(yōu)劣直接影響著整個
    的頭像 發(fā)表于 04-24 16:54 ?705次閱讀

    技術(shù)資訊 I 電路布線方法大全

    本文要點集成電路布線要點概述復(fù)雜集成電路布線技巧助力順利完成布線的各種工具早期的布線工作相對簡
    的頭像 發(fā)表于 04-10 17:46 ?151次閱讀
    技術(shù)資訊 I <b class='flag-5'>電路</b><b class='flag-5'>布線</b>方法大全

    高頻探頭與矢量網(wǎng)絡(luò)分析儀的連接與阻抗測量方法

      在高頻電路設(shè)計與測試中,阻抗匹配是確保信號完整性、降低反射和提升傳輸效率的關(guān)鍵環(huán)節(jié)。為了精確測量PCB焊盤在不同位置的阻抗變化,工程師常采用高頻探頭與矢量網(wǎng)絡(luò)分析儀(VNA)相結(jié)合
    的頭像 發(fā)表于 04-02 15:29 ?95次閱讀
    <b class='flag-5'>高頻</b>探頭與矢量網(wǎng)絡(luò)<b class='flag-5'>分析</b>儀的連接與阻抗測量方法

    【「Altium Designer 25 電路設(shè)計精進實踐」閱讀體驗】+本書概覽與內(nèi)容特點介紹

    本文以AD 25版本為依托,介紹了AD25進行電子電路設(shè)計的方法,理論結(jié)合實踐。 內(nèi)容概覽先來概覽下本書的內(nèi)容,看一本書的內(nèi)容,從其目錄就可以看到個大概本書分為以下章節(jié),總體上來說還是按照先理論再
    發(fā)表于 02-14 15:56

    【「Altium Designer 25 電路設(shè)計精進實踐」閱讀體驗】+總覽篇

    Altium Design 25概述 對Altium Design 25的新功能進行了詳細(xì)的概述,并重點介紹了Altium Design 25的開發(fā)環(huán)境,列舉了電路設(shè)計所要掌握的技術(shù)術(shù)語。 第二章Altium
    發(fā)表于 02-12 13:33

    P*V系列溫度補償芯片衰減器:助力高頻電路設(shè)計

    P*V系列溫度補償芯片衰減器:助力高頻電路設(shè)計 在電子工程師的日常工作中,高頻電路的設(shè)計是一項既讓人興奮又極具挑戰(zhàn)的任務(wù)。其中,溫度漂移補償問題一直是影響GaAs
    的頭像 發(fā)表于 02-02 11:20 ?269次閱讀

    SUSUMU PAT系列高精度芯片衰減器:高頻電路設(shè)計的理想選擇

    SUSUMU PAT系列高精度芯片衰減器:高頻電路設(shè)計的理想選擇 在電子電路設(shè)計中,衰減器是一種重要的無源器件,用于降低信號的幅度。SUSUMU的PAT系列高精度芯片衰減器憑借其出色的性能和獨特
    的頭像 發(fā)表于 01-22 11:25 ?327次閱讀

    高頻電路設(shè)計的“隱形衛(wèi)士”:談吸波材料的選型與應(yīng)用

    高頻電路設(shè)計的“隱形衛(wèi)士”:談吸波材料的選型與應(yīng)用
    的頭像 發(fā)表于 12-03 16:53 ?699次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>電路設(shè)計</b>的“隱形衛(wèi)士”:談吸波材料的選型與應(yīng)用

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    技巧 一、核心布線原則 多層板設(shè)計 高頻電路集成度高,采用至少四層板(頂層、底層、電源層、地層),利用中間層設(shè)置屏蔽和就近接地,降低寄生電感,縮短信號傳輸路徑,減少交叉干擾。例如,四層板比雙面板噪聲低20dB。 電源層與地平面相
    的頭像 發(fā)表于 11-21 09:23 ?1084次閱讀
    <b class='flag-5'>高頻</b>PCB<b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    電子產(chǎn)品生產(chǎn)中的電路布線設(shè)計與激光焊錫的關(guān)系

    。一、電路布線設(shè)計電路布線設(shè)計是電子產(chǎn)品硬件開發(fā)的核心環(huán)節(jié),直接決定了電路性能、可靠性與制造可行性。在高速數(shù)字
    的頭像 發(fā)表于 11-19 16:29 ?409次閱讀
    電子產(chǎn)品生產(chǎn)中的<b class='flag-5'>電路</b>板<b class='flag-5'>布線</b>設(shè)計與激光焊錫的關(guān)系

    TINA-TI 模擬電路設(shè)計、仿真和分析軟件中文教程

    電子發(fā)燒友網(wǎng)站提供《TINA-TI 模擬電路設(shè)計、仿真和分析軟件中文教程.pdf》資料免費下載
    發(fā)表于 09-03 17:10 ?4次下載

    如何理解芯片設(shè)計中的后端布局布線

    后端布局布線(Place and Route,PR)是集成電路設(shè)計中的一個重要環(huán)節(jié),它主要涉及如何在硅片上合理地安排電路元器件的位置,并通過布線將這些元器件連接起來,以確保芯片能夠正確
    的頭像 發(fā)表于 08-15 17:33 ?1627次閱讀

    PMOS電路設(shè)計分析

    今天分享一個PMOS的電路設(shè)計,詳細(xì)了解下各個元器件在電路中起到的作用。
    的頭像 發(fā)表于 07-21 16:15 ?3589次閱讀
    PMOS<b class='flag-5'>電路設(shè)計分析</b>

    【免費工具】華秋AI電路識別助手:讓電路設(shè)計分析變得輕松高效!

    電子工程師注意!還在為熬夜解析電路圖崩潰?AI黑科技讓電路設(shè)計分析變得輕松高效!如果你還在為電路分析感到頭疼,那么一定要試試這款超好用的工
    的頭像 發(fā)表于 06-05 18:18 ?2989次閱讀
    【免費工具】華秋AI<b class='flag-5'>電路</b>識別助手:讓<b class='flag-5'>電路設(shè)計</b>與<b class='flag-5'>分析</b>變得輕松高效!

    如何學(xué)好電路設(shè)計?(文末分享電路設(shè)計資料合集)

    學(xué)好電路設(shè)計是硬件工程師的核心能力之一,需要系統(tǒng)的理論學(xué)習(xí)、實踐積累和持續(xù)迭代。通過以下路徑,結(jié)合至少3-5個完整項目經(jīng)驗,高效掌握電路設(shè)計技能;一、夯實基礎(chǔ)理論電路分析基礎(chǔ)掌握基爾霍
    的頭像 發(fā)表于 05-22 11:40 ?1728次閱讀
    如何學(xué)好<b class='flag-5'>電路設(shè)計</b>?(文末分享<b class='flag-5'>電路設(shè)計</b>資料合集)
    都江堰市| 鄂托克前旗| 淅川县| 古丈县| 砚山县| 亳州市| 长治县| 深泽县| 乌什县| 天长市| 旅游| 祥云县| 武宣县| 丹东市| 临朐县| 万州区| 宝兴县| 靖州| 泽普县| 石泉县| 德清县| 和龙市| 兴国县| 通榆县| 紫阳县| 汽车| 老河口市| 湾仔区| 临武县| 巴马| 安达市| 会同县| 巫山县| 浙江省| 安吉县| 高雄县| 紫金县| 乌兰浩特市| 长子县| 米林县| 什邡市|