日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB設計怎樣有技巧的布線

PCB線路板打樣 ? 來源:pcb世家 ? 作者:pcb世家 ? 2019-12-21 11:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

差分線對的工作原理是使接收到的信號等于兩個互補并且彼此互為參考的信號之間的差值,因此可以極大地降低信號的電氣噪聲效應。而單端信號的工作原理是接收信號等于信號與電源或地之間的差值 ,因此信號或電源系統(tǒng)上的噪聲不能被有效抵消。這就是差分信號對高速信號如此有效的原因,也是它用于快速串行總線和雙倍數(shù)據(jù)率存儲器的原因。

在差分線對中,正負兩邊都必須始終在相同的環(huán)境下沿著傳輸路徑傳送。正負兩邊必須緊靠在一起,以使正負信號經(jīng)由這些信號上相應點的電磁場而彼此耦合。差分線對是對稱的,因此它們的環(huán)境也必須對稱。當然,完美的對稱是不可能實現(xiàn)的,因為至少存在著尺寸公差。但設計師如果遵循一些基本規(guī)則還是可以獲得接近理想的最佳差分信號結果。

建議

確保信號同一時間出現(xiàn)在每條線路的同一點上。要使走線的各段等長,如圖中相同的字母表示的那樣。如果差分線對帶有串聯(lián)端接電阻或共模濾波器,那么這些器件到差分驅動器正負兩端引腳的連接距離應該是相等的。

最好按點到點布線,在任何情況下都要讓分支線或支路 (圖中的C)保持在0.6Tr英寸以內,這里Tr指驅動器輸出上升時間。圖中的A和E要盡可能使用相同的長度限制規(guī)則。

采用現(xiàn)場解決工具(field solver)設計走線間隔,這樣可以方便地獲得偶模和奇模阻抗值。50歐姆的電路板并不意味著偶模、奇?;虿罘痔卣髯杩挂彩?0歐姆。

如果為了終止某個差分信號而將它端接到地或參考電壓,就應考慮應害噪聲著雜環(huán)境的影響被奇模阻抗。

還應考慮端接偶?;蚬材#ㄅ寄V档囊话耄┮越K止有害噪聲。

如果在兩條線間端接,應考慮差模阻抗(奇模阻抗的兩倍)。

記住,只有在差分線對緊密耦合時,來自同一個源的輻射噪聲才能被有效抑制,因為只有當走線彼此靠得非常近時,周圍的電磁場才可能接近相同。

延長走線長度以便補償互補輸出信號之間的任何偏移都要在靠近驅動器處進行。

盡可能只以差分方式延長走線長度,記住左右彎曲的數(shù)量和風格應該保持平衡。

圖:在差分線對中,正負兩邊都必須始終在相同的環(huán)境下沿著傳輸路徑傳送。

避免

用單端特征阻抗代替奇模和偶模阻抗作為終端阻抗:緊密耦合的差分線對是專門針對互補信號設計的。

只是保證走線總長度相等,而不是確保走線的每一段都相等。

差分線對的布線跨越電源或地平面的間隙。

在使用自動布線工具時忘記定義差分線對,這樣只能得到單端布線。

讓測試工程師在差分線對每一邊的不同位置增加測試焊盤。測試焊盤相當于高阻抗器件的輸入,因此很容易使差分線對失去平衡。

其它信號的布線過于平行地接近差分線對,或正好在下面或上面的另一層上,它們產(chǎn)生的串擾可能讓差分信號失去平衡。

?在不相關的電源或地平面(例如單獨的模擬電源平面) 的上面或下面布線差分線對。

忘了考慮板外連接去向。在利用仿真檢查目標電路時,系統(tǒng)中其它板上的連接器、電纜和差分拓撲都應被建模。

被探針或測試設備的寄生電感和電容所蒙蔽。如果在差分線對的一邊放置一個探針,很可能會致使差分線對失去平衡,這時的測量很容易被誤導,設備也很可能在這種測試情況下出現(xiàn)假故障。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4418

    文章

    23982

    瀏覽量

    426496
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44731
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速數(shù)字PCB為什么不能全自動布線

    說起來,每次看到新來的工程師對著PCB設計軟件猛點"自動布線"按鈕,我都忍不住想上去攔一把。不是我看不起自動布線這功能,坦白講對于低速、低復雜度的板子,它確實香——省時省力,還能
    的頭像 發(fā)表于 04-22 09:41 ?1415次閱讀
    <b class='flag-5'>高速</b>數(shù)字<b class='flag-5'>PCB</b>為什么不能全自動<b class='flag-5'>布線</b>

    技術資訊 I PCB設計三大頑疾:規(guī)則亂、布線慢、疊層偏——Allegro X Designer 的系統(tǒng)級解法

    高速、高密度的PCB設計項目中,工程師的設計早已邁入了另外一個臺階——從“連通即可”的基礎要求,躍遷至以規(guī)則驅動、以仿真驗證、以工藝為導向的精密設計時代。本文基于AllegroXDesigner
    的頭像 發(fā)表于 03-27 16:44 ?8224次閱讀
    技術資訊 I <b class='flag-5'>PCB設計</b>三大頑疾:規(guī)則亂、<b class='flag-5'>布線</b>慢、疊層偏——Allegro X Designer 的系統(tǒng)級解法

    EMC PCB設計總結

    EMC PCB設計總結
    發(fā)表于 03-23 14:52 ?13次下載

    PCB設計 | AI如何顛覆PCB設計?從手動布線到智能自動化的30年演進

    軟件整合了iCDStackup、PDN和CPWPlanner??稍趙ww.icd.com.au網(wǎng)站上下載此軟件。傳統(tǒng)的PCB設計過程往往既耗時又耗力。布線復雜的P
    的頭像 發(fā)表于 11-27 18:30 ?5273次閱讀
    <b class='flag-5'>PCB設計</b> | AI如何顛覆<b class='flag-5'>PCB設計</b>?從手動<b class='flag-5'>布線</b>到智能自動化的30年演進

    PCB設計與打樣的6大核心區(qū)別,看完少走3個月彎路!

    一站式PCBA加工廠家今天為大家講講PCB設計PCB打樣什么區(qū)別?PCB設計和打樣之間的區(qū)別。PCB設計(Printed Circuit
    的頭像 發(fā)表于 11-26 09:17 ?779次閱讀
    <b class='flag-5'>PCB設計</b>與打樣的6大核心區(qū)別,看完少走3個月彎路!

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設計有什么技巧?高頻PCB設計布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?1082次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    PCB布局布線的相關基本原理和設計技巧

    區(qū)分,只能通過PCB布線來盡量減低布線引入額外噪聲。 19、[問] 近我學習PCB的設計,對高速多層
    發(fā)表于 11-14 06:11

    高速PCB設計EMI避坑指南:5個實戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設計EMI什么規(guī)則?高速電路PCB設計EMI方法與技巧。在
    的頭像 發(fā)表于 11-10 09:25 ?827次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>EMI避坑指南:5個實戰(zhàn)技巧

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設計
    的頭像 發(fā)表于 09-01 14:24 ?7774次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    高速PCB設計挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進行高速PCB設計的過程中,常常會遇到一個挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同步到達,設計者需要對特定的高速信號組進行等長設計。手動進行這樣的操作可能會非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?2758次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線</b>功能 自動創(chuàng)建match_group

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?2712次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB設計100問

    1、如何選擇 PCB 板材? 選擇 PCB 板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。設計需求包含電氣 和機構這兩部分。通常在設計非常高速PCB 板子(大于 GHz 的
    發(fā)表于 05-21 17:21

    PCB設計如何用電源去耦電容改善高速信號質量

    PCB設計電源去耦電容改善高速信號質量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?954次閱讀
    <b class='flag-5'>PCB設計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質量

    符合EMC的PCB設計準則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設計上需要注意的地方很多,尤其是關于GND布線的設計及線距,PCB設計中應該注意的要點: (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?1096次閱讀

    高層數(shù)層疊結構PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個高速數(shù)字接口。從
    的頭像 發(fā)表于 05-07 14:50 ?1883次閱讀
    高層數(shù)層疊結構<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略
    新乡市| 敦化市| 白朗县| 泰安市| 米易县| 毕节市| 巨野县| 油尖旺区| 千阳县| 衡东县| 巴彦县| 萨迦县| 平度市| 南雄市| 印江| 石泉县| 扬州市| 高淳县| 盐亭县| 聂荣县| 武乡县| 紫阳县| 彭山县| 武城县| 米易县| 宿州市| 涟源市| 团风县| 枝江市| 汾阳市| 仁寿县| 东辽县| 茶陵县| 永康市| 蓝田县| 塘沽区| 塘沽区| 秦皇岛市| 庄浪县| 安多县| 云安县|