日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Silicon Lab bSi5372/71主要特性及電路圖解析

電子工程師 ? 來源:Silicon Lab ? 作者:Silicon Lab ? 2020-10-06 16:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Silicon Lab公司的Si5372/71是單個PLL抖動衰減時鐘,集成了兩個外部(A級)和內(nèi)部(J級)基準和該公司最新第四代DSPLL技術,以提供下一代相干光學應用的所需的性能.集成的基準不易受聲發(fā)射影響,從而消除了外接晶振,從而節(jié)省了空間和成本.多達4個輸出,滿足高速整數(shù)模式,在相位抖動45fs-rms(1MHz-40MHz)高達2.75GHz.每個輸出還可以配置成multiSynth模式任何頻率輸出,只要所增加頻率靈活性是需要的,比如時鐘正向誤差修正(FEC)還能提供90 fs-rms典型的相位抖動(12 kHz-20 MHz).Si5372/71還具有低到0.001ppb步控制的DCO控制,并能鎖住間隙時鐘輸入.輸入頻率范圍,差分為8 kHz- 750 MHz, LVCMOS為8 kHz - 250 MHz,高速整數(shù)模式的最大輸出頻率2.75GHz,典型抖動45 fs-rms(1 MHz–40 MHz);Multisynth模式的最大輸出頻率717.5 MHz,典型抖動為90 fs RMS(12 kHz–20 MHz).器件滿足以下規(guī)范ITU-T G.8262 (SyncE) EEC Options 1 and 2和ITU-T G.8262.1 (Enhanced SyncE) eEEC.主要用在相干光線路卡和模塊(100G/400G/600G)以及高速數(shù)據(jù)轉(zhuǎn)換器時鐘.本文介紹了Si5372/71主要特性,功能框圖,以及評估板Si5372 -EVB主要特性,功能框圖,電路圖和材料清單.

The Si5372/71 are single-PLL jitter attenuating clocks with both external (Grade A)and internal (Grade J) reference and Silicon Labs’ latest 4th generation DSPLL technologyto deliver the performance requirements of next generation coherent opticalapplications. The integrated reference is less susceptible to acoustic emissions andeliminates the need for external crystals that take up extra space and cost.

Up to four outputs can be assigned to high-speed integer mode capable of up to2.75 GHz at 45 fs-rms typical phase jitter (1 MHz–40 MHz). Each output may also beconfigured as multiSynth mode any-frequency outputs when added frequency flexibilityis required, such as clocking Forward Error Correction (FEC) while still delivering90 fs-rms typical phase jitter (12 kHz-20 MHz). The Si5372/71 also feature DCOcontrol with as low as 0.001 ppb step control and is able to lock to gapped clock inputs.

These devices are available with factory programming or can be programmedvia a serial interface with in-circuit programmable non-volatile memory (NVM) so thatthey always power up with a known frequency configuration. The loop filter is fullyintegrated on-chip eliminating the risk of potential noise coupling associated with discretesolutions. Programming the Si5372/71 is made easy with Silicon Labs’ Clock-Builder Pro?.

The Si5371 has two outputs, and the Si5372 has four outputs, with external crystal versions (Grade A) available in 7 mm x 7 mm 44-QFN packages and internal reference versions (Grade J) available in 7 mm x 7 mm 44-LGA packages.

Si5372主要特性:

? Supports High-speed line side clocks up to2.75 GHz
? Generates any output frequency in any formatfrom any input frequency
? Integrated reference (Grade J)
? Better acoustic emissions immunity
? Significantly smaller board area
? Enhanced hitless switching minimizes outputphase transients (0.2 ns typ)
? Input frequency range
? Differential: 8 kHz to 750 MHz
? LVCMOS: 8 kHz to 250 MHz
? High-speed Integer mode
? 45 fs-rmsTyp Jitter (1 MHz–40 MHz)
? Maximum output Frequency of 2.75 GHz
? Multisynth mode
? 90 fs RMS Typ Jitter (12 kHz–20 MHz)
? Maximum output Frequency of 717.5 MHz
? Meets requirements of:
? ITU-T G.8262 (SyncE) EEC Options 1 and 2
? ITU-T G.8262.1 (Enhanced SyncE) eEEC
? Status monitoring
? Si5372: 4 input, 4 output
? Si5371: 4 input, 2 output
? Drop-in compatible with Si5344H/42H

Si5372應用:

? Coherent optical line cards and modules (100G/400G/600G)
? High-speed data converter clocking

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖1.Si5372框圖表

評估板Si5372 –EVB

The Si5372-EVB is used for evaluating the Si5372 Any-Frequency, Any-Output, Jitter Attenuating Clock Multiplier. The Si5372 combines 4th generation DSPLL and Multisynth ? technologies to enable any-frequency clock generation for applications that require the highest level of jitter performance. There are two different EVBs for theSi5372. There is an A grade which uses an external XTAL reference and there is a Jgrade which has an internal XTAL reference. This user guide is intended for all versionsof the Si5372 EVB.

The device grade and revision is distinguished by a white 1inch x 0.187 inch label installed in the lower left hand corner of the board. In the examplebelow, the label "SI5372J-A-EB" indicates the evaluation board has been assembledwith an Si5372 device, Grade J, Revision A, installed. (For ordering purposes only,the terms “EB” and “EVB” refer to the board and the kit respectively. For the purposeof this document, the terms are synonymous in context.)The device The Si5372-EVBhas two independent input clocks and four independent output clocks. The Si5372-EVBcan be controlled and configured using the ClockBuilderPro? (CBPro) software tool.

評估板Si5372 -EVB主要特性:

? Si5372A-A-EB for evaluating externalXTAL version Si5372A
? Onboard 48 MHz XTAL or ReferenceSMA Inputs allow holdover mode ofoperation on the Si5372.
? Si5372J-A-EB for evaluating internal XTALversion Si5372J
? Powered from USB port or external powersupply.
? CBPro? GUI-programmable VDD supplyallows the device to operate from 3.3, 2.5,or 1.8 V.
? CBPro GUI-programmable VDDO suppliesallow each of the ten outputs to have itsown supply voltage, selectable from 3.3,2.5, or 1.8 V.
? CBPro GUI-controlled voltage, current,and power measurements of VDD and allVDDO supplies.
? Status LEDs for power supplies andcontrol/status signals of Si5372.
? SMA connectors for input clocks, outputclocks, and optional external timingreference clock.


圖2.評估板Si5372 -EVB外形圖

評估板包括:

Seamless download from ClockBuilder Pro to EVB
SMA connectors for high quality measurements
No external clocks are required for free-run evaluation
Real-time power and junction temperature measurements
Access all registers, LED indicators and I/O
Most configurations can be powered by USB

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖3.評估板Si5372 -EVB功能框圖

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖4.評估板Si5372 -EVB電路圖(1)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖5.評估板Si5372 -EVB電路圖(2)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖6.評估板Si5372 -EVB電路圖(3)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖7.評估板Si5372 -EVB電路圖(4)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖8.評估板Si5372 -EVB電路圖(5)
評估板Si5372 -EVB材料清單:

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖9.評估板Si5372A-A-EVB電路圖(1)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖10.評估板Si5372A-A-EVB電路圖(2)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖11.評估板Si5372A-A-EVB電路圖(3)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖12.評估板Si5372A-A-EVB電路圖(4)

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖13.評估板Si5372A-A-EVB電路圖(5)
評估板Si5372A-A-EVB材料清單:

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    561

    文章

    8277

    瀏覽量

    368436
  • Silicon
    +關注

    關注

    0

    文章

    137

    瀏覽量

    40019
  • 數(shù)據(jù)轉(zhuǎn)換器

    關注

    1

    文章

    401

    瀏覽量

    30765
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    STR71xF ARM7TDMI? 32位MCU深度解析特性、架構與應用指南

    STR71xF ARM7TDMI? 32位MCU深度解析特性、架構與應用指南 在電子工程師的日常工作中,選擇一款合適的微控制器(MCU)至關重要。ST公司的STR71xF系列ARM7
    的頭像 發(fā)表于 04-17 15:15 ?220次閱讀

    32 通道 16/14 位串行輸入電壓輸出 DAC——AD5372/AD5373 深度解析

    32 通道 16/14 位串行輸入電壓輸出 DAC——AD5372/AD5373 深度解析 在電子設計領域,數(shù)模轉(zhuǎn)換器(DAC)是連接數(shù)字世界和模擬世界的關鍵橋梁。今天,我們就來深入探討一款高性能
    的頭像 發(fā)表于 04-13 16:15 ?114次閱讀

    NCP1562評估板原理圖解析

    NCP1562評估板原理圖解析 引言 在電子設計領域,評估板的原理圖是我們深入了解芯片性能和應用的重要工具。今天,我們就來詳細解析一下ON Semiconductor的NCP1562評估板原理圖
    的頭像 發(fā)表于 04-11 13:05 ?185次閱讀

    Microchip TC1270A/70AN/71A電壓監(jiān)控器:設計與應用全解析

    Microchip TC1270A/70AN/71A電壓監(jiān)控器:設計與應用全解析 在當今復雜的電子世界中,電壓監(jiān)控對于確保系統(tǒng)的穩(wěn)定和可靠運行至關重要。Microchip 的 TC1270A
    的頭像 發(fā)表于 04-08 14:55 ?187次閱讀

    CS5371/CS5372:高性能低功耗ΔΣ調(diào)制器的卓越之選

    和CS5372 ΔΣ調(diào)制器,憑借其出色的性能和靈活的設計,成為了眾多工程師的理想選擇。今天,咱們就來深入探討一下這兩款調(diào)制器的特點和應用。 文件下載: CS5371-BSZR.pdf 一、核心特性速覽 架構
    的頭像 發(fā)表于 03-26 15:55 ?200次閱讀

    CS5371A/CS5372A:高性能ΔΣ調(diào)制器的技術剖析與應用指南

    概述 1.1 基本特性 CS5371A和CS5372A分別為單通道和雙通道的四階ΔΣ調(diào)制器,專為地球物理和聲納應用而設計
    的頭像 發(fā)表于 03-26 15:50 ?220次閱讀

    深入解析Silicon Labs C8051F000系列MCU:特性、應用與技術細節(jié)

    深入解析Silicon Labs C8051F000系列MCU:特性、應用與技術細節(jié) 在當今的電子設計領域,微控制器(MCU)扮演著至關重要的角色。Silicon Labs的C8051
    的頭像 發(fā)表于 03-15 17:30 ?1090次閱讀

    lab view NI6003搭建電路

    各位大佬,用labview程序仿真光敏電阻,得出電阻電壓電流各類數(shù)據(jù),光敏電阻的電壓可以用lab view程序測試出來,電阻用萬用表測試出來,電流用歐姆定律計算出來,但是需要搭建一個外置電路,請問這個電路怎么設計,是像下圖這樣的
    發(fā)表于 03-03 19:42

    深入解析LM71/LM71 - Q1數(shù)字溫度傳感器

    深入解析LM71/LM71 - Q1數(shù)字溫度傳感器 在電子設備的設計中,精確的溫度監(jiān)測至關重要。今天我們要深入探討的是德州儀器(TI)的LM71/LM
    的頭像 發(fā)表于 02-25 16:05 ?239次閱讀

    深度剖析Silicon Labs C8051F2xx系列MCU:性能、特性與應用全解析

    深度剖析Silicon Labs C8051F2xx系列MCU:性能、特性與應用全解析 在電子工程師的工具箱中,微控制器(MCU)無疑是核心工具之一。今天,我們聚焦于Silicon L
    的頭像 發(fā)表于 02-11 14:15 ?451次閱讀

    深入解析RX64M/RX71M組閃存內(nèi)存:特性、操作與安全保障

    深入解析RX64M/RX71M組閃存內(nèi)存:特性、操作與安全保障 引言 在嵌入式系統(tǒng)設計中,閃存內(nèi)存是關鍵的存儲組件,其性能和可靠性直接影響著整個系統(tǒng)的運行。Renesas的RX64M和RX71
    的頭像 發(fā)表于 02-10 10:50 ?564次閱讀

    Texas Instruments ISO71xx系列數(shù)字隔離器:特性、應用與設計指南

    Texas Instruments ISO71xx系列數(shù)字隔離器:特性、應用與設計指南 引言 在電子工程領域,數(shù)字隔離器是保障系統(tǒng)安全和穩(wěn)定性的關鍵組件。Texas Instruments(TI
    的頭像 發(fā)表于 01-23 15:10 ?957次閱讀

    探索ISO71xx系列數(shù)字隔離器:特性、應用與設計要點

    探索ISO71xx系列數(shù)字隔離器:特性、應用與設計要點 在電子工程師的日常工作中,數(shù)字隔離器是保障系統(tǒng)安全、穩(wěn)定運行的關鍵組件。今天,我們就來深入探討一下TI的ISO71xx系列數(shù)字隔離器
    的頭像 發(fā)表于 01-23 14:55 ?295次閱讀

    圖解單片機功能與應用(完整版)

    過程通道圖解、單片機顯示電路圖解、51單片機按鍵識別電路圖解、51單片機常用算法圖解、單片機常用電路圖解、51單片機抗擾技術
    發(fā)表于 06-16 16:52

    無線充電技術解析:從電磁感應到未來應用

    無線充電器原理圖解析,利用電磁感應與諧振耦合,實現(xiàn)隔空充電。模塊電路圖包含整流、振蕩、功率放大和接收穩(wěn)壓等環(huán)節(jié),適合低功耗設備供電。
    的頭像 發(fā)表于 05-23 08:56 ?2115次閱讀
    無線充電技術<b class='flag-5'>解析</b>:從電磁感應到未來應用
    抚宁县| 同德县| 五大连池市| 富蕴县| 云梦县| 沙河市| 休宁县| 嘉禾县| 南溪县| 永吉县| 九龙坡区| 辛集市| 葵青区| 葫芦岛市| 抚顺市| 儋州市| 怀远县| 宽城| 石嘴山市| 湟中县| 苍山县| 沂南县| 澄城县| 甘谷县| 弥渡县| 耿马| 富民县| 嘉义县| 拉孜县| 山阳县| 大石桥市| 舞阳县| 湾仔区| 临西县| 天气| 花垣县| 沙洋县| 凤山县| 江安县| 八宿县| 田东县|