日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文解 DRAM 中Cells 的組織方式

西西 ? 來源:蝸窩科技 ? 作者:codingbelief ? 2020-09-22 15:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DRAM Storage Cell章節(jié)中,介紹了單個 Cell 的結(jié)構(gòu)。在本章節(jié)中,將介紹 DRAM 中 Cells 的組織方式。

為了更清晰的描述 Cells 的組織方式,我們先對上一章節(jié)中的 DRAM Storage Cell 進(jìn)行抽象,最后得到新的結(jié)構(gòu)圖,如下:

1. Memory Array

DRAM 在設(shè)計上,將所有的 Cells 以特定的方式組成一個 Memory Array。本小節(jié)將介紹 DRAM 中是如何將 Cells 以 特定形式的 Memory Array 組織起來的。

首先,我們在不考慮形式的情況下,最簡單的組織方式,就是在一個 Bitline 上,掛接更多的 Cells,如下圖所示:

然而,在實際制造過程中,我們并不會無限制的在 Bitline 上掛接 Cells。因為 Bitline 掛接越多的 Cells,Bitline 的長度就會越長,也就意味著 Bitline 的電容值會更大,這會導(dǎo)致 Bitline 的信號邊沿速率下降(電平從高變低或者從低變高的速率),最終導(dǎo)致性能的下降。為此,我們需要限制一條 Bitline 上掛接的 Cells 的總數(shù),將更多的 Cells 掛接到其他的 Bitline 上去。

從 Cell 的結(jié)構(gòu)圖中,我們可以發(fā)現(xiàn),在一個 Cell 的結(jié)構(gòu)中,有兩條 Bitline,它們在功能上是完全等價的,因此,我們可以把 Cells 分?jǐn)偟讲煌?Bitline 上,以減小 Bitline 的長度。然后,Cells 的組織方式就變成了如下的形式:

當(dāng)兩條 Bitline 都掛接了足夠多的 Cells 后,如果還需要繼續(xù)拓展,那么就只能增加 Bitline 了,增加后的結(jié)構(gòu)圖如下:

從圖中我們可以看到,增加 Bitline 后,Sense Amplifier、Read Latch 和 Write Driver 的數(shù)量也相應(yīng)的增加了,這意味著成本、功耗、芯片體積都會隨著增加。由于這個原因,在實際的設(shè)計中,會優(yōu)先考慮增加 Bitline 上掛接的 Cells 的數(shù)量,避免增加 Bitline 的數(shù)量,這也意味著,一般情況下 Wordline 的數(shù)量會比 Bitline 多很多。

上圖中,呈現(xiàn)了一個由 16 個 Cells 組成的 Memory Array。其中的控制信號有 8 個 Wordline、2 個 CSL、2 個 WE,一次進(jìn)行 1 個 Bit 的讀寫操,也就是可以理解為一個 8 x 2 x 1 的 Memory Array。

如果把 2 個 CSL 和 2 個 WE 合并成 1 個 CSL 和 1 個 WE,如下圖所示。此時,這個 Memory Array 就有 8 Wordline、1 個 CSL、1 個 WE,一次可以進(jìn)行 2 個 Bit 的讀寫操作,也就是成為了 8 x 1 x 2 的 Memory Array。

按照上述的過程,不斷的增加 Cells 的數(shù)量,最終可以得到一個 m x n x w 的 Memory Array,如下圖所示

其中,m 為 Wordline 的數(shù)量、n 為 CSL 和 WE 控制信號的數(shù)量、w 則為一次可以進(jìn)行讀寫操作的 Bits。
在實際的應(yīng)用中,我們通常以 Rows x Columns x Data Width 來描述一個 Memory Array。后續(xù)的小節(jié)中,將對這幾個定義進(jìn)行介紹。

1.1 Data Width

Memory Array 的 Data Width 是指對該 Array 進(jìn)行一次讀寫操作所訪問的 Bit 位數(shù)。這個位數(shù)與 CSL 和 WE 控制線的組織方式有關(guān)。

1.2 Rows

DRAM Memory 中的 Row 與 Wordline 是一一對應(yīng)的,一個 Row 本質(zhì)上就是所有接在同一根 Wordline 上的 Cells,如下圖所示。

DRAM 在進(jìn)行數(shù)據(jù)讀寫時,選中某一 Row,實質(zhì)上就是控制該 Row 所對應(yīng)的 Wordline,打開 Cells,并將 Cells 上的數(shù)據(jù)緩存到 Sense Amplifiers 上。

Row Size

一個 Row 的 Size 即為一個 Row 上面的 Cells 的數(shù)量。其中一個 Cell 存儲 1 個 Bit 的信息,也就是說,Row Size 即為一個 Row 所存儲的 Bit 位數(shù)。

1.3 Columns

Column 是 Memory Array 中可尋址的最小單元。一個 Row 中有 n 個 Column,其中 n = Row Size / Data Width。下圖是 Row Size 為 32,Data Width 為 8 時,Column 的示例。

Column Size

一個 Column 的 Size 即為該 Column 上所包含的 Cells 的數(shù)量,與 Data Width 相同。Column Size 和 Data Width 在本質(zhì)上是一樣的,也是與 CSL 和 WE 控制線的組織方式有關(guān)(參考Memory Array小節(jié)中關(guān)于 CSL 的描述)。

2. Memory Bank

隨著 Bitline 數(shù)量的不斷增加,Wordline 上面掛接的 Cells 也會越來越多,Wordline 會越來越長,繼而也會導(dǎo)致電容變大,邊沿速率變慢,性能變差。因此,一個 Memory Array 也不能無限制的擴(kuò)大。

為了在不減損性能的基礎(chǔ)上進(jìn)一步增加容量,DRAM 在設(shè)計上將多個 Memory Array 堆疊到一起,如下圖所示:

其中的每一個 Memory Array 稱為一個 Bank,每一個 Bank 的 Rows、Columns、Data Width 都是一樣的。在 DRAM 的數(shù)據(jù)訪問時,只有一個 Bank 會被激活,進(jìn)行數(shù)據(jù)的讀寫操作。

以下是一個 DRAM Memory Organization 的例子:

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    41

    文章

    2403

    瀏覽量

    189629
  • Cells
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    5181
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    端側(cè)AI“堆疊DRAM”技術(shù),這些國內(nèi)廠商發(fā)力!

    正3D DRAM等定制化存儲方案正是基于利基存儲和先進(jìn)封裝,以近存計算的方式滿足AI推理的存儲需求。SoC廠商、下游終端廠商都在積極適配這類新型存儲。 ? 華邦電子CUBE ? 華邦電子推出
    的頭像 發(fā)表于 09-08 06:05 ?1.3w次閱讀
    端側(cè)AI“堆疊<b class='flag-5'>DRAM</b>”技術(shù),這些國內(nèi)廠商發(fā)力!

    代3D DRAM

    三維 X-DRAM是三維 DRAM 技術(shù)領(lǐng)域的突破性進(jìn)展,采用類三維 NAND 單元結(jié)構(gòu)。該創(chuàng)新設(shè)計可依托改良型三維 NAND 工藝制造,大幅降低研發(fā)成本與技術(shù)難題。初代三維 X-DRAM
    的頭像 發(fā)表于 04-28 10:25 ?996次閱讀
    新<b class='flag-5'>一</b>代3D <b class='flag-5'>DRAM</b>

    同步DRAM相比傳統(tǒng)異步DRAM有哪些特點

    同步DRAM的存儲單元結(jié)構(gòu)采用1T1C(單晶體管-單電容)的電路形式。這個基本單元由只晶體管和個電容組成:電容負(fù)責(zé)存儲電荷,有電荷代表“1”,無電荷代表“0”;晶體管則充當(dāng)開關(guān),在處理器需要讀取
    的頭像 發(fā)表于 04-17 15:26 ?105次閱讀

    LPDDR4 DRAM 的 iMX8MP 的 DDR PHY 使用的 I/O 標(biāo)準(zhǔn)是什么?

    LPDDR4 DRAM 的 iMX8MP 的 DDR PHY 使用的 I/O 標(biāo)準(zhǔn)是什么?我在文檔找不到它。
    發(fā)表于 04-03 07:35

    PSRAM與DRAM/SRAM相比的優(yōu)勢是什么?

    PSRAM本質(zhì)上是種自帶刷新電路的DRAM,其存儲單元采用1T+1C結(jié)構(gòu)(個晶體管加個電容),相較于傳統(tǒng)SRAM的6T結(jié)構(gòu),在相同芯片面積下能夠?qū)崿F(xiàn)更高的存儲密度,單位成本也顯著
    的頭像 發(fā)表于 03-26 14:02 ?292次閱讀
    PSRAM與<b class='flag-5'>DRAM</b>/SRAM相比的優(yōu)勢是什么?

    DRAM芯片選型,DRAM工作原理

    DRAM(動態(tài)隨機(jī)存取存儲器)芯片作為計算機(jī)系統(tǒng)內(nèi)存的核心組成部分,承擔(dān)著臨時存儲CPU運算所需數(shù)據(jù)和指令的關(guān)鍵任務(wù)。DRAM芯片憑借高存儲密度與成本優(yōu)勢,廣泛應(yīng)用于個人電腦、服務(wù)器、智能手機(jī)及各類需要大容量緩存的電子設(shè)備。
    的頭像 發(fā)表于 01-30 15:11 ?881次閱讀
    <b class='flag-5'>DRAM</b>芯片選型,<b class='flag-5'>DRAM</b>工作原理

    創(chuàng)新的高帶寬DRAM解決方案

    AI(人工智能)極大地增加了物聯(lián)網(wǎng)邊緣的需求。為了滿足這種需求,Etron公司推出了世界上第款扇入式晶圓級封裝的DRAM——RPC DRAM?支持高帶寬和更小的尺寸。憑借RPC DRAM
    的頭像 發(fā)表于 01-05 14:29 ?309次閱讀

    DRAM組織結(jié)構(gòu)和讀取原理介紹

    DRAM組織成層次化的陣列,總共由數(shù)十億個 DRAM 單元組成,每個單元存儲位數(shù)據(jù)。
    的頭像 發(fā)表于 12-26 15:10 ?2482次閱讀
    <b class='flag-5'>DRAM</b><b class='flag-5'>組織</b>結(jié)構(gòu)和讀取原理介紹

    eFUSE內(nèi)存是如何組織的?

    目前,我正在研究TRAVEO? 2G - CYT4EN。 我想了解些與 eFUSE 相關(guān)的主題。 1. eFUSE 是控制器訪問的物理芯片還是 SOC 的部分? 2. eFUSE內(nèi)存是如何組織
    發(fā)表于 07-30 07:07

    DRAM代際交替的技術(shù)賦能:德明利新代高性能內(nèi)存方案

    DRAM內(nèi)存市場“代際交接”關(guān)鍵時刻2025年P(guān)C及服務(wù)器市場,DDR4的滲透率約為20%-30%,而DDR5的滲透率約為70%-80%(TrendForce集邦咨詢)。在AI算力爆發(fā)和先進(jìn)
    的頭像 發(fā)表于 07-09 11:11 ?2136次閱讀
    <b class='flag-5'>DRAM</b>代際交替<b class='flag-5'>中</b>的技術(shù)賦能:德明利新<b class='flag-5'>一</b>代高性能內(nèi)存方案

    利基DRAM市場趨勢

    特征表現(xiàn)為標(biāo)準(zhǔn)程度高、市場規(guī)模龐大、下游應(yīng)用集中、 周期性顯著且技術(shù)迭代迅速。相比之下,利基DRAM與主流產(chǎn)品相比性能要求不那么嚴(yán)格,依賴成熟工藝技術(shù)。盡管市場規(guī)模較小,但它在滿足汽車、通訊、工業(yè)應(yīng)用、醫(yī)療設(shè)備等行業(yè)的多樣化需求
    的頭像 發(fā)表于 06-07 00:01 ?4888次閱讀
    利基<b class='flag-5'>DRAM</b>市場趨勢

    存儲DRAM:擴(kuò)張與停產(chǎn)雙重奏

    電子發(fā)燒友網(wǎng)報道(/黃晶晶)高帶寬存儲HBM因數(shù)據(jù)中心、AI訓(xùn)練而大熱,HBM三強(qiáng)不同程度地受益于這存儲產(chǎn)品的營收增長,甚至就此改變了DRAM市場的格局。根據(jù)CFM閃存市場的分析數(shù)據(jù),2025年
    的頭像 發(fā)表于 05-10 00:58 ?9225次閱讀

    HBM重構(gòu)DRAM市場格局,2025年首季DRAM市占排名

    季度在AI服務(wù)器保持穩(wěn)健推動對服務(wù)器DRAM需求,PC和移動需求復(fù)蘇力度也較預(yù)期更為明顯,此外疊加關(guān)稅觸發(fā)的部分補(bǔ)庫存需求的共同影響下,2025年季度整體表現(xiàn)優(yōu)于預(yù)期,全球DRAM
    的頭像 發(fā)表于 05-06 15:50 ?1644次閱讀
    HBM重構(gòu)<b class='flag-5'>DRAM</b>市場格局,2025年首季<b class='flag-5'>DRAM</b>市占排名

    讀懂:單層、多層、特殊材質(zhì) PCB 板加工方式全解析

    站式PCBA加工廠家今天為大家講講單層、多層及特殊材質(zhì)PCB板的加工方式有哪些?單層、多層及特殊材質(zhì)PCB板加工方式。在電子產(chǎn)品制造過程,PCB是核心組件,而PCBA則是通過貼裝和
    的頭像 發(fā)表于 05-06 08:59 ?1168次閱讀
    五大连池市| 两当县| 余姚市| 横峰县| 鹿邑县| 德安县| 丹寨县| 中牟县| 运城市| 兴仁县| 永顺县| 鲜城| 永德县| 那坡县| 田阳县| 三明市| 南部县| 白山市| 玉林市| 瑞昌市| 老河口市| 昌都县| 恭城| 泾阳县| 石泉县| 拜城县| 兰坪| 潼南县| 上饶县| 磴口县| 五台县| 贺兰县| 东城区| 邹城市| 青铜峡市| 宜昌市| 千阳县| 论坛| 犍为县| 九江市| 高陵县|