日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的GigE Vison IP設(shè)計要點分析

454398 ? 來源:ZYNQ分享客 ? 作者:ZYNQ分享客 ? 2020-11-11 16:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文簡要描述基于FPGA和萬兆網(wǎng)的GigE Vison IP設(shè)計方案。

一、GigE Vsion協(xié)議要點

GigE Vison協(xié)議基于普通的以太網(wǎng)物理鏈路,運行在UDP協(xié)議層之上,包含控制協(xié)議GVCP和數(shù)據(jù)流協(xié)議GVSP兩大部分,整個層次結(jié)構(gòu)如下圖1所示。

圖1 GigeVison協(xié)議層次結(jié)構(gòu)圖

圖1 GigeVison協(xié)議層次結(jié)構(gòu)圖

GigE Vison協(xié)議的要點如下:

(1)上電或復(fù)位完成后必須先進行IP配置和設(shè)備枚舉,必須支持DHCP和LLA(Auto IP)兩種IP配置方式;

(2)在UDP層上建立應(yīng)答握手機制以保證傳輸,GVCP采用3956端口,數(shù)據(jù)長度必須以32bit為邊界,數(shù)據(jù)不可分包傳輸;

(3)設(shè)備必須支持心跳功能以確認處于連接狀態(tài);

(4)支持控制(1個)、數(shù)據(jù)流(1~512個)和消息(0~1個)三種通道,每個通道分配不同的UDP端口,控制通道支持三種不同的訪問權(quán)限;

(5)必須支持最小規(guī)模的ICMP(GigeVsion要求必須支持Ping命令);

(6)GVSP的數(shù)據(jù)包以字節(jié)為邊界,數(shù)據(jù)包的大小由第一個有效的test packets決定,支持錯誤恢復(fù)和流控制;

(7)GVSP數(shù)據(jù)傳輸?shù)膯挝粸锽lock,一個完整的Block由Data Leader、Data Payload和Data Trailer構(gòu)成;

(8)所有的Gige Vison相機都必須在他們的XML描述文件中強制制定相機的參數(shù)信息。

(9)bootstrap寄存器及XML文件需要非易失Flash硬件支持。

二、IP功能設(shè)計方案要點描述

GigE Vison邏輯IP需要實現(xiàn)圖1所示的所有協(xié)議層,方案中硬件平臺基于Xilinx 7系列器件XC7K325T/XC7K160T,下圖2是GigE Vision IP核的模塊框架結(jié)構(gòu)。

圖2 GigE Vision IP核的框架結(jié)構(gòu)

圖2 GigE Vision IP核的框架結(jié)構(gòu)

(1)物理層

物理層使用Xilinx 10G Ethernet Subsystem IP核,版本v3.1。對外數(shù)據(jù)接口例化為AXI4 Stream,位寬64bit,數(shù)據(jù)時鐘156.25MHz;配置接口例化為AXI4-Lite,位寬32bit,時鐘頻率100MHz。

IP核配置通過Microblaze軟核完成,并且使能Jumbo幀功能。功能、接口、配置和使用說明參見Xilinx官方文檔PG157。

(2)IP/UDP層

IP層協(xié)議僅支持IPv4版本,IP數(shù)據(jù)報頭Options項為空;需要支持DHCP、ARP和ICMP協(xié)議,內(nèi)部通信采用64位AXI4 Steam總線通信。

(3)GVCP/GVSP協(xié)議

支持GigE Vison Specification version 1.0標準描述的所有必須支持的項,GVSP數(shù)據(jù)包負載類型支持Payload type = RawData/YUV422-8bit/RGB888。為完整實現(xiàn)功能,部分控制放在處理器上完成(本設(shè)計實例使用MicroBlaze),需要掉電保存的項存儲在外部Flash中,需要大量緩存的數(shù)據(jù)存儲在片外DDR中。

RTL描述語言使用Verilog,編譯工具使用XilinxVivado2016.4,仿真工具使用ModelSim 10.2C。

備注:

(1)為簡化邏輯端的設(shè)計難度,可將GVCP協(xié)議放在Microblaze里面實現(xiàn),使用ZYNQ系列器件的,可以直接在PS里運行;

(2)物理層使用千兆網(wǎng)的,本方案仍然可行,只需修改物理層接口即可;使用ZYNQ系列器件的,可以直接在PS里軟件實現(xiàn)所有的GVCP和GVSP協(xié)議;

三、測試結(jié)果

在Xilinx K7 325T器件上實現(xiàn)完整的系統(tǒng)(包括DDRMig、Microblaze等),占用Slice約30K。

與PC進行點對點數(shù)據(jù)傳輸測試,穩(wěn)定傳輸速率約為6.5Gbps,可輕松傳輸4K無壓縮原圖或一些特殊圖像數(shù)據(jù)如超聲、CT、雷達等原始數(shù)據(jù)。

編輯:hfy
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639581
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    41

    文章

    6203

    瀏覽量

    181626
  • GigE Vision
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    5851
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    工程師高培解讀XilinxVivadoFPGA設(shè)計進階與AI自動編程

    FPGA開發(fā)中,Vivado是貫穿設(shè)計全流程的核心工具。許多工程師在掌握基本操作后,仍會在時序收斂、綜合策略、IP復(fù)用等方面遇到瓶頸?,F(xiàn)根據(jù)中際賽威工程師培訓老師對Vivado設(shè)計技術(shù)與AI自動
    的頭像 發(fā)表于 04-22 16:29 ?213次閱讀
    工程師高培解讀XilinxVivado<b class='flag-5'>FPGA</b>設(shè)計進階與AI自動編程

    數(shù)控車削加工工藝分析要點

    數(shù)控車削加工工藝分析要點加工工藝分析是數(shù)控車削的核心環(huán)節(jié),直接影響加工效率、精度及成本。以下是關(guān)鍵分析步驟:零件圖紙分析 確認圖紙尺寸、公差
    發(fā)表于 04-11 09:35

    使用Python/MyHDL創(chuàng)建自定義FPGA IP

    使用 Python/MyHDL 創(chuàng)建自定義 FPGA IP,與 Vivado 集成,并通過 PYNQ 進行控制——實現(xiàn)軟件上的簡單硬件設(shè)計。
    的頭像 發(fā)表于 04-09 09:53 ?302次閱讀
    使用Python/MyHDL創(chuàng)建自定義<b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b>

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應(yīng)用與設(shè)計要點

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應(yīng)用與設(shè)計要點FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)的應(yīng)用領(lǐng)域中,配置存儲器
    的頭像 發(fā)表于 03-24 17:40 ?583次閱讀

    電子工程師設(shè)計相關(guān)要點與案例分析

    電子工程師設(shè)計相關(guān)要點與案例分析 在電子工程師的設(shè)計工作中,涉及到眾多不同類型的設(shè)計,下面將結(jié)合幾個典型案例來探討電子設(shè)計的要點。 文件下載: ADM8710.pdf 基于FPGA的電
    的頭像 發(fā)表于 02-27 09:30 ?253次閱讀

    電子工程師設(shè)計相關(guān)要點與案例分析

    電子工程師設(shè)計相關(guān)要點與案例分析 作為電子工程師,在設(shè)計工作中會涉及到眾多領(lǐng)域和不同類型的項目。下面結(jié)合一些實際案例,為大家分享電子工程師設(shè)計過程中的要點和思路。 文件下載: Littelfuse
    的頭像 發(fā)表于 12-15 15:35 ?450次閱讀

    智多晶EDA工具HqFpga軟件的主要重大進展

    智多晶EDA工具HqFpga(簡稱HQ),是自主研發(fā)的一款系統(tǒng)級的設(shè)計套件,集成了Hqui主界面、工程界面、以及內(nèi)嵌的HqInsight調(diào)試工具、IP Creator IP生成工具、布局圖、熱力
    的頭像 發(fā)表于 11-08 10:15 ?4035次閱讀
    智多晶EDA工具Hq<b class='flag-5'>Fpga</b>軟件的主要重大進展

    FPGA利用DMA IP核實現(xiàn)ADC數(shù)據(jù)采集

    本文介紹如何利用FPGA和DMA技術(shù)處理來自AD9280和AD9708 ADC的數(shù)據(jù)。首先,探討了這兩種ADC的特點及其與FPGA的接口兼容性。接著,詳細說明了使用Xilinx VIVADO環(huán)境下
    的頭像 發(fā)表于 07-29 14:12 ?5362次閱讀

    ADC和FPGA之間LVDS接口設(shè)計需要考慮的因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計需要考慮的因素,包括LVDS數(shù)據(jù)標準、LVDS接口數(shù)據(jù)時序違例解決方法以及硬件設(shè)計要點。
    的頭像 發(fā)表于 07-29 10:01 ?5637次閱讀
    ADC和<b class='flag-5'>FPGA</b>之間LVDS接口設(shè)計需要考慮的因素

    工業(yè)相機GigE數(shù)據(jù)接口的優(yōu)勢及應(yīng)用

    ?工業(yè)相機不同的數(shù)據(jù)接口適用的應(yīng)用場景也不同,選擇合適的數(shù)據(jù)額接口,可大大提高效率。今天我們來看看常見的GigE接口的優(yōu)勢及應(yīng)用。?基于GigEVision標準的千兆以太網(wǎng)(GigE)相機通過提供
    的頭像 發(fā)表于 07-16 13:24 ?1483次閱讀
    工業(yè)相機<b class='flag-5'>GigE</b>數(shù)據(jù)接口的優(yōu)勢及應(yīng)用

    Altera FPGA 的PIO IP當中bidir和inout選項的區(qū)別

    ? PIO IPFPGA 設(shè)計中比較簡單常用的IP, 當設(shè)置PIO IP的Direction的時候,可以看到有如下4個選項: Input代表這組IO是輸入引腳,Output代表這組I
    的頭像 發(fā)表于 07-07 11:55 ?2870次閱讀
    Altera <b class='flag-5'>FPGA</b> 的PIO <b class='flag-5'>IP</b>當中bidir和inout選項的區(qū)別

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測試FPGA設(shè)計的IP核,它允許設(shè)計者通過JTAG接口實時讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設(shè)計的運行狀態(tài)并修改其行為。VIO
    的頭像 發(fā)表于 06-09 09:32 ?4420次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    【經(jīng)驗分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點時間。上篇點燈代碼解讀了基礎(chǔ),而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?1262次閱讀
    【經(jīng)驗分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼解析

    高速多層板SI/PI分析的關(guān)鍵要點是什么

    是確保高速多層板性能和可靠性的關(guān)鍵步驟。以下是一些關(guān)鍵的SI/PI分析要點: 信號完整性(SI)分析要點 傳輸線效應(yīng): 在高速設(shè)計中,傳輸線效應(yīng)變得顯著。需要
    的頭像 發(fā)表于 05-15 17:39 ?1379次閱讀

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現(xiàn)高效的移位寄存器(Shift Register)。該 IP
    的頭像 發(fā)表于 05-14 09:36 ?1306次閱讀
    云南省| 浦县| 永德县| 乐都县| 湖南省| 津市市| 威远县| 内江市| 长宁县| 察隅县| 库尔勒市| 保靖县| 米易县| 牙克石市| 汝阳县| 青田县| 泽普县| 白玉县| 五大连池市| 深圳市| 南宁市| 马关县| 勐海县| 临高县| 宜州市| 锡林浩特市| 中卫市| 洞口县| 贞丰县| 根河市| 华阴市| 平江县| 吐鲁番市| 南充市| 南投县| 连城县| 扎囊县| 丹巴县| 白沙| 灵寿县| 巴马|