1基礎理論部分
1.1分頻
分頻,是的,這個概念也很重要。分頻是指將一單一頻率信號的頻率降低為原來的1/N,就叫N分頻。實現(xiàn)分頻的電路或裝置稱為“分頻器”,如把33MHZ的信號2分頻得到16.5MHZ的信號,3分頻得到11MHZ的信號,10分頻得到3.3MHZ的信號。
分頻主要是相對于主晶振來說,用不到那么高的頻率,開發(fā)板一般根據(jù)具體需要會加入晶振,一般若是功耗較高可選用50MHz,其他情況可以相對調整,如24MHz等等。那么分頻的典型應用,二分頻,四分頻,八分頻,還有任意分頻。
對于分頻,我們可以利用quartus ii 自帶的PLL進行分頻,這樣會占用一定的資源,也可以利用計數(shù)器實現(xiàn)一定的分頻,注意,FPGA中不同于其他的CPU,沒有計時器的概念,只有計數(shù)器。
1.2 LED
LED(light emitting diode),發(fā)光二極管,簡稱LED,是一種能夠將電能轉化成可見光的固態(tài)的半導體器件,可以直接把電轉換成光??梢杂迷陔娐芳皟x器中作指示燈,或者組成文字或數(shù)字顯示等。有不同化合物制成的二極管如砷,鎵,磷等化合物制成,不同的化合物組合會顯示不同顏色的光。
在設計LED的驅動電路時,不能直接接到3.3V或者5V來點亮,LED有額定電流,超過這個額定電流,LED就會燒掉,反接也會燒掉。一般的LED的額定電流從10mA~1A不等。FPGA開發(fā)采用的LED主要是貼片0805或者0603等,額定電路一般從10mA~30mA.
1.3 74HC595
開發(fā)板上面的LED控制是用串入并出/串出的移位寄存器74HC595芯片,芯片在電路中的接入情況如圖5.1所示,實物圖如圖5.2所示。其中MR引腳直接接高電平,不進行復位。串出引腳9不接,不進行串出引腳的使用。輸出使能引腳13直接接地,手冊上建議。11和12引腳分別為移位寄存器時鐘輸入和存儲時鐘輸入,分別引出。

圖5.1 LED部分電路圖
圖5.2 實物圖
2 verilog代碼實現(xiàn)部分
2.1 74HC595 控制部分

14行定義了一個全局參數(shù)WIDTH = 8,用來控制程序下面所有的有關于數(shù)量的使用。

59行和60行分別定義了時鐘信號和時鐘使能信號,其中時鐘信號sclk時鐘周期前半段為低電平,后半段為高電平,可以實現(xiàn)對數(shù)據(jù)的中間采樣,時鐘使能信號led_time可以控制數(shù)據(jù)和時鐘對齊。48行的state是一個狀態(tài)改變的寄存器,只要數(shù)據(jù)一更新,state就有效。

75行定義了update_input信號用來檢測輸入數(shù)據(jù)的變化。

狀態(tài)轉換部分,在case語句中先檢測state的初始位,然后進入循環(huán)操作,檢測update_input是否使能,使能更新state,不使能保持state,更新后開始輸出位數(shù)計數(shù)器led_cnt的計數(shù)

在121到123行,對輸出的三路信號進行了約束限制,這種方法值的借鑒,在用不到時不輸出信號,用到時輸出信號,最大量的節(jié)省時鐘。Led_data_out是先從高位輸出到低位。
2.2 LED數(shù)據(jù)產(chǎn)生部分

在模塊聲明處,仍舊使用全局定義變量,控制模塊中常量的使用。

計數(shù)模塊,產(chǎn)生時鐘使能信號。

Reg型變量Led_out_cnt是用來控制LED變化, 每當時鐘信號使能開始計數(shù),板卡上面一共有8個LED,所以計數(shù)8個即可。

LED解碼部分,通過上面的led_out_cnt信號進行解碼,控制LED的流水操作。
3 modelsim驗證部分

43行產(chǎn)生時鐘信號,通過PERIOD進行周期控制。49~51產(chǎn)生復位信號,當時鐘兩次下降沿后復位信號拉高。56行用來監(jiān)測led_out輸出的時間,生成的腳本文件如圖5.3所示。

圖5.3仿真波形
圖5.4是利用腳本文件生成,可以觀察到實現(xiàn)了流水功能,且時間間隔1s;

圖5.4 腳本生成文件
3.2 led_74HC595 模塊仿真

前半部分和上述都一樣,可以作為固定部分,大家可以自行復制即可。59行到63行增加了系統(tǒng)輸入信號初始化部分。在輸入信號輸入前,最好最安全就是進行一次初始化。

75行到87行是對輸入進行模擬輸入,并監(jiān)測led_data-out信號,輸出的結果如圖5.5所示,由圖可以看到時間間隔為120ns。
圖5.6是仿真波形,可以看到時鐘led_sclk每次采樣在輸入信號的正中間位置,最大程度保證采樣可靠。

圖5.5 腳本文件

圖5.6 仿真波形
編輯:hfy
-
FPGA
+關注
關注
1664文章
22523瀏覽量
639869 -
led
+關注
關注
244文章
24740瀏覽量
692847 -
分頻器
+關注
關注
43文章
541瀏覽量
53822 -
驅動電路
+關注
關注
160文章
1632瀏覽量
111970
發(fā)布評論請先 登錄
高速CMOS邏輯雙可重觸發(fā)單穩(wěn)態(tài)多諧振蕩器:CD54/74HC123、CD54/74HCT123、CD74HC423、CD74HCT423的技術剖析
74AHC595Q:汽車級8位移位寄存器的深度解析
74HC595Q/74HCT595Q:汽車級8位移位寄存器的深度解析
74HC595 8位移位寄存器:設計與應用全解析
74AHCT595F:8位移位寄存器的特性與應用解析
高速CMOS譯碼器:CD74HC137、CD74HCT137、CD54HC237、CD74HC237、CD74HCT237的深度解析
簡述變頻器的控制電路
CD54HC221、CD74HC221、CD74HCT221 雙單穩(wěn)態(tài)多諧振蕩器深度解析
探索CD54HC221、CD74HC221和CD74HCT221:高速CMOS雙單穩(wěn)態(tài)多諧振蕩器的技術剖析
高速CMOS邏輯雙可重觸發(fā)單穩(wěn)態(tài)多諧振蕩器:CD54/74HC123、CD54/74HCT123、CD74HC423和CD74HCT423
高速CMOS邏輯雙可重觸發(fā)單穩(wěn)態(tài)多諧振蕩器:CD54/74HC123、CD54/74HCT123、CD74HC423、CD74HCT423
探索MC74HC595A與MC74HCT595A:8位移位寄存器的性能與應用解析
級聯(lián)動態(tài)掃描顯示數(shù)碼管問題
Texas Instruments SN74AHC595/SN74AHC595-Q1計數(shù)器移位寄存器數(shù)據(jù)手冊
Texas Instruments SN74HC74/SN74HC74-Q1雙路D型觸發(fā)器特性/應用/框圖
FPGA設計:采用74HC595的LED控制電路操作
評論