日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

EDA加速芯片創(chuàng)新!

工程師 ? 來源:新思科技 ? 作者:新思科技 ? 2020-10-14 14:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

謝仲輝先生擁有超過25年半導體產(chǎn)業(yè)經(jīng)驗。曾參與國內(nèi)外Foundry 工藝開發(fā),客戶支持及市場相關工作。此外,他還從事過芯片設計及技術市場方面的工作。有多年芯片設計及工藝開發(fā)相關技術及管理經(jīng)驗。近年來,借助于其在芯片產(chǎn)品相關經(jīng)驗,積極提供給亞太客戶相關EDA解決方案經(jīng)驗,并提供給設計公司在各垂直應用市場如5GAI、汽車等領域所需要的EDA技術及服務解決方案。參與支持客戶包括三星、聯(lián)發(fā)科、紫光展銳、百度、阿里巴巴、燧原、地平線、寒武紀等。謝仲輝先生擁有臺灣大學電機工程學士及英國南安普敦大學微電子碩士學位。

當前芯片開發(fā)面臨的挑戰(zhàn)主要來自兩個方面:一個來自制造實現(xiàn),另一個則來自設計和驗證階段。在時間條件約束下,這兩個挑戰(zhàn)難度就更大了。

總有人給摩爾定律判死刑,其實提高晶體管集成度的比賽遠未結束,不過困難確實在累積。先進工藝日益接近物理極限,需要考慮的參數(shù)就日益增多,寄生效應就日益嚴重,新工藝量產(chǎn)的風險與不確定性也就日益加大。具體來看,5納米工藝設計規(guī)則是28納米工藝的5倍,5納米工藝仿真任務量是28納米工藝100倍,版圖復雜度大幅增加。 從系統(tǒng)角度來看,復雜度也是指數(shù)型上升:應用場景變多,架構變從同構向異構轉變,應用軟件的規(guī)模也大增。

在新思科技中國副總經(jīng)理謝仲輝看來, 當前芯片開發(fā)面臨的挑戰(zhàn)主要來自兩個方面,一個來自制造實現(xiàn),另一個則來自設計和驗證階段,在時間條件約束下,這兩個挑戰(zhàn)難度就更大了。 “工藝和開發(fā)都變得非常復雜,但進入市場的時間窗口并沒有大的變化,大家還是希望12到18個月能流片,或者說兩年時間芯片進入量產(chǎn),在時間窗口不變的前提下,先進工藝開發(fā)問題邊復雜很多?!?/p>

EDA公司在新工藝開發(fā)中的作用

在制造層面,可制造性與良率是新工藝最重要的指標??芍圃煨耘c良率也不再只是晶圓廠來保證,EDA公司、IP公司以及最終使用新工藝的設計公司都要參與其中。謝仲輝說:“ 一定要有DTCO(設計工藝協(xié)同優(yōu)化),設計和工藝之間要做共同優(yōu)化,在前期還不成熟的時候,工藝就要和設計緊密結合,只要這樣才能確保單元庫、IP、后端設計與工藝產(chǎn)線的特性能夠緊密吻合,才能避免良率低或者芯片特性與設計不一致等問題。 ”

除了協(xié)同晶圓廠和設計公司做好DTCO, EDA公司在新工藝開發(fā)中的角色也越來越重要。在新工藝預研階段,材料特性研究是重點,因此需要對工藝配方建模仿真?!跋冗M工藝工序特別多,如果每道工序都用硅片去做實驗,耗財耗時,這就需要用建模的方法去設計實驗(即以仿真替代部分實際物料實驗)。”據(jù)謝仲輝介紹, 利用新思科技的材料配方建模工具,可以降低實驗成本,快速確定材料配比。

在新工藝材料配方確定后,就進入試產(chǎn)階段,這時候晶圓廠需要利用合作公司提供的存儲器、處理器等IP跑測試片,新思科技的IP團隊就會針對新工藝特性設計IP,以幫助晶圓廠完成試產(chǎn)階段的測試片流程。

同時,設計工具團隊也會在試產(chǎn)階段介入,根據(jù)新工藝特性對流程和設計規(guī)則快速迭代,以便新工藝開放時工程師就有趁手的工具。規(guī)則會越來越多,過孔要打多開,布線間距可以放多少,這些設計規(guī)則都要在新工藝試產(chǎn)階段就要定下來, 有這些規(guī)則做基礎,開發(fā)者才能夠在工具上進行自動化設計。

“工藝工具和IP要差不多同時和晶圓廠新產(chǎn)線去配合做新工藝研發(fā),設計工具稍晚,但也會在試產(chǎn)早期階段就會介入?!?/p>

并行開發(fā)(Shift Left)勢在必行

在制造實現(xiàn)上,工具公司介入越來越深,在設計與驗證上,也需要“左移(Shift Left,時間軸上左移,即并行開發(fā)驗證)”。傳統(tǒng)開發(fā)方法各環(huán)節(jié)順序進行,先硬件后軟件,軟硬件之間的協(xié)同非常少,軟件開發(fā)需要等芯片RTL(硬件描述)代碼寫好以后再到FPGA上去進行,或者用舊款芯片開發(fā),等新款芯片回來以后再做迭代開發(fā),這樣軟件開發(fā)工作啟動晚,而通過軟件激勵發(fā)現(xiàn)硬件問題就會更晚,如果流片以后才發(fā)現(xiàn),解決方法是要么芯片改版,要么用軟件做一個權變方案——通常意味著損失性能。

而在系統(tǒng)越來越復雜的背景下,串行開發(fā)驗證的弊端越來越大,動輒集成數(shù)十億晶體管的先進工藝芯片,軟件開發(fā)工作異常復雜,已經(jīng)到了開發(fā)方法不“左移”就無法在兩年內(nèi)量產(chǎn)的地步。

開發(fā)左移的基礎是虛擬原型化。 傳統(tǒng)的物理原型化是在FPGA上進行功能驗證,如前所述,這種開發(fā)流程需要等RTL代碼完成以后才能進行軟件開發(fā),而虛擬原型化采用C等高級語言來建模,軟件無需等RTL代碼開發(fā)完成就可以在虛擬原型搭建的系統(tǒng)上進行開發(fā)。

謝仲輝說:“這就是數(shù)字孿生的概念,物理世界里面的任何事物都可以用一個數(shù)字化模型來表征,而EDA公司已經(jīng)將芯片開發(fā)中用到的大部分模型建好,開發(fā)者根據(jù)產(chǎn)品的規(guī)格要求,利用新思科技等公司提供的成熟模型,例如處理器與USB、PCIe等接口模型做定制化配置,再加上自己獨有的行為模型,就可以在原型化系統(tǒng)上進行軟件開發(fā)?!?/p>

用虛擬原型化取代FPGA原型化,并不意味著RTL驗證就不需要。在先進工藝開發(fā)中,RTL代碼完成后,通常會放入硬件仿真器去做全芯片系統(tǒng)的優(yōu)化與驗證,要把性能與功耗等問題,盡可能在硬件仿真時發(fā)現(xiàn)。 先進工藝芯片規(guī)模巨大,這就要求硬件仿真器速度要快,容量要大,就像新思科技的ZeBu等產(chǎn)品,能把所有信號都抓出來進行分析。

“ 這樣從抽象層到RTL層全面覆蓋,目標就是在流片前把場景驅(qū)動的軟硬件問題一并找出來并解決掉,這就是當前先進工藝開發(fā)方法學的大方向。 ”謝仲輝總結,根據(jù)項目復雜度不同,采用新思提出的新開發(fā)方法學,可以把開發(fā)進度提前3到9個月不等,在大型SoC開發(fā)中節(jié)省3到9個月可能決定著一款產(chǎn)品在市場上是否能搶到時間窗口。

異構越來越普遍

立體封裝與異構集成是當前提高集成度的重要方法。 進 入FinFET時代,工藝每升 級一代,仍然表現(xiàn)出功耗降低、性能提升、尺寸變小的趨勢,但與平面工藝相比,工藝升級帶來的紅利明顯降低, 正如謝仲輝所說:“工藝尺寸變小讓開發(fā)者在面積上更有把握,但與過去(平面工藝)相比,現(xiàn)在工藝升級帶來的功耗降低與性能提升效果甚微,沒那么線性了?!?/p>

立體封裝(3D封裝)流行的另一個原因是集成電路不同模塊對工藝要求差異變大。處理器、大規(guī)模計算專用集成電路等需要用到7納米、5納米等先進工藝;而IO接口并不需要很先進的工藝,16納米就可以滿足;大容量存儲器是獨立工藝,并不是標準邏輯工藝。所以,處理器、IO和存儲器可以用不同工藝生產(chǎn),最后用系統(tǒng)級封裝將三塊集成起來,形成一顆集成電路產(chǎn)品。

“它外面看起來是一顆芯片,里面是三個die(裸芯片)整合在一起,加一塊電路板封裝在一起,這是一種很精密的電路集成,不能再叫芯片,又回到‘集成電路’這個定義?!敝x仲輝解釋,3D封裝是目前做復雜異構的主流方式。

謝仲輝強調(diào),在單顆裸芯片的內(nèi)部也有異構,里面可能集成處理器、DSP、AI加速器、總線、緩存(Cache)等不同功能,軟件開發(fā)就會特別復雜, 如果沒有良好的工具來做軟件與硬件之間的橋梁,硬件性能就不能得到很好的發(fā)揮。

“立體封裝和異質(zhì)集成需要兩類工具。一類跟實現(xiàn)相關,系統(tǒng)級封裝(即立體封裝)工具要考慮如何實現(xiàn)自動化加工,還要具有分析功耗、封裝特性和信號完整性的能力;一類是應用相關,即系統(tǒng)開發(fā)相關,怎么把軟件架構和硬件架構做到無縫連接,讓用戶看不到底層復雜的異構架構,即軟件界面要很整合、底層驅(qū)動要很智能、軟件和硬件的中間層開發(fā)環(huán)境要優(yōu)化到位,用起來和單一架構一樣很自然,以最大限度提高開發(fā)效率,” 謝仲輝告訴探索科技(ID:techsugar)。

完備驗證方法在復雜SoC開發(fā)中的必要性

IP化開發(fā)是節(jié)約復雜SoC開發(fā)成本的關鍵方法,不過先進工藝IP也越來越貴。 在謝仲輝看來,這主要由兩個原因?qū)е拢?/p>

● 第一,使用先進工藝開發(fā)IP的成本在大幅增加,研發(fā)人力投入與工藝流片投入加劇,先進工藝流片費用非常貴,往往要幾百萬到上千萬美元。

● 第二,先進工藝的客戶數(shù)量相對較少,這樣分攤到每家客戶頭上的費用也在增加。

不管是工藝本身的流片費用,還是IP使用費用,以及人力成本都在上升,尤其是驗證與系統(tǒng)實現(xiàn)上,需要比以往多得多的人力。“以前可能只需要測10個場景,但現(xiàn)在需要測上萬個甚至10萬個場景,驗證工作量變大,驗證的難度或者說維度變大了?!?/p>

謝仲輝表示,手機處理器等SoC的人力配置上,芯片設計工程師與驗證工程師(含軟件工程師)的比例可能會達到1比10,“現(xiàn)在設計工程師與驗證工程師的比例,可以達到1:5到1:10的規(guī)模,SoC要有好的用戶體驗,大部分都與系統(tǒng)驗證的人相關,與跟軟件的人相關?!?/p>

采用7納米或5納米工藝的芯片,一顆產(chǎn)品從立項到量產(chǎn)通常需要數(shù)千萬美元,如果不引入最先進的方法學,項目風險就會大到難以承受。所以, 在先進工藝節(jié)點上,新的開發(fā)方法學就成為必需,新方法學包括完備的驗證手段,以及虛擬原型化和硬件仿真等加速開發(fā)進度的工具。

“完備的驗證方法就像買保險,可以鎖定市場風險。做一個掩膜版的改變,時間至少增加3個月,又要多花幾百萬美元,而且可能錯過最佳市場時間窗口,幾千萬美元全部打水漂。”在謝仲輝看來,完備的驗證方法,對復雜SoC開發(fā)項目的風險控制,是非常必要的。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54501

    瀏覽量

    469944
  • 晶圓
    +關注

    關注

    53

    文章

    5461

    瀏覽量

    132841
  • soc
    soc
    +關注

    關注

    40

    文章

    4638

    瀏覽量

    230369
  • eda
    eda
    +關注

    關注

    72

    文章

    3149

    瀏覽量

    183911
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【「芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】跟著本書來看國內(nèi)波詭云譎的EDA發(fā)展之路

    的。 第五章,繼續(xù)介紹了國內(nèi)EDA的轉機與加速發(fā)展。和其他行業(yè)一樣,當國家層面騰出手來,關注到其重要性,重點發(fā)展時,就會迎來高速發(fā)展,所以文中從核高基項目繼續(xù)介紹了火種的延續(xù),突破與轉機。 這階段主要
    發(fā)表于 01-21 23:00

    【「芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】跟著本書來看EDA的奧秘和EDA發(fā)展

    本書是一本介紹EDA產(chǎn)業(yè)全景與未來展望的書籍,主要內(nèi)容分為兩部分,一部分是介紹EDA相關基礎知識和全球EDA發(fā)展概況以及發(fā)展趨勢 另一部分則是介紹中國EDA事業(yè)萌芽,沉寂,轉機,
    發(fā)表于 01-21 22:26

    【「芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】--中國EDA的發(fā)展

    ,半導體產(chǎn)業(yè)鏈蓬勃興起,上下游企業(yè)緊密協(xié)作,從材料研發(fā)到芯片制造,再到產(chǎn)品應用,形成完整閉環(huán),為EDA工具提供了廣闊的施展空間。芯片性能、功耗、尺寸等方面的嚴苛要求,讓EDA從幕后走向
    發(fā)表于 01-20 23:22

    【「芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】+ 芯片“卡脖子”引發(fā)對EDA的重視

    集成度、更低功耗、更高性能發(fā)展;加速新技術融合創(chuàng)新步伐,推動技術創(chuàng)新和產(chǎn)業(yè)升級,邁向更加智能化、高效化。3.連接設計與制造,促進設計與制造協(xié)同發(fā)展,提升產(chǎn)業(yè)鏈運行效率與市場競爭力;推動芯片
    發(fā)表于 01-20 20:09

    【「芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】+ 全書概覽

    、半導體手冊、光電子芯片等構成集成電路關鍵技術與創(chuàng)新應用叢書。 華大九天,組編,劉偉平、呂霖、王宗源編著。編著介于編和著之間,既有原創(chuàng)內(nèi)容,也有對他人資料的整理和引用。定位是既可作為EDA從業(yè)者的行業(yè)
    發(fā)表于 01-20 19:27

    【「芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】--EDA了解與發(fā)展概況

    創(chuàng)新能力、人才稀缺性。 二.EDA發(fā)展概況 EDA的發(fā)展歷程主要經(jīng)歷四個階段,分別為CAD(計算機輔助設計)階段、CAE(計算機輔助工程)、EDA系統(tǒng)設計階段、當代
    發(fā)表于 01-19 21:45

    【「芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】--全書概覽

    感謝論壇與書籍作者及出版方,得以有機會閱覽此書,并以此更了解國產(chǎn)芯片設計EDA概貌,期待國產(chǎn)EDA不斷進步,積累創(chuàng)新技術,拓展生態(tài)鏈、應用面。 下面是書籍封面圖,小小一本,略顯厚重。
    發(fā)表于 01-18 17:50

    70%營收砸向研發(fā)!這家EDA企業(yè)破局高密度存儲EDA、數(shù)字EDA

    短板,構建覆蓋芯片設計全流程的自主工具鏈。 ? 聚焦存儲芯片EDA,實現(xiàn)全流程國產(chǎn)化突破 ? 后摩爾時代,芯片性能提升轉向“尺寸微縮、新原理器件、集成
    的頭像 發(fā)表于 12-21 07:51 ?1.1w次閱讀

    西門子EDA與Arm攜手合作加速系統(tǒng)設計驗證進程與軟件啟動

    芯片設計而言,加速產(chǎn)品的上市流程至關重要。為此,西門子EDA與Arm攜手合作,為Arm的合作伙伴提供了一系列基于Arm Neoverse CSS與Arm Zena CSS平臺的驗證加速
    的頭像 發(fā)表于 12-19 09:06 ?929次閱讀
    西門子<b class='flag-5'>EDA</b>與Arm攜手合作<b class='flag-5'>加速</b>系統(tǒng)設計驗證進程與軟件啟動

    【書籍評測活動NO.69】解碼中國”芯“基石,洞見EDA突圍路《芯片設計基石——EDA產(chǎn)業(yè)全景與未來展望》

    前路,也折斷了美國企業(yè)的全球觸角,更拖慢了世界半導體的創(chuàng)新腳步。 1.1.2 EDA芯片之母 EDA位于集成電路產(chǎn)業(yè)鏈最上游,被譽為半導體行業(yè)的“七寸”或“
    發(fā)表于 12-09 16:35

    西門子EDA AI System驅(qū)動芯片設計新紀元

    芯片設計是一項復雜的系統(tǒng)工程,尤其驗證和優(yōu)化環(huán)節(jié)極其耗費時間和精力。為了有效降低錯誤率、提升設計質(zhì)量,EDA工具的自動化、智能化發(fā)展成為關鍵。近年來,隨著AI技術在EDA領域的應用逐漸成熟,為
    的頭像 發(fā)表于 11-17 14:14 ?2609次閱讀
    西門子<b class='flag-5'>EDA</b> AI System驅(qū)動<b class='flag-5'>芯片</b>設計新紀元

    國產(chǎn)EDA又火了,那EDA+AI呢?國產(chǎn)EDA與AI融合發(fā)展現(xiàn)狀探析

    關鍵,AI 數(shù)據(jù)中心設計為復雜系統(tǒng)級工程,EDA 工具需從單芯片設計轉向封裝級、系統(tǒng)級協(xié)同優(yōu)化,推動設計范式從 DTCO 升級至 STCO。 國際?EDA 三大家通過收購布局系統(tǒng)分析 EDA
    的頭像 發(fā)表于 10-16 16:03 ?3151次閱讀
    國產(chǎn)<b class='flag-5'>EDA</b>又火了,那<b class='flag-5'>EDA</b>+AI呢?國產(chǎn)<b class='flag-5'>EDA</b>與AI融合發(fā)展現(xiàn)狀探析

    2025 RISC-V中國峰會|思爾芯以數(shù)字EDA賦能產(chǎn)業(yè)生態(tài),加速商業(yè)創(chuàng)新

    心科技等核心伙伴聯(lián)合呈現(xiàn)合作成果;同時,公司副總裁陳英仁出任EDA分論壇副主席,資深工程師楊德豪也在該論壇發(fā)表技術演講,分享加速RISC-V商業(yè)落地的實踐與洞見。
    的頭像 發(fā)表于 07-21 10:53 ?1270次閱讀
    2025 RISC-V中國峰會|思爾芯以數(shù)字<b class='flag-5'>EDA</b>賦能產(chǎn)業(yè)生態(tài),<b class='flag-5'>加速</b>商業(yè)<b class='flag-5'>創(chuàng)新</b>

    EDA是什么,有哪些方面

    規(guī)模擴大,EDA工具對算力和存儲需求極高。 技術更新快:需緊跟半導體工藝進步(如深亞微米設計)和新興需求(如AI芯片設計)。 趨勢: AI賦能:AI算法用于自動優(yōu)化設計參數(shù)和加速驗證流程。 云平臺
    發(fā)表于 06-23 07:59

    芯華章攜手EDA國創(chuàng)中心推出數(shù)字芯片驗證大模型ChatDV

    面向國家在集成電路EDA領域的重大需求,芯華章攜手全國首家集成電路設計領域國家級創(chuàng)新中心——EDA國創(chuàng)中心,針對日益突出的芯片設計驗證痛點,強強聯(lián)手,共同推出具有完全自主知識產(chǎn)權的基于
    的頭像 發(fā)表于 06-06 16:22 ?1998次閱讀
    泸定县| 水富县| 安西县| 津南区| 马关县| 开江县| 临泽县| 鹿泉市| 临城县| 鞍山市| 肃宁县| 苏尼特左旗| 神池县| 河源市| 静乐县| 宜阳县| 开原市| 固镇县| 大英县| 武邑县| 门源| 东城区| 南宫市| 循化| 周至县| 南投市| 西吉县| 合阳县| 蕉岭县| 嘉兴市| 绥德县| 集安市| 凭祥市| 精河县| 卫辉市| 华安县| 吉林市| 浪卡子县| 津市市| 滕州市| 富阳市|