在《AXI-Lite 自定義IP》章節(jié)基礎(chǔ)上,添加ilavio等調(diào)試ip,完成后的BD如下圖:

圖4?53 添加測試信號
Trigger Setup,點擊“+”,選擇 AXI_WVALID,雙擊添加。設(shè)置 Radix 為 B,觸發(fā)條件 Value 為 1。

圖4?54 添加信號
設(shè)置觸發(fā)位置為 512

圖4?55 設(shè)置觸發(fā)位置
單擊運行按鈕,啟動觸發(fā),進入等待觸發(fā)狀態(tài)。

圖4?56 等待觸發(fā)
單擊 SDK 中的運行按鈕后, VIVADO 中 HW_ILA2 窗口采集到波形輸出,可以看到 AXI 總線的工作時序。
SDK中 mian.c 程序功能是向 AXI4 總線寫入 1~4,再從 AXI4 總線讀數(shù)據(jù),從上面對未修改直接封裝的 IP 分析,可以讀出的數(shù)據(jù)應(yīng)等于寫入的數(shù)據(jù)。
從波形圖可以看出,寫入的數(shù)據(jù)是 1、 2、 3、 4,對應(yīng)基地址的偏移地址是 0、 4、 8、 12。

圖4?57 仿真結(jié)果
責(zé)任編輯:xj
原文標題:觀察 AXI4-Lite 總線信號
文章出處:【微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
-
總線
+關(guān)注
關(guān)注
10文章
3061瀏覽量
91900 -
AXI
+關(guān)注
關(guān)注
1文章
145瀏覽量
18036
原文標題:觀察 AXI4-Lite 總線信號
文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
RDMA設(shè)計36:驗證環(huán)境設(shè)計
利用開源uart2axi4實現(xiàn)串口訪問axi總線
NVMe高速傳輸之擺脫XDMA設(shè)計24: UVM 驗證包設(shè)計
NVMe高速傳輸之擺脫XDMA設(shè)計23:UVM驗證平臺
NVMe高速傳輸之擺脫XDMA設(shè)計23:UVM驗證平臺
NVMe高速傳輸之擺脫XDMA設(shè)計25:UVM驗證平臺
NVMe高速傳輸之擺脫XDMA設(shè)計18:UVM驗證平臺
關(guān)于AXI Lite無法正常握手的問題
RDMA簡介8之AXI 總線協(xié)議分析1
NVMe IP之AXI4總線分析
AMD Versal Adaptive SoC Clock Wizard AXI DRP示例
NVMe簡介之AXI總線
AXI4-Lite總線信號
評論