日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UltraScale和Versal之間有哪些不同?

FPGA技術(shù)驛站 ? 來(lái)源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2021-05-14 09:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為Xilinx 7nm芯片,Versal在架構(gòu)上與前一代芯片UltraScale相比有諸多不同,這里我們就來(lái)看看都有哪些不同。

時(shí)鐘資源

從時(shí)鐘Buffer角度看,多了一種BUFG_FABRIC,專門用于驅(qū)動(dòng)高扇出網(wǎng)線,從而降低了BUFG的利用率,緩解了布線資源的壓力,其在芯片中的位置如圖中紅色標(biāo)記所示。

可配置邏輯模塊

再看CLB,Versal中一個(gè)CLB規(guī)模相當(dāng)于UltraScale中的兩個(gè)CLB,故其包含16個(gè)觸發(fā)器和64個(gè)LUT。同時(shí),這64個(gè)LUT中有32個(gè)LUT可配置為RAM/ROM/或移位寄存器。這意味著,Versal中的CLB不再有CLB_LL和CLB_LM之分。此外,CLB內(nèi)部列方向相鄰的LUT是可級(jí)聯(lián)的,這對(duì)于緩解CLB外部的布線壓力是有益的。

CLB內(nèi)部還增加了Inverse Multipliexer Register (Imux Register),用于改善Fmax、解決保持時(shí)間違例。另一方面,CLB內(nèi)部不再包含F(xiàn)7/8/9MUX,改由LUT實(shí)現(xiàn)相應(yīng)的功能。

DSP58

Versal中的乘法器為DSP58,可支持27x24有符號(hào)數(shù)乘法,與UltraScale中的27x18相比有所提升。同時(shí),就復(fù)數(shù)乘法而言,對(duì)于18-bit復(fù)數(shù),只需要消耗2個(gè)DSP58。在UltraScale中,則要消耗3個(gè)DSP48。DSP58的另一亮點(diǎn)是可支持向量乘,也就是說(shuō)27x24的乘法器可分解為3個(gè)9x8的乘法器,從而可方便地實(shí)現(xiàn)兩個(gè)長(zhǎng)度為3的向量乘法,這對(duì)于快速實(shí)現(xiàn)矩陣乘法是很有利的。此外,DSP58還支持浮點(diǎn)乘法和浮點(diǎn)加法。DSP48則需要額外的資源實(shí)現(xiàn)浮點(diǎn)運(yùn)算。

URAM288

在UltraScale中,URAM288可支持的位寬是固定的72位,且初始值只能為0。但在Versal中,URAM288可支持4中位寬,分別為9/18/36/72,同時(shí),初始值是用戶可定義的。

Block RAM

在UltraScale中,一個(gè)RAMB36可配置的位寬為1/2/4/9/18/36/72,但在Versal中,1/2/4這些位寬不再支持。

復(fù)位

從復(fù)位角度看,Versal中的BRAM和DSP內(nèi)部寄存器既支持同步復(fù)位又支持異步復(fù)位,而UltraScale中的BRAM和DSP僅支持同步復(fù)位。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8277

    瀏覽量

    368451
  • 驅(qū)動(dòng)
    +關(guān)注

    關(guān)注

    12

    文章

    1994

    瀏覽量

    88735
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2208

    瀏覽量

    131979
  • 7nm芯片
    +關(guān)注

    關(guān)注

    0

    文章

    24

    瀏覽量

    7373

原文標(biāo)題:與UltraScale相比,Versal有哪些不同?

文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD Versal自適應(yīng)SoC中eMMC燒錄/啟動(dòng)調(diào)試檢查表(上)

    本篇博文提供了有關(guān) AMD Versal 自適應(yīng) SoC 中 eMMC 燒錄和啟動(dòng)設(shè)置的技巧和指南。它還可用于調(diào)試 eMMC 燒錄/啟動(dòng)失敗。提交服務(wù)申請(qǐng)個(gè)案前,應(yīng)先復(fù)查以下檢查表。
    的頭像 發(fā)表于 03-09 10:24 ?2005次閱讀
    AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC中eMMC燒錄/啟動(dòng)調(diào)試檢查表(上)

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對(duì)接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時(shí)鐘設(shè)置以及復(fù)位拓?fù)?/div>
    的頭像 發(fā)表于 01-13 14:04 ?3842次閱讀
    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD <b class='flag-5'>UltraScale</b>+ FPGA與AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC的對(duì)接

    探索AMD XILINX Versal Prime Series VMK180評(píng)估套件,開(kāi)啟硬件創(chuàng)新之旅

    探索AMD XILINX Versal Prime Series VMK180評(píng)估套件,開(kāi)啟硬件創(chuàng)新之旅 在電子設(shè)計(jì)的領(lǐng)域中,快速實(shí)現(xiàn)原型設(shè)計(jì)并確保高性能是每一位工程師的追求。AMD XILINX
    的頭像 發(fā)表于 12-15 14:40 ?843次閱讀

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長(zhǎng)。AMD的UltraScale架構(gòu)憑借其創(chuàng)新的技術(shù)和卓越
    的頭像 發(fā)表于 12-15 14:35 ?777次閱讀

    AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理

    本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準(zhǔn) (BISC) 工作方式的詳細(xì)信息。此外還詳述了 Versal 的異步模式及其對(duì) BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?4444次閱讀

    AMD Vivado IP integrator的基本功能特性

    我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開(kāi)發(fā)板與 AMD Versal 自適應(yīng) SoC 開(kāi)發(fā)板上使用 IP integrator 時(shí),兩種設(shè)計(jì)流程之間存在的差異。
    的頭像 發(fā)表于 10-07 13:02 ?2355次閱讀
    AMD Vivado IP integrator的基本功能特性

    AMD 7nm Versal系列器件NoC的使用及注意事項(xiàng)

    AMD 7nm Versal系列器件引入了可編程片上網(wǎng)絡(luò)(NoC, Network on Chip),這是一個(gè)硬化的、高帶寬、低延遲互連結(jié)構(gòu),旨在實(shí)現(xiàn)可編程邏輯(PL)、處理系統(tǒng)(PS)、AI引擎(AIE)、DDR控制器(DDRMC)、CPM(PCIe/CXL)等模塊之間
    的頭像 發(fā)表于 09-19 15:15 ?3162次閱讀
    AMD 7nm <b class='flag-5'>Versal</b>系列器件NoC的使用及注意事項(xiàng)

    在AMD Versal自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    在任意設(shè)計(jì)流程中,仿真都是不可或缺的關(guān)鍵組成部分。它允許用戶在無(wú)任何物理硬件的情況下對(duì)硬件系統(tǒng)進(jìn)行確認(rèn)。這篇簡(jiǎn)短的博客將介紹如何使用 QEMU + 協(xié)同仿真來(lái)對(duì) AMD Versal 自適應(yīng) SoC
    的頭像 發(fā)表于 08-06 17:21 ?2225次閱讀
    在AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    一文詳解Advanced IO wizard異步模式

    7nm Versal系列相對(duì)于16nm Ultrascale plus系列,IO做了升級(jí),U+系列的HPIO在Versal升級(jí)為XPIO。Versal系列每一個(gè)XPIO bank包含5
    的頭像 發(fā)表于 07-11 09:52 ?1832次閱讀
    一文詳解Advanced IO wizard異步模式

    AMD Power Design Manager 2025.1現(xiàn)已推出

    AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對(duì)第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量產(chǎn)的 AMD Spartan Ul
    的頭像 發(fā)表于 07-09 14:33 ?1444次閱讀

    基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強(qiáng)大得多。本節(jié)將基于AMD官方開(kāi)發(fā)板展示如何快速部署PCIe5x8及DMA功能。
    的頭像 發(fā)表于 06-19 09:44 ?2049次閱讀
    基于AMD <b class='flag-5'>Versal</b>器件實(shí)現(xiàn)PCIe5 DMA功能

    AMD Vivado Design Suite 2025.1現(xiàn)已推出

    AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器件。這一最新版本還新增了多項(xiàng)功能,可顯著提升 Versal SSIT 器件的
    的頭像 發(fā)表于 06-16 15:16 ?1713次閱讀

    AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對(duì) Versal 產(chǎn)品組合的擴(kuò)展,可為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能。
    的頭像 發(fā)表于 06-11 09:59 ?2113次閱讀

    Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開(kāi)發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁(yè)面上訪問(wèn) AMD Versal 自適應(yīng) SoC 設(shè)計(jì)進(jìn)程。您還可以使用設(shè)計(jì)流程助手來(lái)更深入了解設(shè)計(jì)流程,并找到特定于預(yù)期設(shè)計(jì)需求的內(nèi)容。本文檔涵蓋了以下設(shè)計(jì)進(jìn)程:
    的頭像 發(fā)表于 06-03 14:25 ?974次閱讀
    <b class='flag-5'>Versal</b> 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    適用于Versal的AMD Vivado 加快FPGA開(kāi)發(fā)完成Versal自適應(yīng)SoC設(shè)計(jì)

    設(shè)計(jì)、編譯、交付,輕松搞定。更快更高效。 Vivado 設(shè)計(jì)套件提供經(jīng)過(guò)優(yōu)化的設(shè)計(jì)流程,讓傳統(tǒng) FPGA 開(kāi)發(fā)人員能夠加快完成 Versal 自適應(yīng) SoC 設(shè)計(jì)。 面向硬件開(kāi)發(fā)人員的精簡(jiǎn)設(shè)計(jì)流程
    的頭像 發(fā)表于 05-07 15:15 ?1511次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開(kāi)發(fā)完成<b class='flag-5'>Versal</b>自適應(yīng)SoC設(shè)計(jì)
    开平市| 彰化市| 财经| 攀枝花市| 平南县| 湘潭县| 聂荣县| 新乡县| 利津县| 三江| 观塘区| 新巴尔虎左旗| 辰溪县| 黄骅市| 德钦县| 韶关市| 西充县| 辽源市| 吴桥县| 嵊泗县| 定州市| 马龙县| 乌审旗| 普洱| 沭阳县| 中西区| 呼玛县| 平顶山市| 迁安市| 秀山| 太原市| 阿瓦提县| 西畴县| 隆昌县| 克什克腾旗| 兴仁县| 肇庆市| 准格尔旗| 黄陵县| 遵化市| 方正县|