日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于SRAM技術(shù)的Xilinx FPGA具有較高的邏輯密度

FPGA之家 ? 來源:瓜大三哥 ? 作者:米果不回來 ? 2021-06-01 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

基于SRAM技術(shù)的Xilinx FPGA具有較高的邏輯密度,消耗較高功率;

基于閃存技術(shù)的Xilinx CPLD具有較低的邏輯密度,功耗也比較低。為了提高邏輯密度、集成更多功能,PLD廠商的每一代器件都會采用當前最新的工藝技術(shù)。不同的功能需求以及集成工藝,使得PLD的供電電壓有所不同。

由于PLD在電路板上擔當?shù)慕巧且粋€片上系統(tǒng)(SOC),為這些器件供電就相當于為整個系統(tǒng)供電。典型的高端Virtex系列FPGA可能需要10~15路獨立的供電電壓。另一方面,較低密度的Spantan、Kintex、Artix和CoolRunner系列器件會需要2~10路獨立的供電電壓。用戶需要根據(jù)每路電壓的功率要求、供電順序以及系統(tǒng)電源管理的需求,確定正確的穩(wěn)壓電源組合。

現(xiàn)代PLD的核電源為內(nèi)部多數(shù)電路供電,所消耗的功率也最高。每一次新工藝的出現(xiàn),都會產(chǎn)生新的核電源要求。支持PLD輔助電路的核電電源用于配置邏輯電路、時鐘管理以及其他輔助功能電路。此外,F(xiàn)PGA往往把一個接口標準橋接到另一接口標準,每個IO也會具有不同的電源要求求,范圍從1.2V至3.3V。

另外,特別需要注意告訴SerDes收發(fā)器的供電電源,每個收發(fā)器可能消耗1至幾個安培的電流,收發(fā)器速率為155Mbps至28Gbps,甚至更高。例如100G以太網(wǎng)系統(tǒng)中使用多個這樣的收發(fā)器,電流損耗為10A,甚至更高。高速數(shù)據(jù)傳輸會在電源總線產(chǎn)生較大的噪聲,對電源的性能影響較大。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639557
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1259

    瀏覽量

    174210
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5347

    瀏覽量

    109089
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    834

    瀏覽量

    117742
  • PLD
    PLD
    +關(guān)注

    關(guān)注

    6

    文章

    230

    瀏覽量

    61370

原文標題:Xilinx FPGA和CPLD供電

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    sram存儲器是什么,sram存儲芯片選型要點

    在半導體存儲芯片領(lǐng)域,SRAM(靜態(tài)隨機存取存儲器)一直以高速、低延遲的特性占據(jù)著獨特位置。與需要不斷刷新的DRAM不同,SRAM采用4T或6T晶體管構(gòu)成的雙穩(wěn)態(tài)觸發(fā)器結(jié)構(gòu),只要通電就能穩(wěn)定保持數(shù)據(jù)
    的頭像 發(fā)表于 04-14 15:07 ?227次閱讀

    Xilinx FPGA中的混合模式時鐘管理器MMCME2_ADV詳解

    FPGA 的浩瀚宇宙中,時鐘系統(tǒng)不僅是驅(qū)動邏輯運轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對于 Xilinx 7 系列 FPGA 開發(fā)者而言,如果僅滿足于使用 Clo
    的頭像 發(fā)表于 04-10 11:20 ?237次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>中的混合模式時鐘管理器MMCME2_ADV詳解

    PSRAM與DRAM/SRAM相比的優(yōu)勢是什么?

    PSRAM本質(zhì)上是一種自帶刷新電路的DRAM,其存儲單元采用1T+1C結(jié)構(gòu)(一個晶體管加一個電容),相較于傳統(tǒng)SRAM的6T結(jié)構(gòu),在相同芯片面積下能夠?qū)崿F(xiàn)更高的存儲密度,單位成本也顯著降低。根據(jù)行業(yè)
    的頭像 發(fā)表于 03-26 14:02 ?293次閱讀
    PSRAM與DRAM/<b class='flag-5'>SRAM</b>相比的優(yōu)勢是什么?

    國產(chǎn)芯片偽SRAM存儲器psram

    SRAM本質(zhì)上是一種經(jīng)過優(yōu)化的DRAM(動態(tài)隨機存取存儲器),其核心技術(shù)在于通過內(nèi)置的控制邏輯電路,模擬傳統(tǒng)SRAM的接口時序,從而在使用上具備S
    的頭像 發(fā)表于 03-03 16:23 ?222次閱讀

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?5314次閱讀

    并行sram芯片介紹,并行sram芯片應用場景

    ,因獨特的高帶寬接口,在眾多要求嚴苛的場景中發(fā)揮著不可替代的作用。與串行接口的SRAM相比,并行SRAM最顯著的特征在于其采用了并行數(shù)據(jù)總線進行傳輸。這種接口通常具備多根地址線與數(shù)據(jù)線,能夠與處理器或?qū)S?b class='flag-5'>邏輯電路直接高效對接,實
    的頭像 發(fā)表于 02-02 15:02 ?439次閱讀
    并行<b class='flag-5'>sram</b>芯片介紹,并行<b class='flag-5'>sram</b>芯片應用場景

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當今的電子設(shè)計領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長。AMD的UltraScale架構(gòu)憑借其創(chuàng)新的技術(shù)
    的頭像 發(fā)表于 12-15 14:35 ?777次閱讀

    RDMA設(shè)計4:技術(shù)需求分析2

    得出具體技術(shù)指標如表1 所示。 表1 高速數(shù)據(jù)傳輸項目技術(shù)指標表 基于以上性能指標,基于 FPGA 的 RoCE v2 IP具有以下特點: (1)基于 IBTA 1.5 協(xié)議規(guī)
    發(fā)表于 11-24 09:09

    FPGA技術(shù)探討:ZYNQ7020核心板的歷程、技術(shù)及國產(chǎn)化

    Xilinx(現(xiàn)為AMD旗下公司)是FPGA技術(shù)的奠基者和全球領(lǐng)導者。 它通過從FPGA到All Programmable SoC(如ZYNQ),再到ACAP(如Versal)的持續(xù)創(chuàng)
    的頭像 發(fā)表于 11-21 16:45 ?1349次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>技術(shù)</b>探討:ZYNQ7020核心板的歷程、<b class='flag-5'>技術(shù)</b>及國產(chǎn)化

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計

    (Shinshu University)研究團隊的最新設(shè)計中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個 LUT + 2 個 CARRY4 塊,關(guān)鍵路徑延遲達到 2.75 ns。這是一次令人印象深刻的工藝優(yōu)化實踐。
    的頭像 發(fā)表于 11-17 09:49 ?3671次閱讀
    使用<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的四位乘法器設(shè)計

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢和應用場景
    的頭像 發(fā)表于 11-14 15:02 ?2827次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA
    的頭像 發(fā)表于 10-22 17:21 ?4594次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實現(xiàn)<b class='flag-5'>SRAM</b>的讀寫測試

    Microchip 23AA04M/23LCV04M 4Mb SPI/SDI/SQI SRAM技術(shù)解析

    (ECC)邏輯,可確保高可靠性。Microchip Technology 23AA04M和23LCV04M 4Mb SPI/SDI/SQI SRAM提供256 x 8位組織,具有用于讀取和寫入的字節(jié)、頁面和順序模式。
    的頭像 發(fā)表于 10-09 11:16 ?1211次閱讀

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計原理圖時需要注意的一些事項,比如flash與FPGA的上電時序。
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?26次下載
    鲜城| 荔波县| 呼和浩特市| 三明市| 沙田区| 巩义市| 新邵县| 汤原县| 海晏县| 五大连池市| 大同市| 靖江市| 瑞安市| 南丹县| 漾濞| 凤庆县| 西丰县| 怀来县| 托克逊县| 左权县| 儋州市| 庐江县| 申扎县| 神农架林区| 惠东县| 遂宁市| 泸定县| 梁河县| 彰化县| 桦甸市| 顺平县| 景洪市| 蒲江县| 理塘县| 武定县| 平阳县| 通海县| 三穗县| 垫江县| 湟中县| 芷江|