日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎么在Vitis加速設(shè)計(jì)中為Kernel創(chuàng)建面積約束

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 作者:Hong Han ? 2021-06-18 10:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文來自賽靈思高級(jí)產(chǎn)品應(yīng)用工程師 Hong Han

Alveo系列開發(fā)板上的平臺(tái)其實(shí)是一個(gè)DFX設(shè)計(jì)的靜態(tài)部分,在Vitis 統(tǒng)一軟件平臺(tái)中使用Alveo系列開發(fā)板設(shè)計(jì)加速Kernel, 最終這些Kernel的邏輯會(huì)在分布在DFX設(shè)計(jì)的動(dòng)態(tài)區(qū)域。

本篇將介紹如何為Kernel的邏輯做floorplan(畫Pblock),人為控制Kernel邏輯的布局。

我們以經(jīng)典Example design“Vector Addition” 為例:

1. 打開Vitis 2020.2,創(chuàng)建新的 Application Project

File -》 New -》 Application project

2. 選擇xilinx_u200_qdma_201910_1平臺(tái) (本篇討論的方法不局限于某個(gè)具體平臺(tái))

3. 選擇打開Example Design “Vector Addition”

4. 對(duì)Hardware Flow 在Link階段設(shè)置 “-R2”,然后Build

此處report level 選擇-R2:VPL(Vitis Platform link) 過程輸出更多中間文件, 后續(xù)我們會(huì)用到畫Kernel Pblock所需要的opt.dcp

5. 不用等到生成xclbin文件,VPL完成opt_design步驟之后我們就能看到XX_opt.dcp 文件。

XX_opt .dcp 所在目錄及文件名:

vitis_pblock_u200/vadd_test_system_hw_link/Hardware/binary_container_1.build/link/vivado/vpl/prj/prj.runs/impl_1

pfm_top_wrapper_opt.dcp

6. 把這個(gè)XX_opt.dcp拷貝到另外的目錄,并用Vivado打開這個(gè)dcp 文件

7. 查看已有的Pblock。主菜單 Window -》 Physical Constraints

在這個(gè)視圖可以看到平臺(tái)已經(jīng)為動(dòng)態(tài)區(qū)域在各個(gè)SLR中設(shè)置了相應(yīng)的Pblock, 而且需要注意的是,設(shè)計(jì)中已有的Pblock是有層級(jí)關(guān)系的

例如:pblock_dynamic_region 包含三個(gè)下級(jí)pblock:

pblock_dynamic_SLR0,

pblock_dynamic_SLR1,

pblock_dynamic_SLR2,

提醒:不同平臺(tái)SLR的數(shù)目也可能是不同的。 不同平臺(tái)中自帶pblock的名字有差異是正常的。 需要用戶自己觀察。

為Kernel模塊生成的Pblock應(yīng)該是pblock_dynamic_SLR0 這一級(jí)Pblock 的子模塊, 工具支持把同一個(gè)Kernel的不同部分放置到多個(gè)SLR中,用戶需要保證跨SLR路徑的時(shí)序。

8. 為Kernel模塊畫Pblock

在這里嘗試把Kernel 放置在pblock_dynamic_SLR0所屬的中心區(qū)域

《1》。 在Vivado的Netlist View中選中Kernel 模塊

例子中的模塊名是 pfm_top_i/dynamic_region/krnl_vadd_1

《2》。 可以在Cells properties 窗口看到這個(gè)模塊當(dāng)前所屬的Pblock是pblock_dynamic_region

《3》。 點(diǎn)擊Device 視圖中的“Draw Pblock” 按鈕, 在Device視圖上原有pblock_dynamic_SLR0的范圍內(nèi)畫一個(gè)方框,新畫的Pblock所覆蓋面積要被原Pblock完全包含。 畫完之后還可以選中Pblock微調(diào)Pblock的邊界,同時(shí)為了不影響原來Pblock的結(jié)構(gòu),在TCL CONSOLE中用以下命令把新Pblock的Parent Pblock設(shè)置成pblock_dynamic_SLR0:

set_property PARENT pblock_dynamic_SLR0 [get_pblocks pblock_krnl_vadd_1]

《4》。 再看Kernel 模塊的Pblock屬性,已經(jīng)變?yōu)閜block_krnl_vadd_1

《5》 在TCL CONSOLE中會(huì)打印出了畫pblock相應(yīng)的約束,我們可以將這些約束拷貝到一個(gè)新的tcl文件中保存。

(在這里保存到kernel_pblock.tcl)

《6》 看下更新的Pblock結(jié)構(gòu),新生成的pblock_krnl_vadd_1 是pblock_dynamic_SLR0的Child Pblock

《7》 繼續(xù)在TCL CONSOLE執(zhí)行 place_design 命令完成布局

理論上這一步可以跳過,如果你確信你畫的Pblock沒有問題的話。

《8》 完成place_design之后,可以觀察一下Kernel 的資源在Device 上的實(shí)際分布情況

可以看到Kernel的邏輯全部都分布在剛才所畫的Pblock 區(qū)域內(nèi)

9. 在Vitis的link階段做以下設(shè)置,使之前保存的畫Pblock的命令在VPL(Vitis Platform link) 的place_design步驟執(zhí)行之前生效

--vivado.prop run.impl_1.STEPS.PLACE_DESIGN.TCL.PRE=XX/kernel_pblock.tcl

10. 重新build Vitis 的Hardware flow, 之前加入的命令就會(huì)生效。

總結(jié): 這就是一個(gè)簡單的為Kernel邏輯創(chuàng)建面積約束(Pblock)的過程, 實(shí)際用戶也可以為Kernel的子模塊創(chuàng)建Pblock,這方面工具沒有限制

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2208

    瀏覽量

    131981
  • TCL
    TCL
    +關(guān)注

    關(guān)注

    11

    文章

    1816

    瀏覽量

    91843
  • DFx
    DFx
    +關(guān)注

    關(guān)注

    0

    文章

    36

    瀏覽量

    11175

原文標(biāo)題:開發(fā)者分享 | 如何在Vitis加速設(shè)計(jì)中為Kernel創(chuàng)建面積約束

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何使用AMD Vitis硬件環(huán)功能運(yùn)行Vitis子系統(tǒng)設(shè)計(jì)

    到目前為止,本文關(guān)于 AMD Versal AIE 驗(yàn)證和 AMD Vitis 新的驗(yàn)證功能的研究,所有內(nèi)容都基于仿真完成。
    的頭像 發(fā)表于 04-02 10:29 ?7425次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b>硬件<b class='flag-5'>在</b>環(huán)功能運(yùn)行<b class='flag-5'>Vitis</b>子系統(tǒng)設(shè)計(jì)

    電壓放大器主動(dòng)約束層阻尼板研究測(cè)試的應(yīng)用

    主動(dòng)約束層阻尼結(jié)構(gòu)采用壓電或其他智能材料取代經(jīng)典約束層阻尼結(jié)構(gòu)約束層,并通過引入主動(dòng)控制系統(tǒng),進(jìn)一步增強(qiáng)約束阻尼層對(duì)振動(dòng)能量的耗散能力。
    的頭像 發(fā)表于 03-09 14:33 ?186次閱讀
    電壓放大器<b class='flag-5'>在</b>主動(dòng)<b class='flag-5'>約束</b>層阻尼板研究測(cè)試<b class='flag-5'>中</b>的應(yīng)用

    Vivado時(shí)序約束invert參數(shù)的作用和應(yīng)用場(chǎng)景

    Vivado的時(shí)序約束,-invert是用于控制信號(hào)極性的特殊參數(shù),應(yīng)用于時(shí)鐘約束(Clock Constraints)和延遲約束(De
    的頭像 發(fā)表于 02-09 13:49 ?456次閱讀
    Vivado時(shí)序<b class='flag-5'>約束</b><b class='flag-5'>中</b>invert參數(shù)的作用和應(yīng)用場(chǎng)景

    光譜成像技術(shù)作物面積統(tǒng)計(jì)的應(yīng)用

    、受天氣影響大、細(xì)節(jié)識(shí)別能力有限等痛點(diǎn)。尤其作物生長早期、品種混雜區(qū)域或地形復(fù)雜地區(qū),傳統(tǒng)手段難以實(shí)現(xiàn)快速、精準(zhǔn)、大面積的動(dòng)態(tài)監(jiān)測(cè)。 光譜成像技術(shù)的出現(xiàn),作物面積統(tǒng)計(jì)提供了革命性的
    的頭像 發(fā)表于 12-05 10:44 ?461次閱讀
    光譜成像技術(shù)<b class='flag-5'>在</b>作物<b class='flag-5'>面積</b>統(tǒng)計(jì)<b class='flag-5'>中</b>的應(yīng)用

    如何在AMD Vitis Unified IDE中使用系統(tǒng)設(shè)備樹

    您將在這篇博客中了解系統(tǒng)設(shè)備樹 (SDT) 以及如何在 AMD Vitis Unified IDE 中使用 SDT 維護(hù)來自 XSA 的硬件元數(shù)據(jù)。本文還講述了如何對(duì) SDT 進(jìn)行操作,以便在 Vitis Unified IDE
    的頭像 發(fā)表于 11-18 11:13 ?3355次閱讀
    如何在AMD <b class='flag-5'>Vitis</b> Unified IDE中使用系統(tǒng)設(shè)備樹

    AMD Vitis AI 5.1測(cè)試版現(xiàn)已開放下載

    AMD Vitis AI 5.1全新發(fā)布——新增了對(duì) AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元( NPU )的支持。Vitis AI 包含優(yōu)化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺(tái)上實(shí)現(xiàn)可擴(kuò)展的高性能推理。
    的頭像 發(fā)表于 11-08 09:24 ?1470次閱讀

    AMD Vitis AI 5.1測(cè)試版發(fā)布

    AMD Vitis AI 5.1全新發(fā)布——新增了對(duì) AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元 (NPU) 的支持。Vitis AI 包含優(yōu)化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺(tái)上實(shí)現(xiàn)可擴(kuò)展的高性能推理。
    的頭像 發(fā)表于 10-31 12:46 ?1022次閱讀

    如何在AMD Vitis Unified 2024.2連接到QEMU

    本篇文章我們將學(xué)習(xí)如何在 AMD Vitis Unified 2024.2 連接到 QEMU。 這是本系列的第 2 篇博文。要了解如何設(shè)置和使用 QEMU + 協(xié)同仿真,請(qǐng)參閱開發(fā)者分享|
    的頭像 發(fā)表于 08-06 17:24 ?2021次閱讀
    如何在AMD <b class='flag-5'>Vitis</b> Unified 2024.2<b class='flag-5'>中</b>連接到QEMU

    如何在Unified IDE創(chuàng)建視覺庫HLS組件

    組件開始,該組件可以導(dǎo)出 XO 文件用于 Vitis 系統(tǒng)工程;這與“自上而下的流程”相反,后者從 Vitis 工程開始,然后將 HLS 組件導(dǎo)入該工程。我們將創(chuàng)建視覺庫示例“re
    的頭像 發(fā)表于 07-02 10:55 ?1700次閱讀
    如何在Unified IDE<b class='flag-5'>中</b><b class='flag-5'>創(chuàng)建</b>視覺庫HLS組件

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 AMD Vitis Unifie
    的頭像 發(fā)表于 06-20 10:06 ?2598次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE<b class='flag-5'>創(chuàng)建</b>HLS組件

    高壓放大器粒子加速器研究的應(yīng)用

    粒子加速器是現(xiàn)代科學(xué)研究不可或缺的大型實(shí)驗(yàn)裝置,廣泛應(yīng)用于物理學(xué)、化學(xué)、材料科學(xué)、生物學(xué)等多個(gè)領(lǐng)域。其核心原理是利用電場(chǎng)和磁場(chǎng)對(duì)帶電粒子進(jìn)行加速約束,使粒子達(dá)到極高的能量,從而為研
    的頭像 發(fā)表于 06-19 17:09 ?723次閱讀
    高壓放大器<b class='flag-5'>在</b>粒子<b class='flag-5'>加速</b>器研究<b class='flag-5'>中</b>的應(yīng)用

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個(gè) HLS IP,通過 AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫回存儲(chǔ)器。接著會(huì)在 AMD Vivado Design Suite 設(shè)計(jì)中使用此 HLS IP,并使用嵌入式
    的頭像 發(fā)表于 06-13 09:50 ?2295次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> HLS<b class='flag-5'>創(chuàng)建</b>HLS IP

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時(shí)序約束工具開發(fā)商

    精彩看點(diǎn) 此次收購將幫助系統(tǒng)級(jí)芯片 (SoC) 設(shè)計(jì)人員通過經(jīng)市場(chǎng)檢驗(yàn)的時(shí)序約束管理能力來加速設(shè)計(jì),并提高功能約束和結(jié)構(gòu)約束的正確性 ? 西門子宣布 收購 Excellicon 公司
    的頭像 發(fā)表于 05-20 19:04 ?1868次閱讀
    西門子再收購EDA公司  西門子宣布收購Excellicon公司  時(shí)序<b class='flag-5'>約束</b>工具開發(fā)商

    PCB Layout 約束管理,助力優(yōu)化設(shè)計(jì)

    本文重點(diǎn)PCBlayout約束管理設(shè)計(jì)的重要性Layout約束有助避免一些設(shè)計(jì)問題設(shè)計(jì)可以使用的不同
    的頭像 發(fā)表于 05-16 13:02 ?1228次閱讀
    PCB Layout <b class='flag-5'>約束</b>管理,助力優(yōu)化設(shè)計(jì)

    為什么SDK 1.3.5創(chuàng)建的配置文件是SDK 1.3.4創(chuàng)建的 打不開?

    為什么 SDK 1.3.5 創(chuàng)建的配置文件是 SDK 1.3.4 創(chuàng)建的 打不開?
    發(fā)表于 05-13 07:22
    南华县| 鄂托克旗| 洛宁县| 泾阳县| 沽源县| 连南| 湾仔区| 安岳县| 九寨沟县| 迭部县| 荔浦县| 宜兴市| 西乌| 颍上县| 略阳县| 婺源县| 花莲县| 绩溪县| 陕西省| 文水县| 麻城市| 哈尔滨市| 威信县| 景宁| 柳林县| 孙吴县| 惠安县| 读书| 德格县| 蒲城县| 共和县| 敦煌市| 华宁县| 中江县| 社旗县| 凤台县| 石泉县| 绍兴市| 北票市| 北流市| 镇沅|