日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

簡述FPGA時鐘約束時鐘余量超差解決方法

FPGA設計論壇 ? 來源:Chinaunix ? 作者:sunhenu ? 2021-10-11 14:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在設計FPGA項目的時候,對時鐘進行約束,但是因為算法或者硬件的原因,都使得時鐘約束出現(xiàn)超差現(xiàn)象,接下來主要就是解決時鐘超差問題,主要方法有以下幾點。

第一:換一個速度更快點的芯片,altera公司的cyclone系列FPGA,有6,7,8速度等級的,8的最慢,6的最快,或者cyclone系統(tǒng)4,5更快的芯片,當然了成本會增加些的。

第二:盡量避免在FPGA中做乘法和除法的運算,除非這個FPGA有硬件乘法器。我使用的這個FPGA沒有硬件乘法器,我就盡量利用左移或者右移來做乘法和除法運算。

c7ccd63c-2a45-11ec-82a8-dac502259ad0.jpg

第三:重新分配一下IO管腳,這樣在布局布線的時候,會提高一定程度的時鐘余量。下圖是調(diào)整IO分配以后,時鐘余量提高了0.2ns。

c82ede40-2a45-11ec-82a8-dac502259ad0.jpg

c8a7aa46-2a45-11ec-82a8-dac502259ad0.jpg

第四:就是看看超差的那個線路,增加一些中間寄存器,或者使用流水線技術,就是將組合邏輯和時序邏輯分開,大的時序邏輯,盡量優(yōu)化成由很多小的時序邏輯組成一個大的時序邏輯?;蛘吒?a target="_blank">程序代碼,更該算法。到這一步就是沒有辦法的辦法了。

第五:有些時候在程序中加入一些和項目不相關的代碼,也可以提高正常程序的時鐘約束余量,估計是不相關代碼擠占了一些邏輯單元,使得正常程序在布局布線的時候,選擇了其他路徑吧。這個辦法不固定,瞎貓碰死耗子的事情。

主要就是這幾種方法了,首先要選好芯片,這是最重要的,不然為了省成本,最后發(fā)現(xiàn)芯片速度不夠,很煩人的。

最后提一下有些網(wǎng)友提到FPGA發(fā)熱厲害的現(xiàn)象,看看你在項目中是不是將unused pin 接地了,這樣芯片會發(fā)熱,最好將unused pin 微上拉,或者設置為輸入即可。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1664

    文章

    22509

    瀏覽量

    639519
  • 芯片
    +關注

    關注

    463

    文章

    54463

    瀏覽量

    469663
  • 乘法器
    +關注

    關注

    9

    文章

    221

    瀏覽量

    38951

原文標題:FPGA時鐘約束時鐘余量超差解決方法

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    使用DDR4時鐘架構

    使用DDR4這個IP核時,時鐘如何架構十分關鍵,DDR4 IP對時鐘有特殊的要求,可以是時鐘也可以是No buffer的單端時鐘,在IP
    的頭像 發(fā)表于 04-10 13:59 ?233次閱讀
    使用DDR4<b class='flag-5'>時鐘</b>架構

    IEEE1588從時鐘模塊 ptp時鐘源 1588V2時鐘發(fā)貨視頻

    時鐘模塊
    jf_47371611
    發(fā)布于 :2026年04月08日 16:41:29

    淺談FPGA時鐘輸入要求

    Virtex-7 FPGA時鐘輸入主要通過其全局時鐘緩沖器(BUFG、BUFH等)和時鐘管理模塊(MMCM、PLL)來處理。對輸入時鐘的要
    的頭像 發(fā)表于 03-25 15:26 ?945次閱讀

    深入剖析 CDCLVP215:低電壓雙分 1:5 LVPECL 時鐘驅(qū)動器

    深入剖析 CDCLVP215:低電壓雙分 1:5 LVPECL 時鐘驅(qū)動器 在電子設計領域,時鐘驅(qū)動器是確保系統(tǒng)時鐘信號穩(wěn)定、準確傳輸?shù)年P鍵組件。今天,我們將詳細探討 Texas
    的頭像 發(fā)表于 02-09 16:30 ?264次閱讀

    輸入引腳時鐘約束_Xilinx FPGA編程技巧-常用時序約束詳解

    基本的約束方法 為了保證成功的設計,所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為: 輸入路徑(Input Path),使用輸入約束 寄存器到寄存器路徑
    發(fā)表于 01-16 08:19

    鐵路時鐘系統(tǒng)介紹、時鐘系統(tǒng)、授時服務器

    時鐘系統(tǒng)
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月12日 17:39:23

    E203軟核提高CPU時鐘頻率方法

    運行時,無法達到100MHZ的時鐘速度,超過33MHZ左右就會出現(xiàn)時序約束違例。 因此我們通過修改IP_MMCM中的16MHZ的clk輸出,將其修改為32MHZ,重新綜合,實現(xiàn),燒寫到FPGA。即可
    發(fā)表于 10-29 06:19

    板子的時鐘如何正確地轉(zhuǎn)化為單端

    ,將輸入信號設置為diff,即為分含義 但是這種方法,最后通過約束之后得到的時序是有問題的。一種正確的解決方法如下 解決方法② 使用IB
    發(fā)表于 10-27 07:29

    E203移植genesys2(時鐘板)生成比特流文件全過程

    是100Mhz,輸入選擇單時鐘源,輸出只需要16Mhz。 添加完ip和自定義的分頻文件之后記得在system.v中例化。 4.設置頭文件與注釋 添加`define FPGA_SOURCE 5.修改約束
    發(fā)表于 10-27 07:16

    ?CDCLVP215 低電壓雙分1:5 LVPECL時鐘驅(qū)動器技術文檔總結

    CDCLVP215時鐘驅(qū)動器將兩倍的一對時鐘對LVPECL(CLKA、CLKB)分配給5對分LVPECL時鐘(QA0..QA4、QB0
    的頭像 發(fā)表于 09-18 10:20 ?825次閱讀
    ?CDCLVP215 低電壓雙<b class='flag-5'>差</b>分1:5 LVPECL<b class='flag-5'>時鐘</b>驅(qū)動器技術文檔總結

    LMK1D1208P LVDS時鐘緩沖器技術解析

    Texas Instruments LMK1D1208P 8通道輸出LVDS時鐘緩沖器將兩個中的一個可選時鐘輸入(IN0和IN1)分配給八對分LVDS時鐘輸出(OUT0至OUT7)。
    的頭像 發(fā)表于 09-18 09:52 ?981次閱讀
    LMK1D1208P LVDS<b class='flag-5'>時鐘</b>緩沖器技術解析

    指針式時鐘 單面網(wǎng)絡子鐘

    時鐘
    jf_47371611
    發(fā)布于 :2025年09月12日 13:38:52

    HAC00304QN型低抖動時鐘緩沖器發(fā)布

    HAC00304QN是一款2.1 GHz、4路輸出的高性能時鐘扇出緩沖器,輸入時鐘可從兩個通用輸入和一個晶體輸入中選擇。所選定的輸入時鐘被分配到三組輸出,包含兩組2個
    的頭像 發(fā)表于 07-13 15:27 ?848次閱讀
    HAC00304QN型低抖動<b class='flag-5'>差</b>分<b class='flag-5'>時鐘</b>緩沖器發(fā)布

    分晶振在高速 FPGA 上的應用

    分晶振在高速 FPGA 設計中具有非常重要的應用,尤其是在對時鐘精度、抗干擾能力、信號完整性要求高的系統(tǒng)中
    的頭像 發(fā)表于 07-11 14:24 ?1145次閱讀
    <b class='flag-5'>差</b>分晶振在高速 <b class='flag-5'>FPGA</b> 上的應用

    晶振頻偏?這5個核心因素正在悄悄改變你的時鐘精度

    在電子設備中,晶振作為時鐘信號的核心部件,其精度直接影響著整個系統(tǒng)的穩(wěn)定性和可靠性。然而,晶振頻偏的問題卻時常出現(xiàn),嚴重影響設備的正常工作。 一、溫度漂移:晶振頻率的"溫度敏感癥" 在晶振
    的頭像 發(fā)表于 05-22 15:22 ?1198次閱讀
    晶振頻偏<b class='flag-5'>超</b><b class='flag-5'>差</b>?這5個核心因素正在悄悄改變你的<b class='flag-5'>時鐘</b>精度
    修武县| 崇礼县| 巧家县| 三都| 呼玛县| 汾西县| 科技| 花莲市| 松桃| 永川市| 霍邱县| 缙云县| 古交市| 樟树市| 景谷| 方山县| 淳安县| 武冈市| 岗巴县| 兴海县| 行唐县| 库车县| 唐山市| 永昌县| 藁城市| 聊城市| 棋牌| 大连市| 米泉市| 新丰县| 正安县| 无棣县| 西贡区| 西平县| 东台市| 定安县| 固阳县| 收藏| 拜泉县| 思南县| 疏附县|