日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何根據(jù)Versal ACAP架構(gòu)的描述來使用XPE

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-10-28 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對于任何一項(xiàng)設(shè)計(jì),要想盡可能實(shí)現(xiàn)最低的功率包絡(luò),都需要在設(shè)計(jì)周期早期準(zhǔn)確估算功耗。早期估算有助于選擇合適的器件、充分發(fā)揮架構(gòu)優(yōu)勢、更改設(shè)計(jì)拓?fù)?,以及使用不?IP 塊。在設(shè)計(jì)階段早期妥善權(quán)衡取舍,可以幫助用戶在滿足規(guī)格要求的同時,將自身產(chǎn)品更快速推向市場。

本文檔旨在介紹如何根據(jù) Versal ACAP 架構(gòu)的描述來使用 Xilinx Power Estimator (XPE)。

UG1275

賽靈思提供了 2 種類型的功耗估算工具:通常用于在設(shè)計(jì)實(shí)現(xiàn)之前進(jìn)行估算的 XPE,以及準(zhǔn)確性更高、適合在設(shè)計(jì)實(shí)現(xiàn)期間使用的 Vivado Report Power。二者都包含豐富的功能,能夠助力創(chuàng)建低功耗 ACAP 設(shè)計(jì)。

針對整個設(shè)計(jì)周期內(nèi)的各種功耗難題,賽靈思建議采用如下功耗方法論 (Power Methodology) 解決。

在工程的概念設(shè)計(jì)和架構(gòu)探索階段,利用有限的設(shè)計(jì)架構(gòu)詳情來評估功耗預(yù)算至關(guān)重要。XPE 可以解決大部分早期功耗估算難題。它通常適用于工程的預(yù)設(shè)計(jì)和預(yù)實(shí)現(xiàn)階段,有助于根據(jù)應(yīng)用的具體需求進(jìn)行架構(gòu)評估、器件選擇、選擇合適的電源組件,以及散熱管理解決方案。

XPE 能夠考量使用者進(jìn)行設(shè)計(jì)的資源使用情況、翻轉(zhuǎn)率、I/O 負(fù)載和其它各種因素。通過將這些因素與器件模型相結(jié)合,即可計(jì)算估算的配電功耗。

保證有效執(zhí)行功耗估算的設(shè)計(jì)注意事項(xiàng)

XPE 中的設(shè)計(jì)輸入分類為以下 3 個類別:

● 設(shè)計(jì)創(chuàng)建:設(shè)計(jì)創(chuàng)建表示手動輸入功耗估算,隨后開始依次選擇正確的器件、散熱條件規(guī)格以及更重要的是,配置平臺管理控制器。完成設(shè)計(jì)配置后,使用“快速估算 (Quick Estimate)”和“IP 管理器 (IP Manager)”來創(chuàng)建設(shè)計(jì),然后在各塊工作表上進(jìn)行優(yōu)化。

● 設(shè)計(jì)移植:設(shè)計(jì)移植首先需將上一代 XPE 設(shè)計(jì) (.xpe) 導(dǎo)入“匯總 (Summary)”工作表。導(dǎo)入流程僅檢索與 Versal架構(gòu)相關(guān)的數(shù)據(jù),主要是可編程邏輯 (PL) 和處理器系統(tǒng) (PS) 配置。因此,它需要完成器件選擇和配置,以便完成設(shè)計(jì)創(chuàng)建,此外還需要通過 IP Manager 或者通過在塊工作表中手動輸入來添加所需的新的塊。

● 設(shè)計(jì)分析:設(shè)計(jì)分析因 Vivado 中創(chuàng)建的 Versal ACAP 設(shè)計(jì)而異,通過將設(shè)計(jì)分析導(dǎo)入 XPE 即可進(jìn)行進(jìn)一步的分析或后處理。

使用處理器系統(tǒng)工作表

Versal ACAP 將功能豐富的 64 位雙核 Arm Cortex-A72 和雙核 Arm Cortex-R5F 處理器系統(tǒng) (PS)、賽靈思可編程邏輯 (PL) 架構(gòu)以及 AI 引擎 (AI Engine) 全都集成到單一器件內(nèi)。

低功耗域和全功耗域

處理器子系統(tǒng) (PS) 工作表分為 2 個域:低功耗域 (Low Power Domain) 和全功耗域 (Full Power Domain)。這些功耗域可開啟和關(guān)閉。以下圖例分別展示了低功耗域和全功耗域。

處理器和 PLL

Versal 架構(gòu)的 PS 為全功耗域集成了功能豐富的 64 位雙核 Arm Cortex-A72 (APU),并為低功耗域集成了雙核 ArmCortex-R5F (RPU) 處理器系統(tǒng) (PS)。在全功耗域中可使用 APU PLL 來為 Arm Cortex-A72 核、L2 高速緩存、FPD 互連結(jié)構(gòu)和 CCI 生成時鐘。在低功耗域中可使用 RPU PLL 來為 Arm Cortex-R5F 核、TCM、OCM 和 LPD 互連結(jié)構(gòu)生成時鐘。

注:使用 A72 時,必須啟用 L2 高速緩存,XPE 會自動將其啟用并向 FPD 添加電源。

存儲器和 I/O 接口

Arm Cortex-A72 和 Cortex-R5F CPU 系統(tǒng)還包含片上 TCM、OCM 存儲器、L2 高速緩存和豐富的外設(shè)連接接口。

高速緩存一致性互連 (CCI)

所謂 CCI 表示將部分互連和一致性功能組合到一起的塊?!柏?fù)載 (Load)”字段值取決于應(yīng)用,范圍為 0% - 100%。此Load 值與“互連負(fù)載 (Load for Interconnect)”值相同。允許的最大頻率與對應(yīng)速度等級的 APU 頻率范圍相同。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1798

    瀏覽量

    133682
  • XPE
    XPE
    +關(guān)注

    關(guān)注

    0

    文章

    7

    瀏覽量

    11290
  • ACAP
    +關(guān)注

    關(guān)注

    1

    文章

    54

    瀏覽量

    8763

原文標(biāo)題:XPE 助力設(shè)計(jì)早期準(zhǔn)確功耗估算

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD Versal Gen 2開發(fā)實(shí)戰(zhàn)進(jìn)階工坊系列活動即將舉辦

    正式推出 —— AMD Versal Gen 2 開發(fā)實(shí)戰(zhàn)進(jìn)階工坊系列活動即將在上海、蘇州、深圳、廣州、北京等多地舉辦。
    的頭像 發(fā)表于 04-15 11:37 ?433次閱讀

    第二代AMD VERSAL AI EDGE系列全面賦能汽車ADAS系統(tǒng)

    選擇 AMD 自適應(yīng) SoC 和 FPGA 第二代 AMD Versal AI Edge 系列自適應(yīng) SoC 帶來一種高性能單芯片解決方案,為自動駕駛賦能助力。該系列器件配備用于 ISP 等功能
    的頭像 發(fā)表于 03-27 16:30 ?971次閱讀
    第二代AMD <b class='flag-5'>VERSAL</b> AI EDGE系列全面賦能汽車ADAS系統(tǒng)

    AMD Versal CPM5 QDMA Gen4x8 ST Only Performance Design CED示例

    的驅(qū)動程序來運(yùn)行性能測試的步驟。這是 AMD Versal 自適應(yīng) SoC CPM QDMA 端點(diǎn) (EP) 設(shè)計(jì)中可用的預(yù)設(shè)之一。
    的頭像 發(fā)表于 03-23 09:12 ?1505次閱讀
    AMD <b class='flag-5'>Versal</b> CPM5 QDMA Gen4x8 ST Only Performance Design CED示例

    AMD Versal自適應(yīng)SoC中eMMC燒錄/啟動調(diào)試檢查表(上)

    本篇博文提供了有關(guān) AMD Versal 自適應(yīng) SoC 中 eMMC 燒錄和啟動設(shè)置的技巧和指南。它還可用于調(diào)試 eMMC 燒錄/啟動失敗。提交服務(wù)申請個案前,應(yīng)先復(fù)查以下檢查表。
    的頭像 發(fā)表于 03-09 10:24 ?2002次閱讀
    AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC中eMMC燒錄/啟動調(diào)試檢查表(上)

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時鐘設(shè)置以及復(fù)位拓?fù)浣Y(jié)構(gòu)的詳細(xì)信息。
    的頭像 發(fā)表于 01-13 14:04 ?3841次閱讀
    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC的對接

    探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅

    探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅 在電子設(shè)計(jì)的領(lǐng)域中,快速實(shí)現(xiàn)原型設(shè)計(jì)并確保高性能是每一位工程師的追求。AMD XILINX
    的頭像 發(fā)表于 12-15 14:40 ?843次閱讀

    芯源MCU架構(gòu)是不是基本都是ARM架構(gòu)?還有其他的架構(gòu)嗎?

    芯源MCU架構(gòu)是不是基本都是ARM架構(gòu)?還有其他的架構(gòu)嗎?
    發(fā)表于 11-20 06:21

    AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理

    本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準(zhǔn) (BISC) 工作方式的詳細(xì)信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?4444次閱讀

    AMD 7nm Versal系列器件NoC的使用及注意事項(xiàng)

    AMD 7nm Versal系列器件引入了可編程片上網(wǎng)絡(luò)(NoC, Network on Chip),這是一個硬化的、高帶寬、低延遲互連結(jié)構(gòu),旨在實(shí)現(xiàn)可編程邏輯(PL)、處理系統(tǒng)(PS)、AI引擎(AIE)、DDR控制器(DDRMC)、CPM(PCIe/CXL)等模塊之間的高效數(shù)據(jù)交換。
    的頭像 發(fā)表于 09-19 15:15 ?3162次閱讀
    AMD 7nm <b class='flag-5'>Versal</b>系列器件NoC的使用及注意事項(xiàng)

    在AMD Versal自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    在任意設(shè)計(jì)流程中,仿真都是不可或缺的關(guān)鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進(jìn)行確認(rèn)。這篇簡短的博客將介紹如何使用 QEMU + 協(xié)同仿真來對 AMD Versal 自適應(yīng) SoC
    的頭像 發(fā)表于 08-06 17:21 ?2225次閱讀
    在AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強(qiáng)大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8及DMA功能。
    的頭像 發(fā)表于 06-19 09:44 ?2049次閱讀
    基于AMD <b class='flag-5'>Versal</b>器件實(shí)現(xiàn)PCIe5 DMA功能

    AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對 Versal 產(chǎn)品組合的擴(kuò)展,可為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能。
    的頭像 發(fā)表于 06-11 09:59 ?2112次閱讀

    利用AMD VERSAL自適應(yīng)SoC的設(shè)計(jì)基線策略

    您是否準(zhǔn)備將設(shè)計(jì)遷移到 AMD Versal 自適應(yīng) SoC?設(shè)計(jì)基線是一種行之有效的時序收斂方法,可在深入研究復(fù)雜的布局布線策略之前,幫您的 RTL 設(shè)計(jì)奠定堅(jiān)實(shí)的基礎(chǔ)。跳過這些步驟可能會導(dǎo)致
    的頭像 發(fā)表于 06-04 11:40 ?946次閱讀

    Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁面上訪問 AMD Versal 自適應(yīng) SoC 設(shè)計(jì)進(jìn)程。您還可以使用設(shè)計(jì)流程助手來更深入了解設(shè)計(jì)流程,并找到特定于預(yù)期設(shè)計(jì)需求的內(nèi)容。本文檔涵蓋了以下設(shè)計(jì)進(jìn)程:
    的頭像 發(fā)表于 06-03 14:25 ?974次閱讀
    <b class='flag-5'>Versal</b> 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應(yīng)SoC設(shè)計(jì)

    設(shè)計(jì)、編譯、交付,輕松搞定。更快更高效。 Vivado 設(shè)計(jì)套件提供經(jīng)過優(yōu)化的設(shè)計(jì)流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應(yīng) SoC 設(shè)計(jì)。 面向硬件開發(fā)人員的精簡設(shè)計(jì)流程
    的頭像 發(fā)表于 05-07 15:15 ?1511次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開發(fā)完成<b class='flag-5'>Versal</b>自適應(yīng)SoC設(shè)計(jì)
    贵溪市| 丰顺县| 临猗县| 台前县| 莱阳市| 青海省| 双城市| 法库县| 秦安县| 岑溪市| 刚察县| 从江县| 伊宁县| 正阳县| 镇康县| 枞阳县| 塔城市| 安国市| 汕头市| 柯坪县| 深州市| 蕉岭县| 甘泉县| 威远县| 岳池县| 宁远县| 临沂市| 广丰县| 日土县| 建始县| 马山县| 福安市| 望都县| 佛山市| 兰坪| 富裕县| 涿鹿县| 杂多县| 额尔古纳市| 阜城县| 大邑县|