DDR5 系統(tǒng)管理引入了一種全新的邊帶總線,其正式名稱為 JESD403-1 JEDEC 模塊邊帶總線。 DDR5 標(biāo)準(zhǔn)的開發(fā)正由 JEDEC 和 MIPI 聯(lián)盟合作進(jìn)行。
在引入這種全新應(yīng)用的情況下,該應(yīng)用所用到的 SPD 集線器、PMIC 和微控制器需要在確保協(xié)議合規(guī)性的基礎(chǔ)上實現(xiàn)高度集成。 因此,瑞薩開發(fā)了一種結(jié)合瑞薩 SPD5 集線器 SPD5118、瑞薩 PMIC、溫度傳感器和新款瑞薩 RA RA2E2 組的解決方案,以實現(xiàn)符合 JEDEC JESD403 和 MIPI I3C BasicSM 要求的邊帶總線操作。 另一方面,這些關(guān)鍵的瑞薩設(shè)備已通過 MIPI I3C BasicSM 的全面認(rèn)證,并且該系統(tǒng)還能夠向后兼容舊版 JEDEC I2C 實施。
DDR5 DIMM 邊帶總線和主機(jī)總線的簡要架構(gòu)
瑞薩 DDR5 解決方案附帶原型套件,可配合上述的總線和電源布局架構(gòu)使用,并在 RA I3C 總線的前端采用了電平移動電路,以滿足 JESD403-1 的特定總線電壓要求。 客戶可以通過他們的 SDRAM 模塊充分利用此集成套件,從而加速產(chǎn)品發(fā)布計劃。

管理總線協(xié)議
邊帶總線采用特定的結(jié)構(gòu)化尋址方案(如下文簡述)來識別 DIMM 以及 DIMM 上的設(shè)備。 因此,I3C 基礎(chǔ)的 ENTDAA 和基于 PID 的地址計算方案并不需要強(qiáng)制執(zhí)行。 基于此情況,SPD 集線器通過兩個模式處理地址計算和 HID 分配,而 DIMM 上能夠以 I3C 基礎(chǔ)模式運行的設(shè)備應(yīng)為 JEDEC SETHID CCC 和 SETAASA CCC 提供支持。
在 JEDEC I2C 模式中(默認(rèn)通電),通信(以 DIMM 上的設(shè)備為目標(biāo)從屬設(shè)備)由主機(jī)發(fā)出啟動條件開始,后接 7 位從屬地址和一個讀/寫字位。 通信過程中,作為首個接收器的 SPD 集線器將替換尋址 DIMM 的從屬地址的 LSB 3bits(HID)并轉(zhuǎn)發(fā)到本地總線,不包括 0x7E 的廣播地址。 SPD 集線器借助精密電阻檢測 HID/DIMM_ID 并輔助 HID 分配。
JEDEC I3C 模式將一直生效,直至作為邊帶總線上首個接收器的 SPD 集線器接收到 JEDEC SETHID CCC 為止。 一旦集線器檢測到 JEDEC SEHID CCC,集線器便會停止 HID 數(shù)位翻轉(zhuǎn),并將傳入的 7 位從站地址按原樣透明地傳送到本地總線中。 在此操作之后,DIMM 上所有從 SPD 集線器接收 SETHID CCC 的 I3C 設(shè)備應(yīng)更新其靜態(tài)地址分配,并等待 SETAASA CCC 完成地址分配以進(jìn)入 I3C 基礎(chǔ)操作。
下圖對上述兩種模式的操作說明進(jìn)行了匯總。
在收到 JEDEC SETHID CCC 之前,I2C 模式默認(rèn)通電。

接收到 JEDEC SETHID CCC 時進(jìn)入 I3C 模式。

RA2E2 組包含全面通過 MIPI I3C BasicSM 認(rèn)證的 I3C 接口,可向后兼容舊版 JEDEC I2C 實施,設(shè)計師能夠簡化硬件設(shè)計,同時輕松而順暢地實現(xiàn)從舊版 I2C 平臺到 I3C 平臺的轉(zhuǎn)移。
DDR5 ARGB LED 控制實施
RA2E2 組在尺寸僅為 4.00 x 4.00mm 的 24 引腳 HW 四方扁平無引腳 (HWQFN) 封裝中提供 6 通道的通用 PWM 定時器。 借助硬件支持,可以通過最大化可控 ARGB LED 陣列的數(shù)量來拓展照明效果的選項。
演示和驗證
作為 MIPI 聯(lián)盟的成員和較早采用 MIPI I3C Basic SM 和 JEDEC JESD 403-1 的先行者,瑞薩解決方案的邊帶總線運行和協(xié)議合規(guī)性驗證已通過 Prodigy I3C協(xié)議分析器和模擬器完成,可支持 MIPI I3C Basic V1.0, V1.1 規(guī)格。 此外,瑞薩解決方案能夠向后兼容 SM 總線,以滿足英特爾目前對 LED 照明控制的 DDR4 和 DDR5 結(jié)構(gòu)要求,而瑞薩的第三方合作商也將提供包括 H/W、F/W 和 S/W 在內(nèi)的全套解決方案,從而改善整體開發(fā)環(huán)境。

審核編輯:郭婷
-
英特爾
+關(guān)注
關(guān)注
61文章
10332瀏覽量
181211 -
模擬器
+關(guān)注
關(guān)注
2文章
1028瀏覽量
45881 -
DDR5
+關(guān)注
關(guān)注
1文章
487瀏覽量
25832
發(fā)布評論請先 登錄
探索ADATA工業(yè)級DDR5 SO - DIMM內(nèi)存模塊:高性能與穩(wěn)定性的完美結(jié)合
探索ADATA工業(yè)級DDR5 U - DIMM內(nèi)存模塊:性能與應(yīng)用的完美結(jié)合
RA2E2微控制器:低功耗與高性能的完美結(jié)合
NV34C04:適用于DDR4 DIMM的4-Kb EEPROM串行SPD芯片
74SSTUB32868:DDR2注冊DIMM的理想緩沖器
74SSTUB32868:DDR2 注冊 DIMM 中的關(guān)鍵利器
【RA-Eco-RA2E1-V1.0開發(fā)板試用】編寫代碼使雙LED燈閃爍
探索Renesas FPB - RA2E2快速原型開發(fā)板:硬件設(shè)計與應(yīng)用指南
Amphenol ICC DDR5 SO - DIMM連接器:高速高密度的理想之選
TE Connectivity DDR5 DIMM插槽技術(shù)解析與應(yīng)用指南
DDR5 設(shè)計指南(一):DDR5 VS LPDDR5
具有 PWM 控制功能的高效 1x/1.5x/2x 模式電荷泵,適用于白光 LED 應(yīng)用 skyworksinc
漲價!部分DDR4與DDR5價差已達(dá)一倍!
瑞薩RA單片機(jī)在e2 studio環(huán)境下printf編譯出錯的問題解析
雷卯TVS和fuse助力DDR5 R-DIMM模組滿足JEDEC新靜電要求
RA2E2單片機(jī)組適用于DDR5 DIMM LED的控制應(yīng)用
評論