日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于SelectIO的高速ADC時(shí)序?qū)崿F(xiàn)

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-05-18 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

基于SelectIO的高速ADC時(shí)序?qū)崿F(xiàn)

引言

??本文通過以高速ADS42LB69芯片為例進(jìn)行實(shí)戰(zhàn),利用SelectIO IP快速快速高效完成驅(qū)動(dòng)的生成。關(guān)于SelectIO IP的使用,可以參考。

ADS42LB69

芯片簡(jiǎn)介

??ADS42LB49和ADS42LB69是高線性度、雙通道、14 和 16 位 250MSPS 模式轉(zhuǎn)換器 (ADC) 系列,支持 DDR 和 QDR LVDS 輸出接口。已緩沖模擬輸入在大大減少采樣保持毛刺脈沖能量的同時(shí),在寬頻率范圍內(nèi)提供統(tǒng)一的輸入阻抗。采樣時(shí)鐘分頻器可實(shí)現(xiàn)更靈活的系統(tǒng)時(shí)鐘 架構(gòu)設(shè)計(jì)。ADS42LBx9 以低功耗在寬輸入頻率范圍內(nèi) 提供出色的無雜散動(dòng)態(tài)范圍 (SFDR)。

40df0cee-d648-11ec-bce3-dac502259ad0.pngADS42LB69功能框圖
雙通道
14和16位分辨率
最大時(shí)鐘速率:250MSPS 
支持高阻抗輸入的模擬輸入緩沖器
支持1分頻,2分頻和4分頻的靈活輸入時(shí)鐘緩沖器
2VPP和2.5VPP差分滿量程輸入(SPI可編程)
雙倍數(shù)據(jù)速率(DDR)或四倍數(shù)據(jù)速率(QDR)低壓差分信令(LVDS)接口
功耗:820mW/通道
間隙抖動(dòng):85 fs 
通道隔離:100dB

參數(shù)配置

??用戶可以根據(jù)自己的需求將數(shù)據(jù)接口通過SPI配置成QDRDDR接口。在進(jìn)行數(shù)據(jù)驗(yàn)證時(shí),也可以使用測(cè)試模式,對(duì)收發(fā)數(shù)據(jù)進(jìn)行驗(yàn)證以保證系統(tǒng)的正確性。另外,還可以對(duì)輸入時(shí)鐘進(jìn)行延時(shí)調(diào)節(jié)或者通過SelectIO的delay、delayctrl功能對(duì)時(shí)鐘信號(hào)進(jìn)行微調(diào),以滿足時(shí)序要求。此方面不是本文重點(diǎn),不做展開,更多內(nèi)容參考官方data sheet。

4121b242-d648-11ec-bce3-dac502259ad0.pngSPI時(shí)序

引腳

??從下圖可以看到,數(shù)據(jù)接口引腳采用1.8V供電,故數(shù)據(jù)接口為差分1.8V。417b0dd8-d648-11ec-bce3-dac502259ad0.png

41a4b12e-d648-11ec-bce3-dac502259ad0.png數(shù)據(jù)端口信號(hào)

接口時(shí)序

??下圖為ADS42LB69的DDR模式時(shí)序圖,從圖中可以看出有1對(duì)時(shí)鐘接口,兩個(gè)8對(duì)數(shù)據(jù)接口(DA與DB),每對(duì)數(shù)據(jù)接口分別在時(shí)鐘的上升沿與下降沿采樣,經(jīng)過一個(gè)時(shí)鐘周期可以捕獲16位數(shù)據(jù)。

41bdb2d2-d648-11ec-bce3-dac502259ad0.pngADS42LB69的DDR模式時(shí)序圖

SelectIO GUI配置

??根據(jù)以上對(duì)ads42lb69的了解,就可以輕松的配置SelectIO IP的GUI界面了。

首先時(shí)鐘接口與數(shù)據(jù)接口都是input,該時(shí)鐘信號(hào)與RF模塊時(shí)鐘必須保持同源,以保證系統(tǒng)的相性。由于ads42lb69采用DDR模式,且所有數(shù)據(jù)引腳都是并行,所以不選擇串并轉(zhuǎn)換器SERDES。

421accb0-d648-11ec-bce3-dac502259ad0.pngData Bus Setup界面

??由于數(shù)據(jù)時(shí)鐘來源于ads42lb69引腳,故選擇外部時(shí)鐘,而非FPGA內(nèi)部時(shí)鐘。

4237ac4a-d648-11ec-bce3-dac502259ad0.pngClock Setup界面

??在實(shí)際處理高速數(shù)據(jù)時(shí),往往存在由于布局布線導(dǎo)致的數(shù)據(jù)引腳之間的延時(shí)不相同,可以通過在每個(gè)數(shù)據(jù)引腳添加idelay、delayctrl模塊對(duì)齊進(jìn)行微調(diào)?;蛘?,存在數(shù)據(jù)引腳與時(shí)鐘引腳之間不對(duì)齊,通常對(duì)時(shí)鐘引腳添加idelay、delayctrl模塊對(duì)其進(jìn)行微調(diào)。

42692158-d648-11ec-bce3-dac502259ad0.pngData And Clock Delay界面

??IP生成之后,通過右擊選擇Open IP Example Design進(jìn)行仿真以加強(qiáng)理解,在線DEBUG調(diào)試延時(shí)模塊,以達(dá)到設(shè)計(jì)要求。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54463

    瀏覽量

    469730
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7950

    瀏覽量

    557024
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    411

    瀏覽量

    39020

原文標(biāo)題:基于SelectIO的高速ADC時(shí)序?qū)崿F(xiàn)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MAX153:高速8位ADC的卓越之選

    方面表現(xiàn)卓越,適用于多種應(yīng)用場(chǎng)景。 文件下載: MAX153.pdf 一、產(chǎn)品概述 MAX153是一款高速、與微處理器(μP)兼容的8位模擬 - 數(shù)字轉(zhuǎn)換器(ADC)。它采用半閃存技術(shù),實(shí)現(xiàn)了660ns的轉(zhuǎn)換時(shí)間,采樣率高達(dá)1M
    的頭像 發(fā)表于 04-09 10:40 ?237次閱讀

    12 位高速 ADC AD9432:性能剖析與應(yīng)用指南

    12 位高速 ADC AD9432:性能剖析與應(yīng)用指南 在電子設(shè)計(jì)領(lǐng)域,高速、高精度的模數(shù)轉(zhuǎn)換器(ADC)是實(shí)現(xiàn)信號(hào)處理和數(shù)據(jù)采集的關(guān)鍵組件
    的頭像 發(fā)表于 04-02 17:05 ?502次閱讀

    技術(shù)資訊 I AiPT與AiDT,高速設(shè)計(jì)的時(shí)序雙引擎

    仿真驗(yàn)證,耗時(shí)耗力;稍有疏忽就會(huì)引發(fā)信號(hào)畸變、時(shí)序違例、眼圖劣化等問題,后期返工成本極高,更是嚴(yán)重拖慢項(xiàng)目交付周期。針對(duì)高速設(shè)計(jì)的時(shí)序調(diào)諧痛點(diǎn),CadenceAl
    的頭像 發(fā)表于 04-01 16:33 ?1988次閱讀
    技術(shù)資訊 I AiPT與AiDT,<b class='flag-5'>高速</b>設(shè)計(jì)的<b class='flag-5'>時(shí)序</b>雙引擎

    12 位高速 ADC:AD9634 深度剖析與應(yīng)用指南

    12 位高速 ADC:AD9634 深度剖析與應(yīng)用指南 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,高速、高精度的模數(shù)轉(zhuǎn)換器(ADC)對(duì)于實(shí)現(xiàn)高性能的信號(hào)處理至關(guān)
    的頭像 發(fā)表于 03-31 11:10 ?207次閱讀

    AD4087:高速低噪SAR ADC的卓越之選

    AD4087:高速低噪SAR ADC的卓越之選 在電子設(shè)計(jì)領(lǐng)域,一款高性能的模數(shù)轉(zhuǎn)換器(ADC)對(duì)于實(shí)現(xiàn)精準(zhǔn)的數(shù)據(jù)采集至關(guān)重要。AD4087作為一款14位、20 MSPS的逐次逼近寄存
    的頭像 發(fā)表于 03-25 11:20 ?198次閱讀

    FPGA時(shí)序收斂的痛點(diǎn)與解決之道——從一次高速接口調(diào)試談起

    高速DDR接口調(diào)試,讓我深刻體會(huì)到,時(shí)序問題遠(yuǎn)不止“跑慢一點(diǎn)”那么簡(jiǎn)單,它涉及器件結(jié)構(gòu)、時(shí)鐘特性、約束策略和工具理解的方方面面。 一、問題的浮現(xiàn):看似正確的設(shè)計(jì)為何時(shí)序違例? 某項(xiàng)目需要實(shí)現(xiàn)
    的頭像 發(fā)表于 03-11 11:43 ?352次閱讀

    高速ADC:CBM14AD125Q

    ADC
    芯佰微電子
    發(fā)布于 :2026年01月09日 15:01:44

    用于窄帶匹配高速射頻ADC的全新方法

    本期,為大家?guī)淼氖恰队糜谡瓗ヅ?b class='flag-5'>高速射頻 ADC 的全新方法》,介紹了一種用于窄帶匹配高速射頻 ADC 的全新方法,以解決高中間頻率系統(tǒng)中 ADC
    的頭像 發(fā)表于 01-04 15:56 ?7799次閱讀
    用于窄帶匹配<b class='flag-5'>高速</b>射頻<b class='flag-5'>ADC</b>的全新方法

    高速低功耗利器:ADC08D1500 ADC深度解析

    ? 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,高速、低功耗的模數(shù)轉(zhuǎn)換器(ADC)需求日益增長(zhǎng)。TI的ADC08D1500就是這樣一款性能卓越的產(chǎn)品,它能在高速采樣的同時(shí)保持低功耗,為眾多應(yīng)用場(chǎng)景提供了理想
    的頭像 發(fā)表于 11-30 10:37 ?848次閱讀
    <b class='flag-5'>高速</b>低功耗利器:<b class='flag-5'>ADC</b>08D1500 <b class='flag-5'>ADC</b>深度解析

    ADC3910D065 10 位高速低功耗 ADC 技術(shù)文檔總結(jié)

    ADC3910Dx 和 ADC3910Sx 是系列超低功耗 10 位 125MSPS 高速單通道和雙通道模數(shù)轉(zhuǎn)換器。高速控制環(huán)路受益于僅 1 個(gè)時(shí)鐘周期的短延遲。
    的頭像 發(fā)表于 10-24 14:36 ?1274次閱讀
    <b class='flag-5'>ADC</b>3910D065 10 位<b class='flag-5'>高速</b>低功耗 <b class='flag-5'>ADC</b> 技術(shù)文檔總結(jié)

    如何利用XPIO構(gòu)建并實(shí)現(xiàn)帶有Strobe的高速接口設(shè)計(jì)

    在 AMD Versal 自適應(yīng) SoC 器件中,SelectIO實(shí)現(xiàn)高速接口的重要組成部分。它為器件提供了靈活且高性能的通用 I/O 資源,支持多種工作模式,能夠滿足源同步接口、異步接口以及
    的頭像 發(fā)表于 10-17 09:22 ?2721次閱讀
    如何利用XPIO構(gòu)建并<b class='flag-5'>實(shí)現(xiàn)</b>帶有Strobe的<b class='flag-5'>高速</b>接口設(shè)計(jì)

    ?Texas Instruments ADC368x系列:低噪聲、低功耗18位高速ADC的技術(shù)解析

    Texas Instruments ADC368x低噪聲低功耗模數(shù)轉(zhuǎn)換器 (ADC) 是低噪聲、超低功耗18位65MSPS高速雙通道ADC系列。它設(shè)計(jì)用于
    的頭像 發(fā)表于 09-03 14:53 ?1396次閱讀
    ?Texas Instruments <b class='flag-5'>ADC</b>368x系列:低噪聲、低功耗18位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>的技術(shù)解析

    ADC356x系列16位高速ADC技術(shù)解析與應(yīng)用指南

    出色的線性度和動(dòng)態(tài)范圍,設(shè)計(jì)用于實(shí)現(xiàn)低功耗。ADC356x具有良好的直流精度和IF采樣支持,因此適合用于各種應(yīng)用。僅一個(gè)時(shí)鐘周期的短延遲對(duì)高速控制環(huán)路有益。ADC功耗隨采樣速率降低,6
    的頭像 發(fā)表于 09-03 14:28 ?1527次閱讀
    <b class='flag-5'>ADC</b>356x系列16位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>技術(shù)解析與應(yīng)用指南

    Texas Instruments ADC3908Dx/ADC3908Sx 8位高速ADC數(shù)據(jù)手冊(cè)

    Texas Instruments ADC3908Dx/ADC3908Sx 8位高速模數(shù)轉(zhuǎn)換器(ADC)是一系列超低功耗8位125MSPS高速
    的頭像 發(fā)表于 07-17 11:50 ?1294次閱讀
    Texas Instruments <b class='flag-5'>ADC</b>3908Dx/<b class='flag-5'>ADC</b>3908Sx 8位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>數(shù)據(jù)手冊(cè)

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3439次閱讀
    FPGA與<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>接口簡(jiǎn)介
    离岛区| 蒙阴县| 鄂伦春自治旗| 河东区| 新兴县| 丰都县| 武胜县| 肇州县| 万州区| 哈巴河县| 达州市| 遵化市| 宁远县| 改则县| 华阴市| 昌吉市| 怀集县| 武威市| 巫山县| 兖州市| 兴海县| 灌阳县| 政和县| 平顺县| 富蕴县| 綦江县| 五台县| 且末县| 江津市| 土默特右旗| 营山县| 厦门市| 九龙县| 思茅市| 永康市| 太和县| 巢湖市| 绥中县| 北京市| 衡阳市| 竹溪县|