日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

HR和HP banks基本介紹

倩倩 ? 來(lái)源:Hack電子 ? 作者:Hack電子 ? 2022-08-24 14:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

最近新做了一塊板子,用到Spartan 7芯片對(duì)前級(jí)視頻源疊加OSD菜單,前級(jí)會(huì)將HMDI轉(zhuǎn)成LVDS送給FPGA處理,在原理圖設(shè)計(jì)階段沒有仔細(xì)閱讀fpga手冊(cè),導(dǎo)致LVDS BANK供電錯(cuò)誤,應(yīng)該接2.5V,實(shí)際接3.3V,且BANK供電沒有用磁珠隔開,整板3.3V鋪在一個(gè)平面,導(dǎo)致fpga lvds無(wú)法工作。搜集了相關(guān)資料,這里做下小結(jié),避免后續(xù)再犯類似錯(cuò)誤。

1、HR和HP banks基本介紹

Xilinx的7系列FPGA有兩種IO Bank:HP(High Performace)和HR(High Range)。HP(high-performance)I/O banks的設(shè)計(jì)目的是為了獲取更高的Memory及chip-to-chip間的傳輸速率;而HR(high-range)I/O banks的設(shè)計(jì)目的是為了更寬的I/O電平標(biāo)準(zhǔn)。兩種BANK的IO口電壓不同,其中HR I/O Banks的VCCO電壓最大為3.3V,HP I/O banks的VCCO電壓最大為1.8V。特別是初次使用7系列時(shí),在硬件設(shè)計(jì)中特別要注意它們I/O口的最大工作電壓,一不注意就會(huì)把電壓搞錯(cuò),導(dǎo)致FPGA不能正常工作。

2、HR和HP banks的LVDS電平

當(dāng)兩個(gè)banks的I/O口作為L(zhǎng)VDS電平時(shí),HR banks的I/O電壓VCCO只能為2.5V,HP banks的I/O口電壓為1.8V。兩個(gè)banks支持LVDS的標(biāo)準(zhǔn)不同,HR I/O banks的I/O只能分配LVDS_25標(biāo)準(zhǔn),HP分配為L(zhǎng)VDS標(biāo)準(zhǔn)。

LVDS_25的直流特性如下表所示。

0be73ef8-2373-11ed-ba43-dac502259ad0.png

LVDS的直流特性如下表所示。

0c0b7a20-2373-11ed-ba43-dac502259ad0.png

對(duì)比上述兩表可知,雖然LVDS_25和LVDS的bank的工作電壓不同,但是LVDS電平的直流特性一樣。高速AD/DA的LVDS工作電壓一般為1.8V,在初次使用7系列時(shí),一些硬件工程師可能擔(dān)心:HR bank的工作電壓為2.5V,那么HR bank的LVDS是否可以直接連接工作電壓為1.8V的AD/DA的LVDS接口,通過(guò)查看它們LVDS的直流特性,可知可以放心的直接連接。

3、HR banks電壓接錯(cuò)LVDS還能使用嗎

正如上述所描述,初次使用7系列的硬件工程師,需要把1.8V工作電壓AD/DA的LVDS接口連接到FPGA時(shí),設(shè)計(jì)人員把FPGA HR banks的I/O口電壓VCCO直接設(shè)計(jì)跟AD/DA I/O一樣的電壓為1.8V,由于沒有仔細(xì)查看FPGA的數(shù)據(jù)手冊(cè),導(dǎo)致設(shè)計(jì)存在缺陷。當(dāng)電路板加工、貼片回來(lái)才知道設(shè)計(jì)有問(wèn)題時(shí),心里肯定忐忑不安,這樣低級(jí)錯(cuò)誤領(lǐng)導(dǎo)肯定得盤我了。此時(shí),千萬(wàn)別慌張,不要想著立馬重來(lái)一版,想著如何可以彌補(bǔ),即使不能保證完全可用,也至少得驗(yàn)證一些功能,讓此版電路板有所價(jià)值,不能做出一版廢的電路板,這是大部分硬件工程師的愿望。筆者遇到過(guò)此問(wèn)題,驗(yàn)證過(guò)即使HR I/O電壓設(shè)計(jì)為1.8V,同樣可以作為L(zhǎng)VDS使用。也通過(guò)咨詢過(guò)Xilinx官方技術(shù)人員,I/O電壓主要影響LVDS的阻抗匹配。那么電壓不對(duì)就無(wú)法保證LVDS速率達(dá)到理論速率,具體能到多少速率那就看自己的“人品”了。

xilinx 7系列芯片不再支持LVDS33電平,在VCCO電壓為3.3V的情況下無(wú)法使用LVDS25接口。

有些設(shè)計(jì)者想通過(guò)在軟件中配置為L(zhǎng)VDS25,實(shí)際供電3.3V來(lái)實(shí)現(xiàn)LVDS33也是無(wú)效的,原因是xilinx 7系列芯片在IO配置方面增加了過(guò)壓保護(hù),因而無(wú)法通過(guò)欺騙綜合軟件的方式強(qiáng)行配置IO,具體參見

7-Series SelectIO Resources Guide(https://www.xilinx.com/support/documentation/user_guides/ug471_7Series_SelectIO.pdf), page 100, Note 2 states:

"if the voltage exceeds 2.85V, the outputs will be in a high-Z state. The device should always be operated within the recommended operating range as specified in the 7 series FPGA data sheets."

雖然在VCCO為3.3V情況下無(wú)法輸出LVDS25,但可以作為輸入進(jìn)行使用,具體參見AR#43989 https://www.xilinx.com/support/answers/43989.html

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

查了上述說(shuō)法之后,我們自己試驗(yàn)下:

實(shí)驗(yàn)驗(yàn)證:

Bank14為HR Bank,差分輸入以及差分輸出使用LVDS電平:

0c31f1be-2373-11ed-ba43-dac502259ad0.png

0c4fafa6-2373-11ed-ba43-dac502259ad0.png

提示說(shuō)明,LVDS電平不支持HRbank。

差分輸入以及差分輸出使用LVDS25電平:

提示VCCOs矛盾,輸出差分時(shí)鐘sys_clk_out_p,要求VCCO=2.5V,但對(duì)輸入并沒有這種要求。

驗(yàn)證了:

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

官方更詳細(xì)說(shuō)明:

1、Xilinx Customer Community

https://www.xilinx.com/support/answers/43989.html

2、Xilinx Customer Community

https://forums.xilinx.com/t5/Design-Entry/spartan7-power-wiring-LVDS-25/m-p/984802

//補(bǔ)充說(shuō)明:FPGA中的 LVDS LVDS33 LVDS25

這僅僅是一種命名,對(duì)于XILINX FPGA來(lái)說(shuō),LVDS25意味著bank的供電電壓VCCO采用的是2.5V,LVDS33意味著bank的供電電壓VCCO采用的是3.3V,只是在代碼中使用LVDS信號(hào)時(shí),需要將管腳分別約束為L(zhǎng)VDS25和LVDS33。但是??!FPGA引腳輸出的LVDS電平都是標(biāo)準(zhǔn)LVDS電平,一般共模電壓在1.25V,擺幅是350mV。下圖是FPGA官方給出的ds926手冊(cè),可以看到LVDS25和LVDS真的只是VCCO不同而導(dǎo)致的命名不同,但FPGA引腳輸出的電平都是標(biāo)準(zhǔn)LVDS。

0c72dd82-2373-11ed-ba43-dac502259ad0.jpg

這就會(huì)導(dǎo)致一些問(wèn)題,經(jīng)常會(huì)有人問(wèn)LVDS25、和LVDS33以及LVDS的芯片(或者FPGA約束)到底能不能兼容?答案是可以的,因?yàn)楝F(xiàn)在市面上正常情況下大部分公司的產(chǎn)品就只會(huì)用一種標(biāo)準(zhǔn)的LVDS電平,也就是上述所說(shuō)的。因此,在這次和對(duì)外對(duì)接的時(shí)候,對(duì)方的LVDS芯片使用的是3.3V供電電壓,對(duì)方就說(shuō)是自己的標(biāo)準(zhǔn)是LVDS33,而我這邊FPGA是在HP BANK產(chǎn)生的LVDS信號(hào),剛開始我也以為不兼容,但查看了網(wǎng)上的資料和對(duì)方使用的芯片的手冊(cè),也就發(fā)現(xiàn)了這個(gè)問(wèn)題。一個(gè)小小的LVDS電平問(wèn)題,直到今天遇到了問(wèn)題才了解明白。

區(qū)別僅在于零件的內(nèi)部。

LVDS33需要3.3V Vcco,LVDS25需要2.5 Vcco(或者對(duì)于較新的部件,它可能使用Vccaux)。

引腳上的信號(hào)接口是相同的。

即兩種情況下的電壓擺幅和共模電壓相同,因此您可以將其視為L(zhǎng)VDS。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639533
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5793

    瀏覽量

    122419
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1244

    瀏覽量

    70264

原文標(biāo)題:Xilinx 7系FPGA LVDS使用要注意了,供電不能搞錯(cuò)

文章出處:【微信號(hào):Hack電子,微信公眾號(hào):Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索NXV65HR51DZ1和NXV65HR51DZ2:APM16系列H橋模塊的卓越性能

    探索NXV65HR51DZ1和NXV65HR51DZ2:APM16系列H橋模塊的卓越性能 在電動(dòng)汽車(EV)和插電式混合動(dòng)力汽車(PHEV)的車載充電器(OBC)領(lǐng)域,NXV65HR
    的頭像 發(fā)表于 04-24 11:10 ?250次閱讀

    FPGA ZYNQ中PS與PL交互的HP接口詳解

    該工程實(shí)現(xiàn)了PL通過(guò)HP接口(8個(gè)字節(jié))下使用AXI協(xié)議往DDR中寫數(shù)據(jù)。PS讀取處理。
    的頭像 發(fā)表于 04-21 09:13 ?787次閱讀
    FPGA ZYNQ中PS與PL交互的<b class='flag-5'>HP</b>接口詳解

    多模式、低功耗反激控制器 HP1500:開關(guān)電源的理想之選

    多模式、低功耗反激控制器 HP1500:開關(guān)電源的理想之選 在電子設(shè)備的設(shè)計(jì)中,開關(guān)電源的性能至關(guān)重要。今天,我們要介紹一款出色的開關(guān)電源轉(zhuǎn)換器芯片——HP1500,它來(lái)自慧能泰半
    的頭像 發(fā)表于 03-27 17:55 ?601次閱讀

    慧能泰HP3501:集成MOSFET的ACDC同步整流控制器的卓越之選

    慧能泰HP3501:集成MOSFET的ACDC同步整流控制器的卓越之選 在電子工程師的日常工作中,為中小功率快速充電器和適配器選擇合適的同步整流控制器是一項(xiàng)關(guān)鍵任務(wù)。今天,就來(lái)為大家介紹慧能泰半
    的頭像 發(fā)表于 03-27 12:15 ?173次閱讀

    慧能泰HP1010A:高靈活性數(shù)字圖騰柱PFC控制器的卓越之選

    慧能泰HP1010A:高靈活性數(shù)字圖騰柱PFC控制器的卓越之選 在電子工程師的日常工作中,尋找高性能、高靈活性的電源管理解決方案是一項(xiàng)持續(xù)且重要的任務(wù)。今天要給大家介紹的是慧能泰半
    的頭像 發(fā)表于 03-27 11:00 ?284次閱讀

    單相臨界模式PFC控制器HP1017:高效與可靠的完美結(jié)合

    單相臨界模式PFC控制器HP1017:高效與可靠的完美結(jié)合 在電子設(shè)備的電源設(shè)計(jì)中,功率因數(shù)校正(PFC)技術(shù)至關(guān)重要,它不僅能提高電源效率,還能減少對(duì)電網(wǎng)的諧波污染。今天,我們就來(lái)深入了解一款名為
    的頭像 發(fā)表于 03-27 10:55 ?233次閱讀

    慧能泰HP1018:?jiǎn)蜗嗯R界模式PFC控制器的卓越之選

    慧能泰HP1018:?jiǎn)蜗嗯R界模式PFC控制器的卓越之選 在電子電源設(shè)計(jì)領(lǐng)域,功率因數(shù)校正(PFC)技術(shù)對(duì)于提高電源效率、降低諧波失真至關(guān)重要?;勰芴┌雽?dǎo)體推出的HP1018單相臨界模式PFC控制器
    的頭像 發(fā)表于 03-27 10:50 ?181次閱讀

    慧能泰HP1800:高效的PWM倍頻器解決方案

    慧能泰HP1800:高效的PWM倍頻器解決方案 在電子設(shè)計(jì)領(lǐng)域,對(duì)于電源管理和功率控制的需求日益增長(zhǎng),而PWM(脈沖寬度調(diào)制)技術(shù)在其中扮演著重要角色。今天,我們來(lái)深入了解慧能泰半導(dǎo)體的HP
    的頭像 發(fā)表于 03-27 10:40 ?180次閱讀

    探索 HP1000:具備 PMBus 接口的電源數(shù)字控制器

    探索 HP1000:具備 PMBus 接口的電源數(shù)字控制器 今天要給大家介紹一款高性能的數(shù)字控制器——Hynetek Semiconductor Co., Ltd. 推出的 HP1000,它專為電源
    的頭像 發(fā)表于 03-27 10:40 ?185次閱讀

    TE Connectivity Corcom HP系列電源接入模塊技術(shù)解析

    TE Connectivity (TE) Corcom HP電源接入模塊設(shè)計(jì)用于醫(yī)療和一般應(yīng)用,具有高達(dá)12A的EMI抑制功能。這些電源接入模塊具有電源入口和主電源開關(guān),并配有過(guò)濾組件。TE
    的頭像 發(fā)表于 11-07 10:25 ?912次閱讀

    HR1124S/HR1154D:直流電機(jī)驅(qū)動(dòng)的高效安全之選

    ? ? ? 在直流電機(jī)驅(qū)動(dòng)方案中,芯片的性能直接決定了整個(gè)系統(tǒng)的效率、安全性和適用場(chǎng)景,尤其是在玩具機(jī)器人、小型鋰電設(shè)備等對(duì)功耗和穩(wěn)定性要求嚴(yán)苛的領(lǐng)域,一款優(yōu)質(zhì)的驅(qū)動(dòng)芯片更是核心保障。HR
    的頭像 發(fā)表于 11-03 15:55 ?608次閱讀
    <b class='flag-5'>HR</b>1124S/<b class='flag-5'>HR</b>1154D:直流電機(jī)驅(qū)動(dòng)的高效安全之選

    HR8833雙通道電機(jī)驅(qū)動(dòng)方案詳解

    ? ? ? 在玩具、打印機(jī)及各類電機(jī)一體化設(shè)備的研發(fā)設(shè)計(jì)中,一款性能穩(wěn)定、適配性強(qiáng)且具備全面保護(hù)機(jī)制的電機(jī)驅(qū)動(dòng)方案至關(guān)重要。HR8833作為專為這類應(yīng)用場(chǎng)景量身打造的雙通道電機(jī)驅(qū)動(dòng)芯片,憑借其靈活
    的頭像 發(fā)表于 10-30 16:23 ?902次閱讀
    <b class='flag-5'>HR</b>8833雙通道電機(jī)驅(qū)動(dòng)方案詳解

    通信測(cè)試領(lǐng)域的可靠伙伴:HP 8924 系列測(cè)試儀解析

    在現(xiàn)代通信技術(shù)飛速發(fā)展的進(jìn)程中,通信設(shè)備的性能測(cè)試是保障通信質(zhì)量穩(wěn)定、高效的關(guān)鍵環(huán)節(jié)。而 HP(惠普)推出的 HP 8924 系列通信測(cè)試儀,憑借其強(qiáng)大的功能和穩(wěn)定的性能,在 CDMA 通信設(shè)備測(cè)試
    的頭像 發(fā)表于 09-18 17:46 ?1905次閱讀
    通信測(cè)試領(lǐng)域的可靠伙伴:<b class='flag-5'>HP</b> 8924 系列測(cè)試儀解析

    HR8833電機(jī)驅(qū)動(dòng)方案詳解

    引言:驅(qū)動(dòng)技術(shù)的小型化革命 在智能設(shè)備微型化趨勢(shì)下,HR8833以郵票大小的封裝(QFN16)實(shí)現(xiàn)了電機(jī)驅(qū)動(dòng)的全能集成。這款由中國(guó)自主研發(fā)的驅(qū)動(dòng)芯片,正通過(guò)"三高兩低"特性——高集成度、高可靠性、高
    的頭像 發(fā)表于 07-28 14:57 ?1015次閱讀
    <b class='flag-5'>HR</b>8833電機(jī)驅(qū)動(dòng)方案詳解

    DS-HR1M H00-CN-V2

    電流傳感器產(chǎn)品型號(hào)HR1M 100 H00HR1M 200 H00HR1M 300 H00HR1M 400 H00HR1M 500 H00本
    發(fā)表于 07-02 16:10 ?0次下載
    法库县| 衡东县| 梁河县| 阳谷县| 高尔夫| 卢湾区| 西畴县| 上犹县| 左贡县| 陇川县| 丰宁| 宜都市| 喀喇沁旗| 武鸣县| 桂东县| 姜堰市| 银川市| 阿勒泰市| 英吉沙县| 凭祥市| 鲁山县| 周口市| 林周县| 分宜县| 南丰县| 黄浦区| 新乐市| 谢通门县| 称多县| 托克托县| 昭通市| 嘉荫县| 衡东县| 奇台县| 姚安县| 荣昌县| 安丘市| 宁蒗| 新乡市| 珲春市| 习水县|