日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何通過NoC 從 Versal應(yīng)用處理單元訪問AXI BRAM

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-11-11 09:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇博文旨在演示如何通過 NoC 從 Versal 應(yīng)用處理單元 (APU) 訪問 AXI BRAM。

設(shè)計(jì)示例是使用 Vivado 2020.2 版本創(chuàng)建的,評估板使用的是 VCK190 評估板。

Versal

Versal 架構(gòu)將“Scalar Engine”(標(biāo)量引擎)、“Adaptable Engine”(自適應(yīng)引擎)和“Intelligent Engine”(智能引擎)這三種不同類型的引擎與豐富的連接和通信功能以及片上網(wǎng)絡(luò) (NoC) 有機(jī)結(jié)合,從而支持實(shí)現(xiàn)覆蓋整個(gè)器件的無縫式存儲(chǔ)器映射訪問。

智能引擎包括:

SIMD VLIW AI 引擎,適用于自適應(yīng)推斷和高級信號處理計(jì)算

DSP 引擎,適用于定點(diǎn)運(yùn)算、浮點(diǎn)運(yùn)算和復(fù)雜的 MAC 運(yùn)算。

自適應(yīng)引擎將可編程邏輯塊與存儲(chǔ)器有機(jī)結(jié)合,它具備專為應(yīng)對高計(jì)算密度需求而設(shè)計(jì)的架構(gòu)。
標(biāo)量引擎包括 Arm Cortex-A72 和 Cortex-R5 處理器,支持計(jì)算密集型任務(wù)。

片上網(wǎng)絡(luò) (NoC)

片上網(wǎng)絡(luò) (NoC) 是一個(gè) AXI 互連網(wǎng)絡(luò),用于在可編程邏輯 (PL)、處理器系統(tǒng) (PS) 和其它硬核塊中的 IP 端點(diǎn)之間共享數(shù)據(jù)。
此基礎(chǔ)架構(gòu)覆蓋整個(gè)器件,基于專有的切換開關(guān)形成高速集成的數(shù)據(jù)路徑。

模塊框圖

de6089de-6158-11ed-8abf-dac502259ad0.png

Vivado 步驟

步驟 1:

以 VCK190 評估板為目標(biāo)創(chuàng)建工程,并在 IP integrator 內(nèi)創(chuàng)建塊設(shè)計(jì)。
步驟 2:

添加 versal_cips IP (Control, Interfaces and Processing System),并運(yùn)行塊自動(dòng)化設(shè)置。在設(shè)置中配置 NoC 的存儲(chǔ)器控制器 (DDR4),并將 PL 時(shí)鐘和 PL 復(fù)位的數(shù)量配置為 1。

de8fb5e2-6158-11ed-8abf-dac502259ad0.png

步驟 3:

雙擊打開 NoC IP,在“General”(常規(guī))選項(xiàng)卡中進(jìn)行以下設(shè)置:
Number of AXI Master Interfaces(AXI 主接口數(shù))= 1
Number of AXI Clocks(AXI 時(shí)鐘數(shù))= 7

deaab374-6158-11ed-8abf-dac502259ad0.png

步驟 4:

轉(zhuǎn)至“Connectivity”(連接)選項(xiàng)卡,檢查 S0xAXI 與 M00_AXI 之間的連接,然后單擊“OK”(確定)。

dec31e32-6158-11ed-8abf-dac502259ad0.png

步驟 5:

將 AXI BRAM 添加到塊設(shè)計(jì)中,單擊“Run Connection Automation”(運(yùn)行自動(dòng)連接),然后選中 pl_clk0 作為從接口的時(shí)鐘源。

def79784-6158-11ed-8abf-dac502259ad0.png

步驟 6:

再次運(yùn)行“Run Connection Automation”,配置 ext_reset_in接口。

df2056ce-6158-11ed-8abf-dac502259ad0.png

步驟 7:

運(yùn)行“validation”(確認(rèn))步驟,確認(rèn)成功后,檢查“Address Editor”(地址編輯器)選項(xiàng)卡。

df46133c-6158-11ed-8abf-dac502259ad0.png

步驟 8:

為 BD 創(chuàng)建頂層文件,運(yùn)行綜合與實(shí)現(xiàn),然后生成器件鏡像。

步驟 9:

導(dǎo)出硬件設(shè)計(jì)以獲取 XSA 文件。

Vitis 步驟

步驟 1:

在 Vitis 中創(chuàng)建新的應(yīng)用工程,然后切換至“Create a new platform from hardware”(基于硬件創(chuàng)建新平臺)選項(xiàng)卡。
單擊“+”,選擇從 Vivado 導(dǎo)出的 XSA 文件。

e08c1818-6158-11ed-8abf-dac502259ad0.png

步驟 2:

提供工程名稱,并選擇處理器。

e0a9e37a-6158-11ed-8abf-dac502259ad0.png

步驟 3:

選擇 Hello World 模板,然后單擊“Finish”(完成)。

e0bf4f62-6158-11ed-8abf-dac502259ad0.png

代碼修改

創(chuàng)建完應(yīng)用工程后,在 main.c 中修改代碼對 AXI BRAM進(jìn)行讀寫。
Xil_Out64 函數(shù)用于將數(shù)據(jù)寫入 64 位地址,而Xil_In32 函數(shù)則用于地址中讀取 32 位數(shù)據(jù)。
示例:

寫入數(shù)據(jù) API

Xil_Out64(bram_address_write,write_data);

讀取數(shù)據(jù) API

read_data=Xil_In32(bram_address_read);

代碼快照:

e15c7a44-6158-11ed-8abf-dac502259ad0.png

運(yùn)行設(shè)計(jì)
連接到VCK190 評估板,并設(shè)置啟動(dòng)模式為 JTAG 啟動(dòng)模式,然后運(yùn)行應(yīng)用。
控制臺輸出示例:

e17b1508-6158-11ed-8abf-dac502259ad0.png

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8277

    瀏覽量

    368425
  • 引擎
    +關(guān)注

    關(guān)注

    1

    文章

    369

    瀏覽量

    23514
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    HLS設(shè)計(jì)中的BRAM使用優(yōu)勢

    HLS設(shè)計(jì)的IP可以直接使用BRAM,但Block Memory Generator和AXI BRAM Controller仍然在FPGA設(shè)計(jì)中發(fā)揮著重要作用。
    的頭像 發(fā)表于 01-28 14:36 ?434次閱讀

    利用開源uart2axi4實(shí)現(xiàn)串口訪問axi總線

    ,可以實(shí)現(xiàn)跨fpga平臺使用。利用uart2axi4我們可以通過python,輕松訪問axi4_lite_slave寄存器,大大方便fpga工程師進(jìn)行系統(tǒng)調(diào)試和定位bug。
    的頭像 發(fā)表于 12-02 10:05 ?2286次閱讀
    利用開源uart2<b class='flag-5'>axi</b>4實(shí)現(xiàn)串口<b class='flag-5'>訪問</b><b class='flag-5'>axi</b>總線

    NoC性能監(jiān)控器調(diào)試指南

    本篇博客展示了如何訪問 NPI 為 NoC(片上網(wǎng)絡(luò))公開的 Performance Monitor(性能監(jiān)控器)寄存器,這些寄存器用于監(jiān)控 NoC 的性能。
    的頭像 發(fā)表于 12-01 14:38 ?1928次閱讀
    <b class='flag-5'>NoC</b>性能監(jiān)控器調(diào)試指南

    如何為蜂鳥添加DDR內(nèi)存擴(kuò)展

    ,因此DDR的地址空間0x80000000開始,這樣蜂鳥可以訪問完整的DDR空間。這里為了測試處理訪問0x40000000的地址空間,使用了兩塊
    發(fā)表于 10-31 06:07

    恩智浦推出i.MX 952人工智能應(yīng)用處理

    恩智浦半導(dǎo)體宣布推出i.MX 9系列的新成員——i.MX 952應(yīng)用處理器。該處理器專為AI視覺、人機(jī)接口(HMI)及座艙感知應(yīng)用而設(shè)計(jì),通過集成eIQ Neutron神經(jīng)處理
    的頭像 發(fā)表于 10-27 09:15 ?3743次閱讀

    通過sysmem接口擴(kuò)展內(nèi)存空間

    數(shù)據(jù)的icb協(xié)議轉(zhuǎn)到axi協(xié)議。axi_interconnect實(shí)現(xiàn)了數(shù)據(jù)的跨時(shí)鐘域和位寬轉(zhuǎn)換,并將轉(zhuǎn)換后的數(shù)據(jù)傳給mig模塊進(jìn)而實(shí)現(xiàn)對DDR3的控制。 簡單閱讀蜂鳥的代碼發(fā)現(xiàn),蜂鳥本身提供了外部
    發(fā)表于 10-24 08:12

    Xilinx BRAM IP核配置及其例化

    width代表數(shù)據(jù)位寬,depth代表數(shù)據(jù)個(gè)數(shù) 操作模式建議選擇寫優(yōu)先,一般只有使用coe初始化后不再寫BRAM,才使用讀優(yōu)先 RAM內(nèi)存空間的初始化可以通過裝載.coe文件,格式如下
    發(fā)表于 10-24 06:10

    AXI GPIO擴(kuò)展e203 IO口簡介

    -GPIO主要有以下功能: 1.GPIO引腳控制:AXI-GPIO可以控制多個(gè)GPIO引腳的輸入輸出狀態(tài),每個(gè)GPIO引腳占用1個(gè)比特位??梢?b class='flag-5'>通過配置方向寄存器(Direction Register)來設(shè)置
    發(fā)表于 10-22 08:14

    AMD 7nm Versal系列器件NoC的使用及注意事項(xiàng)

    AMD 7nm Versal系列器件引入了可編程片上網(wǎng)絡(luò)(NoC, Network on Chip),這是一個(gè)硬化的、高帶寬、低延遲互連結(jié)構(gòu),旨在實(shí)現(xiàn)可編程邏輯(PL)、處理系統(tǒng)(PS)、AI引擎(AIE)、DDR控制器(DDR
    的頭像 發(fā)表于 09-19 15:15 ?3156次閱讀
    AMD 7nm <b class='flag-5'>Versal</b>系列器件<b class='flag-5'>NoC</b>的使用及注意事項(xiàng)

    關(guān)于AXI Lite無法正常握手的問題

    關(guān)于AXI Lite的問題 為什么我寫的AXI Lite在使用AXI Lite Slave IP的時(shí)候可以正常握手,但是在使用AXI Lite接口的
    發(fā)表于 07-16 18:50

    RDMA簡介8之AXI分析

    傳輸接口,其支持亂序傳輸、突發(fā)傳輸?shù)葌鬏敺绞?,同時(shí)通過獨(dú)立的地址總線,實(shí)現(xiàn)高性能的數(shù)據(jù)地址映射; AXI4-Lite 則在 AXI4 的基礎(chǔ)上去掉了亂序傳輸、突發(fā)傳輸、Outstanding 等特性
    的頭像 發(fā)表于 06-24 23:22 ?791次閱讀
    RDMA簡介8之<b class='flag-5'>AXI</b>分析

    RDMA簡介9之AXI 總線協(xié)議分析2

    ? 這里以功能完備的 AXI4 接口舉例說明 AXI4 總線的相關(guān)特點(diǎn)。AXI4 總線采用讀寫通道分離且數(shù)據(jù)通道與控制通道分離的方式,這樣的總線通道使其具有多主多的連接特性和并行
    發(fā)表于 06-24 18:02

    NVMe IP之AXI4總線分析

    數(shù)據(jù)后觸發(fā),而讀數(shù)據(jù)必須在收到讀地址之后開始。在從機(jī)具有一定的緩存能力后,協(xié)議中規(guī)定寫數(shù)據(jù)可在寫地址操作之后發(fā)生。當(dāng)緩存能力用盡時(shí),機(jī)會(huì)通過將READY信號拉低來暫停數(shù)據(jù)傳輸。 圖1 NVMe寫通道
    發(fā)表于 06-02 23:05

    AMD Versal Adaptive SoC Clock Wizard AXI DRP示例

    本文將使用 Clocking Wizard 文檔 PG321 中的“通過 AXI4-Lite 進(jìn)行動(dòng)態(tài)重配置的示例”章節(jié)作為參考。
    的頭像 發(fā)表于 05-27 10:42 ?1345次閱讀
    AMD <b class='flag-5'>Versal</b> Adaptive SoC Clock Wizard <b class='flag-5'>AXI</b> DRP示例

    NVMe協(xié)議簡介之AXI總線

    與寫通道分離,從而具有并行處理的能力,大幅提高了總線傳輸帶寬和傳輸效率。AXI4總線可分為寫通道和讀通道。寫通道由寫地址通道、寫數(shù)據(jù)通道、寫響應(yīng)通道組成。寫地址通道數(shù)據(jù)流主機(jī)指向機(jī)
    發(fā)表于 05-17 10:27
    芷江| 南开区| 呼玛县| 灵石县| 慈利县| 临沭县| 太湖县| 安达市| 西吉县| 万全县| 仲巴县| 云阳县| 娱乐| 新宁县| 疏附县| 泽州县| 郓城县| 香格里拉县| 昭觉县| 西乌珠穆沁旗| 辉县市| 洞口县| 都兰县| 鸡西市| 射阳县| 江川县| 江口县| 平乡县| 增城市| 竹山县| 旺苍县| 汉寿县| 和田县| 珠海市| 永城市| 宜黄县| 广宁县| 德惠市| 会泽县| 四平市| 红原县|