日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計的經(jīng)驗技巧和基本知識

ZYNQ ? 來源:CSDN ? 作者:CSDN ? 2022-11-17 10:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

從大學(xué)時代第一次接觸FPGA至今已有10多年的時間,至今記得當(dāng)初第一次在EDA實驗平臺上完成數(shù)字秒表、搶答器、密碼鎖等實驗時那個興奮勁。當(dāng)時由于沒有接觸到HDL硬件描述語言,設(shè)計都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來的。后來讀研究生,工作陸陸續(xù)續(xù)也用過Quartus II、FoundaTIon、ISE、Libero,并且學(xué)習(xí)了verilogHDL語言,學(xué)習(xí)的過程中也慢慢體會到verilog的妙用,原來一小段語言就能完成復(fù)雜的原理圖設(shè)計,而且語言的移植性可操作性比原理圖設(shè)計強(qiáng)很多。

在學(xué)習(xí)一門技術(shù)之前我們往往從它的編程語言入手,比如學(xué)習(xí)單片機(jī)時,我們往往從匯編或者C語言入門。所以不少開始接觸FPGA的開發(fā)人員,往往是從VHDL或者Verilog開始入手學(xué)習(xí)的。但我個人認(rèn)為,若能先結(jié)合《數(shù)字電路基礎(chǔ)》系統(tǒng)學(xué)習(xí)各種74系列邏輯電路,深刻理解邏輯功能,對于學(xué)習(xí)HDL語言大有裨益,往往會起到事半功倍的效果。

當(dāng)然,任何編程語言的學(xué)習(xí)都不是一朝一夕的事,經(jīng)驗技巧的積累都是在點(diǎn)滴中完成,F(xiàn)PGA設(shè)計也無例外。下面就以我的切身體會,談?wù)凢PGA設(shè)計的經(jīng)驗技巧。

我們先談一下FPGA基本知識:

1.硬件設(shè)計基本原則

FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。

速度與面積平衡和互換原則:

一個設(shè)計如果時序余量較大,所能跑的頻率遠(yuǎn)高于設(shè)計要求,能可以通過模塊復(fù)用來減少整個設(shè)計消耗的芯片面積,這就是用速度優(yōu)勢換面積的節(jié)約;

反之,如果一個設(shè)計的時序要求很高,普通方法達(dá)不到設(shè)計頻率,那么可以通過數(shù)據(jù)流串并轉(zhuǎn)換,并行復(fù)制多個操作模塊,對整個設(shè)計采用“乒乓操作”和“串并轉(zhuǎn)換”的思想進(jìn)行處理,在芯片輸出模塊處再對數(shù)據(jù)進(jìn)行“并串轉(zhuǎn)換”。從而實現(xiàn)了用面積復(fù)制換取速度的提高。

硬件原則:理解HDL本質(zhì)。

系統(tǒng)原則:整體把握。

同步設(shè)計原則:設(shè)計時序穩(wěn)定的基本原則。

2.Verilog作為一種HDL語言,對系統(tǒng)行為的建模方式是分層次的

比較重要的層次有系統(tǒng)級、算法級、寄存器傳輸級、邏輯級、門級、電路開關(guān)級。

3.實際工作中,除了描述仿真測試激勵時使用for循環(huán)語句外,極少在RTL級編碼中使用for循環(huán)

這是因為for循環(huán)會被綜合器展開為所有變量情況的執(zhí)行語句,每個變量獨(dú)立占用寄存器資源,不能有效的復(fù)用硬件邏輯資源,造成巨大的浪費(fèi)。一般常用case語句代替。

4. if…else…和case在嵌套描述時是有很大區(qū)別的

if…else…是有優(yōu)先級的,一般來說,第一個if的優(yōu)先級最高,最后一個else的優(yōu)先級最低。而case語句是平行語句,它是沒有優(yōu)先級的,而建立優(yōu)先級結(jié)構(gòu)需要耗費(fèi)大量的邏輯資源,所以能用case的地方就不要用if…else…語句。

補(bǔ)充:1.也可以用if…; if…; if…;描述不帶優(yōu)先級的“平行”語句。

5.FPGA一般觸發(fā)器資源比較豐富,而CPLD組合邏輯資源更豐富

6.FPGA和CPLD的組成

FPGA基本有可編程I/O單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等6部分組成。

CPLD的結(jié)構(gòu)相對比較簡單,主要由可編程I/O單元、基本邏輯單元、布線池和其他輔助功能模塊組成。

7.Block RAM

3種塊RAM結(jié)構(gòu),M512 RAM(512bit)、M4K RAM(4Kbit)、M-RAM(64Kbit)。

M512 RAM:適合做一些小的Buffer、FIFO、DPRAM、SPRAM、ROM等;

M4K RAM:適用于一般的需求;

M-RAM:適合做大塊數(shù)據(jù)的緩沖區(qū)。

Xlinx 和 LatTIce FPGA的LUT可以靈活配置成小的RAM、ROM、FIFO等存儲結(jié)構(gòu),這種技術(shù)被稱為分布式RAM。

補(bǔ)充:但是在一般的設(shè)計中,不提倡用FPGA/CPLD的片內(nèi)資源配置成大量的存儲器,這是處于成本的考慮。所以盡量采用外接存儲器。

8.善用芯片內(nèi)部的PLL或DLL資源完成時鐘的分頻、倍頻率、移相等操作

不僅簡化了設(shè)計,并且能有效地提高系統(tǒng)的精度和工作穩(wěn)定性。

9.異步電路和同步時序電路的區(qū)別

異步電路:

電路核心邏輯有用組合電路實現(xiàn);

異步時序電路的最大缺點(diǎn)是容易產(chǎn)生毛刺;

不利于器件移植;

不利于靜態(tài)時序分析(STA)、驗證設(shè)計時序性能。

同步時序電路:

電路核心邏輯是用各種觸發(fā)器實現(xiàn);

電路主要信號、輸出信號等都是在某個時鐘沿驅(qū)動觸發(fā)器產(chǎn)生的;

同步時序電路可以很好的避免毛刺;

利于器件移植;

利于靜態(tài)時序分析(STA)、驗證設(shè)計時序性能。

10.同步設(shè)計中,穩(wěn)定可靠的數(shù)據(jù)采樣必須遵從以下兩個基本原則:

(1)在有效時鐘沿到達(dá)前,數(shù)據(jù)輸入至少已經(jīng)穩(wěn)定了采樣寄存器的Setup時間之久,這條原則簡稱滿足Setup時間原則;

(2)在有效時鐘沿到達(dá)后,數(shù)據(jù)輸入至少還將穩(wěn)定保持采樣寄存器的Hold時鐘之久,這條原則簡稱滿足Hold時間原則。

11.同步時序設(shè)計注意事項

異步時鐘域的數(shù)據(jù)轉(zhuǎn)換。

組合邏輯電路的設(shè)計方法。

同步時序電路的時鐘設(shè)計。

同步時序電路的延遲。同步時序電路的延遲最常用的設(shè)計方法是用分頻或者倍頻的時鐘或者同步計數(shù)器完成所需的延遲,對比較大的和特殊定時要求的延時,一般用高速時鐘產(chǎn)生一個計數(shù)器,根據(jù)計數(shù)產(chǎn)生延遲;對于比較小的延遲,可以用D觸發(fā)器打一下,這樣不僅可以使信號延時了一個時鐘周期,而且完成了信號與時鐘的初次同步。在輸入信號采樣和增加時序約束余量中使用。

另外,還有用行為級方法描述延遲,如“#5 a《=4’0101;”這種常用于仿真測試激勵,但是在電路綜合時會被忽略,并不能起到延遲作用。

Verilog 定義的reg型,不一定綜合成寄存器。在Verilog代碼中最常用的兩種數(shù)據(jù)類型是wire和reg型,一般來說,wire型指定的數(shù)據(jù)和網(wǎng)線通過組合邏輯實現(xiàn),而reg型指定的數(shù)據(jù)不一定就是用寄存器實現(xiàn)。

12.常用設(shè)計思想與技巧

(1)乒乓操作;

(2)串并轉(zhuǎn)換;

(3)流水線操作;

(4)異步時鐘域數(shù)據(jù)同步。是指如何在兩個時鐘不同步的數(shù)據(jù)域之間可靠地進(jìn)行數(shù)據(jù)交換的問題。數(shù)據(jù)時鐘域不同步主要有兩種情況:

①兩個域的時鐘頻率相同,但是相差不固定,或者相差固定但是不可測,簡稱為同頻異相問題。

②兩個時鐘頻率根本不同,簡稱異頻問題

兩種不推薦的異步時鐘域操作方法:一種是通過增加Buffer或者其他門延時來調(diào)整采樣;另一種是盲目使用時鐘正負(fù)沿調(diào)整數(shù)據(jù)采樣。

13.模塊劃分基本原則

(1)對每個同步時序設(shè)計的子模塊的輸出使用寄存器(用寄存器分割同步時序模塊原則)。

(2)將相關(guān)邏輯和可以復(fù)用的邏輯劃分在同一模塊內(nèi)(呼應(yīng)系統(tǒng)原則)。

(3)將不同優(yōu)化目標(biāo)的邏輯分開。

(4)將送約束的邏輯歸到同一模塊。

(5)將存儲邏輯獨(dú)立劃分成模塊。

(6)合適的模塊規(guī)模。

(7)頂層模塊最好不進(jìn)行邏輯設(shè)計。

14.組合邏輯的注意事項

(1)避免組合邏輯反饋環(huán)路(容易毛刺、振蕩、時序違規(guī)等)。

解決:A.牢記任何反饋回路必須包含寄存器;B.檢查綜合、實現(xiàn)報告的warning信息,發(fā)現(xiàn)反饋回路(combinaTIonal loops)后進(jìn)行相應(yīng)修改。

(2)替換延遲鏈。

解決:用倍頻、分頻或者同步計數(shù)器完成。

(3)替換異步脈沖產(chǎn)生單元(毛刺生成器)。

解決:用同步時序設(shè)計脈沖電路。

(4)慎用鎖存器。

解決方式:

A、使用完備的if…else語句;

B、檢查設(shè)計中是否含有組合邏輯反饋環(huán)路;

C、對每個輸入條件,設(shè)計輸出操作,對case語句設(shè)置default 操作。特別是在狀態(tài)機(jī)設(shè)計中,最好有一個default的狀態(tài)轉(zhuǎn)移,而且每個狀態(tài)最好也有一個default的操作。

D、如果使用case語句時,特別是在設(shè)計狀態(tài)機(jī)時,盡量附加綜合約束屬性,綜合為完全條件case語句。

小技巧:仔細(xì)檢查綜合器的綜合報告,目前大多數(shù)的綜合器對所綜合出的latch都會報“warning”,通過綜合報告可以較為方便地找出無意中生成的latch。

15.時鐘設(shè)計的注意事項

同步時序電路推薦的時鐘設(shè)計方法:時鐘經(jīng)全局時鐘輸入引腳輸入,通過FPGA內(nèi)部專用的PLL或DLL進(jìn)行分頻/倍頻、移相等調(diào)整與運(yùn)算,然后經(jīng)FPGA內(nèi)部全局時鐘布線資源驅(qū)動到達(dá)芯片內(nèi)所有寄存器和其他模塊的時鐘輸入端。

FPGA設(shè)計者的5項基本功:仿真、綜合、時序分析、調(diào)試、驗證。

對于FPGA設(shè)計者來說,練好這5項基本功,與用好相應(yīng)的EDA工具是同一過程,對應(yīng)關(guān)系如下:

1. 仿真:Modelsim, Quartus II(Simulator Tool)

2. 綜合:Quartus II (Compiler Tool, RTL Viewer, Technology Map Viewer, Chip Planner)

3. 時序:Quartus II (TImeQuest Timing Analyzer, Technology Map Viewer, Chip Planner)

4. 調(diào)試:Quartus II (SignalTap II Logic Analyzer, Virtual JTAG, Assignment Editor)

5. 驗證:Modelsim, Quartus II(Test Bench Template Writer)

掌握HDL語言雖然不是FPGA設(shè)計的全部,但是HDL語言對FPGA設(shè)計的影響貫穿于整個FPGA設(shè)計流程中,與FPGA設(shè)計的5項基本功是相輔相成的。

對于FPGA設(shè)計者來說,用好“HDL語言的可綜合子集”可以完成FPGA設(shè)計50%的工作——設(shè)計編碼。

練好仿真、綜合、時序分析這3項基本功,對于學(xué)習(xí)“HDL語言的可綜合子集”有如下幫助:

通過仿真,可以觀察HDL語言在FPGA中的邏輯行為。

通過綜合,可以觀察HDL語言在FPGA中的物理實現(xiàn)形式。

通過時序分析,可以分析HDL語言在FPGA中的物理實現(xiàn)特性。

對于FPGA設(shè)計者來說,用好“HDL語言的驗證子集”,可以完成FPGA設(shè)計另外50%的工作——調(diào)試驗證。

1. 搭建驗證環(huán)境,通過仿真的手段可以檢驗FPGA設(shè)計的正確性。

2. 全面的仿真驗證可以減少FPGA硬件調(diào)試的工作量。

3. 把硬件調(diào)試與仿真驗證方法結(jié)合起來,用調(diào)試解決仿真未驗證的問題,用仿真保證已經(jīng)解決的問題不在調(diào)試中再現(xiàn),可以建立一個回歸驗證流程,有助于FPGA設(shè)計項目的維護(hù)。

FPGA 設(shè)計者的這5項基本功不是孤立的,必須結(jié)合使用,才能完成一個完整的FPGA設(shè)計流程。反過來說,通過完成一個完整的設(shè)計流程,才能最有效地練習(xí)這5項基本功。對這5項基本功有了初步認(rèn)識,就可以逐個深入學(xué)習(xí)一些,然后把學(xué)到的知識再次用于完整的設(shè)計流程。如此反復(fù),就可以逐步提高設(shè)計水平。采用這樣的循序漸進(jìn)、螺旋式上升的方法,只要通過培訓(xùn)入了門,就可以自學(xué)自練,自我提高。

市面上出售的有關(guān)FPGA設(shè)計的書籍為了保證結(jié)構(gòu)的完整性,對 FPGA設(shè)計的每一個方面分開介紹,每一方面雖然深入,但是由于缺少其他相關(guān)方面的支持,讀者很難付諸實踐,只有通讀完全書才能對FPGA設(shè)計獲得一個整體的認(rèn)識。這樣的書籍,作為工程培訓(xùn)指導(dǎo)書不行,可以作為某一個方面進(jìn)階的參考書。

對于新入職的員工來說,他們往往對FPGA的整體設(shè)計流程有了初步認(rèn)識,5項基本功的某幾個方面可能很扎實。但是由于某個或某幾個方面能力的欠缺,限制了他們獨(dú)自完成整個設(shè)計流程的能力。入職培訓(xùn)的目的就是幫助他們掌握整體設(shè)計流程,培養(yǎng)自我獲取信息的能力,通過幾個設(shè)計流程來回的訓(xùn)練,形成自我促進(jìn)、自我發(fā)展的良性循環(huán)。在這一過程中,隨著對工作涉及的知識的廣度和深度的認(rèn)識逐步清晰,新員工的自信心也會逐步增強(qiáng),對個人的發(fā)展方向也會逐步明確,才能積極主動地參與到工程項目中來。

最后總結(jié)幾點(diǎn):

1)看代碼,建模型

只有在腦海中建立了一個個邏輯模型,理解FPGA內(nèi)部邏輯結(jié)構(gòu)實現(xiàn)的基礎(chǔ),才能明白為什么寫Verilog和寫C整體思路是不一樣的,才能理解順序執(zhí)行語言和并行執(zhí)行語言的設(shè)計方法上的差異。在看到一段簡單程序的時候應(yīng)該想到是什么樣的功能電路。

2)用數(shù)學(xué)思維來簡化設(shè)計邏輯

學(xué)習(xí)FPGA不僅邏輯思維很重要,好的數(shù)學(xué)思維也能讓你的設(shè)計化繁為簡,所以啊,那些看見高數(shù)就頭疼的童鞋需要重視一下這門課哦。舉個簡單的例子,比如有兩個32bit的數(shù)據(jù)X[31:0]與Y[31:0]相乘。當(dāng)然,無論Altera還是Xilinx都有現(xiàn)成的乘法器IP核可以調(diào)用,這也是最簡單的方法,但是兩個32bit的乘法器將耗費(fèi)大量的資源。那么有沒有節(jié)省資源,又不太復(fù)雜的方式來實現(xiàn)呢?我們可以稍做修改:

將X[31:0]拆成兩部分X1[15:0]和X2[15:0],令X1[15:0]=X[31:16],X2[15:0]=X[15:0],則X1左移16位后與X2相加可以得到X;同樣將Y[31:0]拆成兩部分Y1[15:0]和Y2[15:0],令 Y1[15:0]=Y[31:16],Y2[15:0]=Y[15:0],則Y1左移16位后與Y2相加可以得到Y(jié);則X與Y的相乘可以轉(zhuǎn)化為X1和X2 分別與Y1和Y2相乘,這樣一個32bit*32bit的乘法運(yùn)算轉(zhuǎn)換成了四個16bit*16bit的乘法運(yùn)算和三個32bit的加法運(yùn)算。轉(zhuǎn)換后的占用資源將會減少很多,有興趣的童鞋,不妨綜合一下看看,看看兩者差多少。

3)時鐘與觸發(fā)器的關(guān)系

“時鐘是時序電路的控制者” 這句話太經(jīng)典了,可以說是FPGA設(shè)計的圣言。FPGA的設(shè)計主要是以時序電路為主,因為組合邏輯電路再怎么復(fù)雜也變不出太多花樣,理解起來也不沒太多困難。但是時序電路就不同了,它的所有動作都是在時鐘一拍一拍的節(jié)奏下轉(zhuǎn)變觸發(fā),可以說時鐘就是整個電路的控制者,控制不好,電路功能就會混亂。

打個比方,時鐘就相當(dāng)于人體的心臟,它每一次的跳動就是觸發(fā)一個 CLK,向身體的各個器官供血,維持著機(jī)體的正常運(yùn)作,每一個器官體統(tǒng)正常工作少不了組織細(xì)胞的構(gòu)成,那么觸發(fā)器就可以比作基本單元組織細(xì)胞。時序邏輯電路的時鐘是控制時序邏輯電路狀態(tài)轉(zhuǎn)換的“發(fā)動機(jī)”,沒有它時序邏輯電路就不能正常工作,因為時序邏輯電路主要是利用觸發(fā)器存儲電路的狀態(tài),而觸發(fā)器狀態(tài)變換需要時鐘的上升或下降沿!由此可見時鐘在時序電路中的核心作用!

最后簡單說一下體會吧,歸結(jié)起來就多實踐、多思考、多問。實踐出真知,看 100遍別人的方案不如自己去實踐一下。實踐的動力一方面來自興趣,一方面來自壓力,我個人覺得后者更重要。有需求會容易形成壓力,也就是說最好能在實際的項目開發(fā)中鍛煉,而不是為了學(xué)習(xí)而學(xué)習(xí)。

在實踐的過程中要多思考,多想想問題出現(xiàn)的原因,問題解決后要多問幾個為什么,這也是經(jīng)驗積累的過程,如果有寫項目日志的習(xí)慣更好,把問題及原因、解決的辦法都寫進(jìn)去。最后還要多問,遇到問題思索后還得不到解決就要問了,畢竟個人的力量是有限的,問同學(xué)同事、問搜索引擎、問網(wǎng)友都可以,一篇文章、朋友們的點(diǎn)撥都可能幫助自己快速解決問題。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639543
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    332

    瀏覽量

    49055

原文標(biāo)題:萬字長文總結(jié)了一份fpga學(xué)習(xí)寶典

文章出處:【微信號:ZYNQ,微信公眾號:ZYNQ】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    MOSFET管開關(guān)電路基本知識總結(jié)

    總結(jié)以上知識,在選MOSFET開關(guān)時,首先選MOS管的VDS電壓,和其VGS開啟電壓,再就是ID電流值是否滿足系統(tǒng)需要,然后再考慮封裝了,功耗了,價格了之類次要一些的因素了,以上是用P溝道MOS管做的例子,N溝道的其實也是基本上一樣用的。
    的頭像 發(fā)表于 04-20 11:26 ?397次閱讀
    MOSFET管開關(guān)電路<b class='flag-5'>基本知識</b>總結(jié)

    【黑金云課堂筆記】第一~二期知識點(diǎn)總結(jié)

    知識卡片一:【FPGA 基礎(chǔ)篇】開啟硬件編程之門 FPGA 的本質(zhì) : FPGA(現(xiàn)場可編程門陣列)并非在運(yùn)行軟件程序,而是在 構(gòu)建電路本身 。用戶可以通過 Verilog/VHDL
    的頭像 發(fā)表于 04-01 16:10 ?241次閱讀

    設(shè)備維修總踩坑?故障知識庫 + AI 診斷,新手也能修復(fù)雜機(jī)

    設(shè)備維修的核心痛點(diǎn),本質(zhì)是知識難沉淀、故障難預(yù)判。知識庫解決經(jīng)驗傳承問題,AI診斷實現(xiàn)精準(zhǔn)高效,二者結(jié)合讓維修從“經(jīng)驗依賴”轉(zhuǎn)向“標(biāo)準(zhǔn)化+智能輔助”。
    的頭像 發(fā)表于 01-08 14:04 ?556次閱讀
    設(shè)備維修總踩坑?故障<b class='flag-5'>知識</b>庫 + AI 診斷,新手也能修復(fù)雜機(jī)

    電子工程師設(shè)計要點(diǎn)與經(jīng)驗分享

    電子工程師設(shè)計要點(diǎn)與經(jīng)驗分享 作為一名資深電子工程師,在多年的硬件設(shè)計開發(fā)工作中,積累了不少寶貴的經(jīng)驗和見解。下面就和大家分享一些電子設(shè)計方面的關(guān)鍵要點(diǎn)和實際案例。 文件下載
    的頭像 發(fā)表于 01-07 13:55 ?559次閱讀

    Unix的相關(guān)知識

    1 Unix哲學(xué) Unix 哲學(xué)注重實效,立足于豐富的經(jīng)驗,并不會在正規(guī)方法學(xué)和標(biāo)準(zhǔn)中找到它,它更接近于隱性的半本能的知識。Unix程序員在探索開發(fā)的過程中積累的經(jīng)驗,非Unix的程序員也能夠從這
    發(fā)表于 12-10 07:13

    嵌入式與FPGA的區(qū)別

    也不是很高,招聘的崗位比較多,門檻較低大專也可以學(xué)。 ?2、FPGA的要求比較高,對數(shù)字電路底蘊(yùn)要求較高,大多都是用的x ilinx和inter的芯片,前期入門較難,比較吃經(jīng)驗,需要更長的時間才能入門
    發(fā)表于 11-20 07:12

    如何使用FPGA實現(xiàn)SRIO通信協(xié)議

    泛應(yīng)用。文章重點(diǎn)解釋了回環(huán)測試的基本概念,這種方法可驗證FPGA中的SRIO接口功能的正確性,并提供了系統(tǒng)級測試驗證的相關(guān)知識。同時,本例程還涵蓋了Verilog語法、FPGA架構(gòu)、SRIO協(xié)議細(xì)節(jié)、調(diào)試技巧及SRIO在多種應(yīng)用
    的頭像 發(fā)表于 11-12 14:38 ?6109次閱讀
    如何使用<b class='flag-5'>FPGA</b>實現(xiàn)SRIO通信協(xié)議

    舵機(jī)的基本知識

    舵機(jī)是一種能精確控制旋轉(zhuǎn)角度的驅(qū)動裝置,核心作用是將電信號轉(zhuǎn)化為特定角度的機(jī)械運(yùn)動,廣泛用于需要精準(zhǔn)定位的場景。 一、舵機(jī)的核心構(gòu)成 舵機(jī)主要由四個關(guān)鍵部分組成,各部分協(xié)同工作實現(xiàn)角度控制。 直流電機(jī) :提供基礎(chǔ)動力,是舵機(jī)運(yùn)動的動力源。 減速齒輪組 :降低電機(jī)轉(zhuǎn)速、提升扭矩,讓輸出軸能帶動更重的負(fù)載。 電位器(位置傳感器) :實時檢測輸出軸的當(dāng)前角度,將角度信息反饋給控制電路。 控制電路 :接收外部控制信號,對
    的頭像 發(fā)表于 10-28 09:57 ?819次閱讀

    A25:MCU系統(tǒng)器件知識與應(yīng)用專題--MCU、EEPROM/FLASH和晶體/晶振知識及應(yīng)用案例

    、晶振等),分別介紹器件的特點(diǎn)、用途、關(guān)鍵選型參數(shù)、供應(yīng)資源,給出具體的選型應(yīng)用案例。 主要內(nèi)容: 1、從人體模型、BMS單板架構(gòu),看MCU系統(tǒng)的位置及作用; 2、介紹MCU的基本知識(物料
    的頭像 發(fā)表于 09-09 10:24 ?794次閱讀
    A25:MCU系統(tǒng)器件<b class='flag-5'>知識</b>與應(yīng)用專題--MCU、EEPROM/FLASH和晶體/晶振<b class='flag-5'>知識</b>及應(yīng)用案例

    A23: BMIC器件知識與應(yīng)用專題--鋰保IC知識及應(yīng)用案例

    介紹 “A23-1鋰保IC知識及選用案例”、 “A23-2電量計知識及選用案例” 、“A23-3 AFE知識及選用案例”。每個部分包含如下4個小節(jié):1)、器件基本知識(物料基本特點(diǎn)、功
    的頭像 發(fā)表于 08-11 09:20 ?701次閱讀
    A23: BMIC器件<b class='flag-5'>知識</b>與應(yīng)用專題--鋰保IC<b class='flag-5'>知識</b>及應(yīng)用案例

    A23: BMIC器件知識與應(yīng)用專題--電量計IC知識及應(yīng)用案例

    介紹 “A23-1鋰保IC知識及選用案例”、 “A23-2電量計知識及選用案例” 、“A23-3 AFE知識及選用案例”。每個部分包含如下4個小節(jié):1)、器件基本知識(物料基本特點(diǎn)、功
    的頭像 發(fā)表于 08-10 21:13 ?922次閱讀
    A23: BMIC器件<b class='flag-5'>知識</b>與應(yīng)用專題--電量計IC<b class='flag-5'>知識</b>及應(yīng)用案例

    A23: BMIC器件知識與應(yīng)用專題--AFE芯片知識及應(yīng)用案例

    介紹 “A23-1鋰保IC知識及選用案例”、 “A23-2電量計知識及選用案例” 、“A23-3 AFE知識及選用案例”。每個部分包含如下4個小節(jié):1)、器件基本知識(物料基本特點(diǎn)、功
    的頭像 發(fā)表于 08-10 21:12 ?711次閱讀
    A23: BMIC器件<b class='flag-5'>知識</b>與應(yīng)用專題--AFE芯片<b class='flag-5'>知識</b>及應(yīng)用案例

    A21:分立元件知識與應(yīng)用專題--電阻知識及應(yīng)用案例

    )、數(shù)碼類PACK(C1)、小動力類PACK(C2)、儲能類PACK(C3)、光儲充系統(tǒng)(D1)、IPD研發(fā)流程(E1)等十個子知識體系,并以 L1 知識架構(gòu)、L2 劃重點(diǎn)、L3 原理及經(jīng)驗案例、L4 實戰(zhàn)性訓(xùn)練和 Kill(
    的頭像 發(fā)表于 07-15 19:17 ?828次閱讀
    A21:分立元件<b class='flag-5'>知識</b>與應(yīng)用專題--電阻<b class='flag-5'>知識</b>及應(yīng)用案例

    有獎問答 | Aigtek安泰電子“功“力無限知識竟賽!一起答題抽好禮!

    親愛的電子工程師們~歡迎參加Aigtek“功“力無限知識競賽!參與互動答題就有機(jī)會贏得精美獎品!作為專用于放大信號+驅(qū)動測試領(lǐng)域的測試儀器,你是否了解關(guān)于它基本知識?關(guān)于它的使用注意事項、應(yīng)用領(lǐng)域你
    的頭像 發(fā)表于 06-26 18:46 ?753次閱讀
    有獎問答 | Aigtek安泰電子“功“力無限<b class='flag-5'>知識</b>竟賽!一起答題抽好禮!

    經(jīng)驗分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點(diǎn)時間。上篇點(diǎn)燈代碼解讀了基礎(chǔ),而如果能親手寫出串口通訊代碼,恭喜你,
    的頭像 發(fā)表于 06-05 08:05 ?1262次閱讀
    【<b class='flag-5'>經(jīng)驗</b>分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼解析
    宁阳县| 阳山县| 镇平县| 哈密市| 建始县| 海伦市| 吉水县| 仁布县| 利川市| 甘谷县| 萍乡市| 龙山县| 江达县| 舞阳县| 长白| 石林| 筠连县| 尉犁县| 泗洪县| 新巴尔虎左旗| 桃园市| 景宁| 三台县| 澄迈县| 荔波县| 秦皇岛市| 浦县| 内丘县| 宜昌市| 台东市| 延安市| 永仁县| 洪洞县| 裕民县| 陕西省| 宣城市| 水富县| 玉田县| 文成县| 崇阳县| 三原县|