日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA配置模式和配置設計

e9Zb_gh_8734352 ? 來源:FPGA技術(shù)聯(lián)盟 ? 作者:FPGA技術(shù)聯(lián)盟 ? 2022-12-01 11:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

所有現(xiàn)代FPGA的配置分為兩類:基于SRAM的和基于非易失性的。其中,前者使用外部存儲器來配置FPGA內(nèi)的SRAM;后者只配置一次。

LatticeActel的FPGA使用稱為反熔絲的非易失性配置技術(shù),其主要優(yōu)點是系統(tǒng)設計更加簡單、不需要外部存儲器和配置控制器、功耗低、成本低和FPGA配置時間更快。最大的缺點在于配置是固定的。

大多數(shù)現(xiàn)代FPGA都是基于SRAM,包括Xilinx Spartan和Virtex系列。每個FPGA上電后或在后續(xù)的FPGA配置期間,從外部非易失性存儲器中讀取比特流,由配置控制器處理,并加載到內(nèi)部配置SRAM中。SRAM保持了配置邏輯、IO、嵌入式存儲器、布線、時鐘、收發(fā)器和其他FPGA原語等所有的設計信息。

圖1是Xilinx Virtex-6 的配置結(jié)構(gòu)。

e4e42992-7124-11ed-8abf-dac502259ad0.png

配置是由FPGA內(nèi)部的配置控制器執(zhí)行。比特流存儲在外部非易失性存儲器(如Flash)中。外部存儲器通過使用SelectMAP接口連接到配置控制器,這是Xilinx特有的。額外的膠合邏輯可能需要架起SelectMAP和外部存儲器接口之間的橋梁。此外,比特流可以通過JTAG或ICAP加載到配置控制器中。比特流可以選擇加密,以提高安全性。內(nèi)部電池備份RAM( BBR)和eFuse保存用于比特流解密的加密密鑰。 FPGA配置存儲器也稱為配置存儲器單元,它的每一位與比特流中的對應位一起初始化。每個存儲器單元的輸出連接到可配置的功能塊上,如LUT、寄存器、BRAM、IO、布線等。下圖是配置存儲器單元連接到多路復用器,以設置FPGA架構(gòu)中元件之間的特定布線路徑。在FPGA配置階段,邏輯狀態(tài)被置位為1或0。

e534e8e6-7124-11ed-8abf-dac502259ad0.png

Xilinx的FPGA配置模式

多種FPGA配置模式可滿足不同的使用模式。圖3是Xilinx FPGA配置模式的分類。

e57cd5ca-7124-11ed-8abf-dac502259ad0.png

配置模式分為兩類:主動( master)模式和被動(slave)模式。在主動配置模式下,F(xiàn)PGA控制配置過程。在被動模式下,由外部設備(如單片機、CPLD或其他FPGA)控制FPGA的配置過程。此外,還有兩個特殊的配置模式,即使用JTAG和內(nèi)部配置訪問端口(ICAP)。有4種數(shù)據(jù)寬度支持不同的外部存儲器: 32位、16位、8位、1位(串行)。下面是配置模式的簡要介紹。

JTAG

JTAG接口主要在調(diào)試期間使用。為了與Xilinx ChipScope 和iMPACT軟件應用程序接口,特殊的適配器連接到專用FPGA引腳上。

ICAP

專用的ICAP原語用于與用戶邏輯的接口,在FPGA架構(gòu)內(nèi)進行配置。

主動串行模式

在主動串行模式中,F(xiàn)PGA控制Xilinx Platform Flash,以提供配置數(shù)據(jù)。Xilinx Platform Flash是一種特殊的非易失性存儲器,旨在通過使用SelectMAP接口直接與Xilinx FPGA接口。

主動SPI Flash模式

在主動SPI Flash 模式中,F(xiàn)PGA控制串行SPI閃存,以提供配置數(shù)據(jù)。

主動SelectMAP模式

在主動SelectMAP模式中,F(xiàn)PGA控制Xilinx Plaform Flash,以提供8位或16位的配置數(shù)據(jù)。

主動BPI模式

在主動BPI模式中,F(xiàn)PGA控制并行NOR Flash, 以提供8位或16位的配置數(shù)據(jù)。

被動串行和SelectMAP模式

在被動串行模式下,外部設備(如單片機、CPLD或其他FPGA)控制FPGA的配置過程。

設計FPGA配置方案

對于特定設計來說,有一些設計考慮用于選擇最合適的 FPGA配置方案。主要的選擇標準是: ●選擇是否通過外部設備(被動模式)或由FPGA本身(主動模式)控制配置過程。從系統(tǒng)復雜性角度來看,主動模式最簡單,但未必適合所有設計。被動模式接口作為簡單的串行接口,直接連接到處理器的IO引腳,讀取比特流數(shù)據(jù)進入配置控制器。 ●選擇外部非易失性存儲器的類型和大小,用于存儲一個或多個FPGA比特流。盡管與FPGA的成本相比,外部存儲器的成本相對較低,但仍然是不可忽略的。設計者可以在SPI Flash、并行NOR Flash、或Xilinx Platform Flash 之間進行選擇。在某些設計中,F(xiàn)PGA可以使用連接到被動模式下的FPGA配置控制器直接配置。 ●數(shù)據(jù)寬度的選擇---串行、 8位、16位或32位----影響配置速度和FPGA中用于設計的I0數(shù)目。 ●現(xiàn)場升級配置比特流可以是一個重要的需求。配置方案必須解決當比特流正在編程進入非易失性存儲器時發(fā)生損壞的情況。 ●Xilinx FPGA提供了一個選項,用來加密在更高設計安全要求情況下的比特流。解密密鑰可以存儲在內(nèi)部的BBR或者eFuse中。BBR存儲器是易失性的,需要外部電池。使用BBR與使用非易失性eFuse相比,重新編程相對容易。 ●配置模式的選擇如圖所示,以Spartan-6為例,配置模式選擇如下圖所示:

e88e96b8-7124-11ed-8abf-dac502259ad0.png

●不同配置模式的硬件設計如下圖所示:

e8b5acd0-7124-11ed-8abf-dac502259ad0.png

e8d80618-7124-11ed-8abf-dac502259ad0.png

計算配置時間

在許多應用中,F(xiàn)PGA配置時間很關(guān)鍵,要準確估計配置方案選擇過程中的時間是很重要的。配置時間取決于比特流大小、時鐘頻率和配置接口的數(shù)據(jù)寬度,按下列公式定義:配置時間=比特流大小x時鐘頻率x數(shù)據(jù)寬度表1提供了配置接口在不同數(shù)據(jù)寬度下,對于使用50 MHz時鐘的最小和最大Xlinx Virtex-6 FPGA的預期配置時間。

e92335fc-7124-11ed-8abf-dac502259ad0.png

Xilinx配置相關(guān)的原語

表2提供了Xilinx Virtex-6 FPGA支持的與配置相關(guān)的原語列表。

e96635aa-7124-11ed-8abf-dac502259ad0.png

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639541
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17886

    瀏覽量

    195290
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7758

    瀏覽量

    172276

原文標題:FPGA知識匯集-FPGA配置模式和配置設計

文章出處:【微信號:gh_873435264fd4,微信公眾號:FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Atmel AT17LVxxxA FPGA配置EEPROM:特性、應用與技術(shù)解析

    Atmel AT17LVxxxA FPGA配置EEPROM:特性、應用與技術(shù)解析 在FPGA(現(xiàn)場可編程門陣列)的應用中,配置存儲器是至關(guān)重要的一部分,它負責存儲
    的頭像 發(fā)表于 03-29 17:05 ?985次閱讀

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應用與設計要點

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應用與設計要點 在FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)的應用領(lǐng)域中,配置
    的頭像 發(fā)表于 03-24 17:40 ?580次閱讀

    Atmel AT17LV系列FPGA配置EEPROM的全面解析

    Atmel AT17LV系列FPGA配置EEPROM的全面解析 在FPGA設計領(lǐng)域,配置存儲器的選擇至關(guān)重要。Atmel的AT17LV系列FPGA
    的頭像 發(fā)表于 02-27 16:15 ?391次閱讀

    掌握 LuatIO:GPIO 復用模式初始化配置全流程解析

    在使用 LuatIO 進行嵌入式應用開發(fā)時,合理配置 GPIO 的復用功能是實現(xiàn)外設控制的前提。本文全面解析 GPIO 引腳由普通 IO 轉(zhuǎn)換為復用功能引腳的初始化流程,包括時鐘使能、模式選擇、速度
    的頭像 發(fā)表于 01-23 15:28 ?2591次閱讀
    掌握 LuatIO:GPIO 復用<b class='flag-5'>模式</b>初始化<b class='flag-5'>配置</b>全流程解析

    電能質(zhì)量在線監(jiān)測裝置的系統(tǒng)運行配置參數(shù)有哪些?

    系統(tǒng)運行配置參數(shù)是控制裝置工作模式、資源調(diào)度、故障應對、長期穩(wěn)定運行的核心參數(shù),直接決定裝置如何適配應用場景(如無人值守、低功耗、高頻監(jiān)測),確保采樣、存儲、通信等核心功能有序執(zhí)行。以下是分類詳解
    的頭像 發(fā)表于 12-17 14:18 ?521次閱讀

    如何配置處理器休眠模式

    如何配置處理器休眠模式
    發(fā)表于 12-05 07:28

    【NCS隨筆】如何進入system_off深度睡眠模式以及配置GPIO中斷喚醒

    【NCS隨筆】如何進入system_off深度睡眠模式以及配置GPIO中斷喚醒 本文章主要是講解NCS下面使用nRF54L15如何進入system_off模式,以及如何配置通過按鍵喚醒
    的頭像 發(fā)表于 09-29 00:56 ?952次閱讀
    【NCS隨筆】如何進入system_off深度睡眠<b class='flag-5'>模式</b>以及<b class='flag-5'>配置</b>GPIO中斷喚醒

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設計原理圖時需要注意的一些事項,比如fl
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解xilinx 7系列<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>技巧

    開疆智能Profinet轉(zhuǎn)EtherCAT網(wǎng)關(guān)連接力矩電機配置案例

    。 添加采集模塊的ESI文件,將從站設備添加進網(wǎng)關(guān)配置。 設置網(wǎng)關(guān)在Profient一側(cè)的設備名稱以及IP地址。(與PLC組態(tài)保持一致) 添加從站設備進網(wǎng)關(guān)組態(tài)。選擇對應設備后雙擊或拖拽即可。 設置好從站地址分配模式 添加好每個PDO的參數(shù)(此設備PDO內(nèi)部包含參數(shù)已寫死
    的頭像 發(fā)表于 08-21 17:42 ?621次閱讀
    開疆智能Profinet轉(zhuǎn)EtherCAT網(wǎng)關(guān)連接力矩電機<b class='flag-5'>配置</b>案例

    TC377配置SMU FSP時,如何配置頻率參數(shù);三種模式有何區(qū)別,配置上有何區(qū)別?

    TC377配置SMU FSP時,如何配置頻率參數(shù);三種模式有何區(qū)別,配置上有何區(qū)別?
    發(fā)表于 08-08 07:48

    易靈思 FPGA TJ375的PLL的動態(tài)配置

    TJ375已經(jīng)支持PLL的動態(tài)配置。打開PLL在Advance Settings中的Dynamic Reconfiguration中勾選Enable就可以了。最大可以支持85組配置參數(shù)。動態(tài)配置框圖
    的頭像 發(fā)表于 07-14 18:14 ?4179次閱讀
    易靈思 <b class='flag-5'>FPGA</b> TJ375的PLL的動態(tài)<b class='flag-5'>配置</b>

    AMD FPGA異步模式與同步模式的對比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設置的影響。
    的頭像 發(fā)表于 07-07 13:47 ?1822次閱讀

    如何配置模式下的 BT 芯片?

    我需要以雙模式設置 CYBW20721B2 藍牙模塊。 我們現(xiàn)在使用的藍牙芯片配置為僅作為外圍設備工作。 并且我想將其配置為雙模式(BT 需要同時作為中央和外圍設備工作的應用程序)。
    發(fā)表于 06-27 08:10

    CY7C68013A客戶配置成slavefifo模式,FPGA發(fā)送數(shù)據(jù)到PC則會丟包或者收到的數(shù)據(jù)對不上,什么原因?

    我們這邊有個客戶使用CY7C68013A,客戶配置成slavefifo模式,PC端發(fā)送數(shù)據(jù)到FPGA時數(shù)據(jù)正常,FPGA發(fā)送數(shù)據(jù)到PC則會丟包或者收到的數(shù)據(jù)對不上。能否幫忙看下客戶的
    發(fā)表于 05-30 08:21

    請問CY7C68013A高速模式如何配置?

    請問CY7C68013A高速模式如何配置?手冊里只有提到了中斷和ram
    發(fā)表于 05-28 07:14
    宁波市| 农安县| 天祝| 平潭县| 体育| 增城市| 和顺县| 泾源县| 中山市| 辛集市| 宜州市| 德惠市| 台前县| 乐山市| 西城区| 新巴尔虎左旗| 昌平区| 仙居县| 邛崃市| 汉中市| 剑阁县| 弋阳县| 漳浦县| 南城县| 德阳市| 连州市| 石楼县| 镇巴县| 磐安县| 全南县| 泸溪县| 平泉县| 田林县| 东海县| 广州市| 舟曲县| 二连浩特市| 金塔县| 隆化县| 沾益县| 濮阳县|