日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的經(jīng)驗分享

FPGA研究院 ? 來源:FPGA研究院 ? 作者:FPGA研究院 ? 2022-12-09 10:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計者的特征也會有些不同。在A領(lǐng)域的一個好的IC設(shè)計者也許會花很長時間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應(yīng)該問我們自己一些問題,我們想要成為怎樣的IC設(shè)計者?消費?PC外圍?通信?微處理器DSP?等等?

IC設(shè)計的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰(zhàn)將是獲得設(shè)計的相關(guān)信息,然后理解信息并應(yīng)用它。

但是有些信息不是免費的,我們需要加入一些協(xié)會或從如IEEE/ISO等那些組織購買一些文檔。設(shè)計者應(yīng)該有很強(qiáng)的背景知識來很快的理解他們,甚至能改進(jìn)存在的標(biāo)準(zhǔn)或。一個好的設(shè)計者應(yīng)該應(yīng)該有足夠的設(shè)計技能和工具應(yīng)用知識并且不斷的積累他們。

例如:8口以太網(wǎng)轉(zhuǎn)換HUB控制器

需要知識:IEEE802.3標(biāo)準(zhǔn),包括10MHZ以太網(wǎng)和100MHZ快速以太網(wǎng)。

相關(guān)領(lǐng)域:異步傳輸模式(ATM),IEEE802.11無限局域網(wǎng),IEEE1394,USB等。

HDL,計算機(jī)仿真和只能解決ASIC設(shè)計流程的數(shù)字部分。如果在IC中有任何模擬部分,他將依賴模擬設(shè)計者或從另外的廠家購買。甚至一些純數(shù)字部分也能從另外一些廠家購買以加速上市時間。那些不是被我們設(shè)計的部分稱為IP,包括HDL代碼,網(wǎng)表,硬核。對于我們設(shè)計的技術(shù)取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預(yù)定足夠的晶原,因此涉及服務(wù)公司取代了他們的工作。但并不是每個 IP都滿足我們的需要,有時我們需要在購買后作一些修改。我們要在設(shè)計前決定所要用到的IPs。

在設(shè)計開始,設(shè)計者必須理解所有相關(guān)的標(biāo)準(zhǔn)、規(guī)范和算法。但是有許多方法來應(yīng)用這些規(guī)范和算法。最好的結(jié)構(gòu)是快速和最小芯片尺寸的結(jié)合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規(guī)劃一個最優(yōu)的結(jié)構(gòu)也是一個重要的問題。

例如:1:除法器

除數(shù)被固定。最快的方法是查表,但是這個方法需要大的內(nèi)存。我們可以可以從被除數(shù)中不斷的減去除數(shù)直到新的被除數(shù)比除數(shù)小。它會花更多的時間但用最少的硬件。還有許多的方法來構(gòu)建除法器,每種方法都有他自己的優(yōu)點和缺點。

2:圖像處理的動態(tài)評估器

從前一個圖片中發(fā)現(xiàn)最相似的8×8模塊,在整個電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經(jīng)討論過優(yōu)化硬件復(fù)雜度和速度的結(jié)構(gòu),這里我不再祥解釋。

一個好的設(shè)計者應(yīng)該要被實際經(jīng)驗培訓(xùn)和不斷的。我們要在每個設(shè)計工作中非常小心和耐心。因為一個NRE將會消耗大量的金錢和數(shù)周的時間,如果他不小心犯錯,設(shè)計者將會對金錢和計劃失敗負(fù)責(zé)。經(jīng)驗和小心也許是來完成一個成功的設(shè)計項目最好的方法。

以下條款是一些對一個穩(wěn)步的和成功的設(shè)計的建議:(可能有些朋友也指出了其中的部分,這里只作簡要說明,可能稍有不同)

命名風(fēng)格:

1、不要用關(guān)鍵字做信號名;

2、不要在中用VERILOG關(guān)鍵字做信號名;

3、命名信號用含義;

4、命名I/O口用盡量短的名字;

5、不要把信號用高和低的情況混合命名;

6、信號的第一個字母必須是A-Z是一個規(guī)則;

7、使模塊名、實例名和文件名相同;

編碼風(fēng)格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。

1、盡可能多的增加說明語句;

2、在一個設(shè)計中固定編碼格式和統(tǒng)一所有的模塊,根從項目領(lǐng)導(dǎo)者定義的格式;

3、把全部設(shè)計分成適合數(shù)量的不同的模塊或?qū)嶓w;

4、在一個always/process中的所有信號必須相關(guān);

5、不要用關(guān)鍵字或一些經(jīng)常被用來安全綜合的語法;

6、不要用復(fù)雜邏輯;

7、在一個if語句中的所有條件必須相關(guān);

設(shè)計風(fēng)格

1、強(qiáng)烈建議用同步設(shè)計;

2、在設(shè)計時總是記住時序問題;

3、在一個設(shè)計開始就要考慮到地電平或高電平復(fù)位、同步或異步復(fù)位、上升沿或下降沿觸發(fā)等問題,在所有模塊中都要遵守它;

4、在不同的情況下用if和case;

5、在鎖存一個信號或總線時要小心;

6、確信所有寄存器的輸出信號能夠被復(fù)位/置位;

7、永遠(yuǎn)不要再寫入之前讀取任何內(nèi)部存儲器(如SRAM

8、從一個時鐘到另一個不同的時鐘傳輸數(shù)據(jù)時用數(shù)據(jù)緩沖,他工作像一個雙時鐘FIFO;

9、在VHDL中二維數(shù)組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10、遵守register-in register-out規(guī)則;

11、像synopsys的DC的綜合工具是非常穩(wěn)定的,任何bugs都不會從綜合工具中產(chǎn)生;

12、確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13、在嵌入式存儲器中使用BIST;

14、虛單元和一些修正電路是必需的;

15、一些簡單的測試電路也是需要的,經(jīng)常在一個芯片中有許多測試模塊;

16、除非低功耗不要用門控時鐘;

17、不要依靠腳本來保證設(shè)計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18、如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;

19、不要用內(nèi)部tri-state, ASIC需要總線保持器來處理內(nèi)部tri-state;

20、在top level中作pad insertion;

21、選擇pad時要小心(如上拉能力,施密特觸發(fā)器,5伏耐壓等);

22、小心由時鐘偏差引起的問題;

23、不要試著產(chǎn)生半周期信號;

24、如果有很多函數(shù)要修正,請一個一個地作,修正一個函數(shù)檢查一個函數(shù);

25、在一個計算等式中排列每個信號的位數(shù)是一個好習(xí)慣,即使綜合工具能做;

26、不要使用HDL提供的除法器;

27、削減不必要的時鐘。它會在設(shè)計和布局中引起很多麻煩,大多數(shù)FPGA有1-4個專門的時鐘通道;

以上是大家在設(shè)計中最好遵守的要點,它可以使你的設(shè)計更好。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639559
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1406

    瀏覽量

    108440
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2440

    瀏覽量

    86174

原文標(biāo)題:FPGA牛人的經(jīng)驗分享

文章出處:【微信號:FPGA研究院,微信公眾號:FPGA研究院】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請教:6G 確定性通信原型驗證,FPGA+SDR 方案該怎么搭?

    平臺選什么型號更適合做低時延空口驗證? 原型驗證階段,最小可行驗證系統(tǒng)應(yīng)該包含哪些模塊? 有沒有類似確定性通信 / 硬實時通信的原型參考方案? 純技術(shù)探討,不涉及商業(yè)項目,希望做原型驗證、FPGA、SDR 的前輩給點經(jīng)驗,感謝!
    發(fā)表于 04-11 10:24

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應(yīng)用考量

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應(yīng)用考量 在當(dāng)今電子設(shè)計領(lǐng)域,FPGA(現(xiàn)場可編程門陣列)和SoC FPGA(片上系統(tǒng)現(xiàn)場可編程
    的頭像 發(fā)表于 04-07 12:05 ?196次閱讀

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應(yīng)用

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應(yīng)用 在當(dāng)今電子科技飛速發(fā)展的時代,現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(SoC)FPGA憑借
    的頭像 發(fā)表于 04-07 11:55 ?242次閱讀

    深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用

    深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應(yīng)用 在當(dāng)今電子技術(shù)飛速發(fā)展的時代,FPGA(現(xiàn)場可編程門陣列)和SoC FPGA(片上系統(tǒng)現(xiàn)場
    的頭像 發(fā)表于 04-07 11:55 ?233次閱讀

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力 在當(dāng)今電子科技飛速發(fā)展的時代,FPGA與SoC FPGA在眾多領(lǐng)域發(fā)揮著至關(guān)重要的作用。Mi
    的頭像 發(fā)表于 02-10 11:30 ?327次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為一名電子工程師,在日常的設(shè)計工作中,FPGA與SoC FPGA是我們經(jīng)常會用到的重要
    的頭像 發(fā)表于 02-09 17:20 ?543次閱讀

    AMD 推出第二代 Kintex UltraScale+ 中端FPGA,助力智能高性能系統(tǒng)

    第二代AMD Kintex UltraScale+ FPGA 系列 , 對于依賴中端FPGA 為性能關(guān)鍵型系統(tǒng)提供支持的設(shè)計人員而言,可謂一項重大進(jìn)步。 這一全新系列構(gòu)建在業(yè)經(jīng)驗證的Kintex
    的頭像 發(fā)表于 02-04 16:11 ?6.2w次閱讀
    AMD 推出第二代 Kintex UltraScale+ 中端<b class='flag-5'>FPGA</b>,助力智能高性能系統(tǒng)

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?748次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    MarketsandMarkets FPGA行業(yè)報告,2026~2030 FPGA市場洞察

    2025年10月,全球知名市場研究與商業(yè)洞察權(quán)威咨詢機(jī)構(gòu) MarketsandMarkets 發(fā)布?Field-Programmable Gate Array (FPGA) MarketSize
    的頭像 發(fā)表于 11-20 13:20 ?778次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC FPGA使創(chuàng)新者能夠?qū)⒊杀緝?yōu)化的設(shè)計提升到更高的性能水平。
    的頭像 發(fā)表于 08-06 11:41 ?4565次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3438次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡介

    智多晶FPGA設(shè)計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計的時代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?1797次閱讀

    2025安路科技AEC-FPGA技術(shù)沙龍啟航

    ,圍繞FPGA技術(shù)的創(chuàng)新應(yīng)用、行業(yè)趨勢、解決方案等話題展開深入探討與交流。隨著時間的推移,這一系列活動成為眾多業(yè)內(nèi)人員獲取行業(yè)動態(tài)、分享技術(shù)經(jīng)驗、拓展人脈資源的重要平臺。
    的頭像 發(fā)表于 06-05 11:33 ?1298次閱讀

    經(jīng)驗分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點時間。上篇點燈代碼解讀了基礎(chǔ),而如果能親手寫出串口通訊代碼,恭喜你,
    的頭像 發(fā)表于 06-05 08:05 ?1262次閱讀
    【<b class='flag-5'>經(jīng)驗</b>分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼解析

    2025紫光同創(chuàng)FPGA技術(shù)研討會深圳/廣州站:小眼睛科技國產(chǎn)FPGA方案助您開啟智能新紀(jì)元

    “2025紫光同創(chuàng)FPGA技術(shù)研討會”深圳站&廣州站即將盛大啟航!作為紫光同創(chuàng)生態(tài)合作伙伴,小眼睛科技將攜多個基于紫光同創(chuàng)FPGA方案亮相,此次展示的解決方案覆蓋了工業(yè)自動化、音視頻處理
    的頭像 發(fā)表于 05-13 08:03 ?2460次閱讀
    2025紫光同創(chuàng)<b class='flag-5'>FPGA</b>技術(shù)研討會深圳/廣州站:小眼睛科技國產(chǎn)<b class='flag-5'>FPGA</b>方案助您開啟智能新紀(jì)元
    旅游| 亚东县| 满洲里市| 安溪县| 彰武县| 五常市| 库伦旗| 枞阳县| 同江市| 体育| 沛县| 阿拉善左旗| 陵水| 武胜县| 霍邱县| 大厂| 西林县| 桦南县| 佛教| 潍坊市| 石屏县| 哈尔滨市| 麻栗坡县| 娄底市| 新河县| 克什克腾旗| 恭城| 多伦县| 甘南县| 仙桃市| 永泰县| 辉南县| 闻喜县| 兰西县| 买车| 民县| 周口市| 石林| 淮北市| 柳州市| 宁河县|