日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨|集成電路EOS/ESD,如何把控?

廣電計(jì)量 ? 2022-05-25 15:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

50%——在品控界是個(gè)很可怕的數(shù)字,有一對兄弟難題占到了產(chǎn)線不良率的一半江山。

在電子器件組裝過程中,EOS(Electrical Over Stress)與 ESD(Electrical Static Discharge)造成的集成電路失效約占現(xiàn)場失效器件總數(shù)的50%,且通常伴隨較高不良率以及潛在可靠性問題,是產(chǎn)線一大殺手。

當(dāng)問題發(fā)生時(shí),應(yīng)該如何查找真因、尋找解決方案,一直以來都是困擾現(xiàn)場工程師、品控工程師的難題。廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,通過多年的行業(yè)積累,總結(jié)出一套相對完整的針對EOS/ESD的分析方法,通過失效分析、模擬驗(yàn)證等手段,可以更好地協(xié)助現(xiàn)場工程師與設(shè)計(jì)工程師提升產(chǎn)線良率及IC的可靠性。

常見問題1:產(chǎn)線失效到底是由EOS還是ESD引起?

我們在做失效分析時(shí),最常聽到客戶的要求是希望知道rootcause是EOS還是ESD,確認(rèn)失效機(jī)理及真因,是改善良率的第一步,也是非常關(guān)鍵的一步。通常,我們區(qū)分EOS還是ESD會首先通過失效分析手法挖掘IC的物理失效現(xiàn)象,然后從現(xiàn)象上去區(qū)分。

常見ESD物理失效表現(xiàn):襯底擊穿、多晶硅熔融、GOXpin hole、contactmelted、metal melted等(見圖1),常見EOS物理失效表現(xiàn):氧化層、金屬層大面積熔融以及封裝體碳化等現(xiàn)象(見圖2)。

pYYBAGKNjROABDdzAAVHXRw4SBk606.pngpoYBAGKNjRKAJ0QUAAO832hOUiU105.png

圖1:常見ESD物理失效現(xiàn)象

poYBAGKNjRSAXFruABOu2rLJoQU340.png

圖2:常見EOS物理失效現(xiàn)象

常見問題2:為什么EOS和ESD會造成不同的失效現(xiàn)象?

ESD從廣義上屬于EOS的一種,但是現(xiàn)場應(yīng)用中我們通常把ESD單獨(dú)歸類,除此之外的過電應(yīng)力統(tǒng)歸于EOS。EOS 是指長時(shí)間(幾微秒到幾秒)持續(xù)的過壓或大電流造成的局部過熱導(dǎo)致的失效,其電壓、電流相對ESD較低,但是持續(xù)時(shí)間長能量更高,經(jīng)常有同一功能區(qū)塊多處大面積的burnout現(xiàn)象。ESD 單指在靜電放電過程中瞬間高電壓(通常在幾千或上萬伏特)大電流(1~10A)狀態(tài)下引發(fā)的失效現(xiàn)象,主要特征為放電時(shí)間極短(1~100ns),因此一般呈現(xiàn)為輕微的點(diǎn)狀失效。

表1:EOS/ESD信號特征

poYBAGKNjRGARJfnAADvU4RJ_50668.pngpYYBAGKNjRKAJA5lAAKS3AkDLxc066.png

圖3:EOS/ESD脈沖波形

綜合以上,由于EOS信號相對ESD信號持續(xù)時(shí)間長,能量更強(qiáng),所以通常會造成芯片大面積的burnout現(xiàn)象,這是EOS不同于ESD現(xiàn)象的主要特征。

常見問題3:什么情況下無法區(qū)分EOS/ESD?

一種情況是短脈沖EOS(持續(xù)時(shí)間幾個(gè)微秒)與ESD的物理損傷十分相似,比如只造成很小面積的金屬熔融,這種情況就很難區(qū)分是EOS還是ESD的能量造成。另一種情況是IC先經(jīng)過了ESD損傷,在后續(xù)功能驗(yàn)證時(shí)大漏電流誘發(fā)了burnout現(xiàn)象,使得IC表面同時(shí)存在EOS和ESD的物理失效特征,尤其常見于PAD旁邊的IO buffer線路上,這種情況下單從物理失效現(xiàn)象是無法判斷初始失效是否由ESD導(dǎo)致。當(dāng)遇到EOS/ESD無法區(qū)分的情況,需要通過模擬實(shí)驗(yàn)進(jìn)一步驗(yàn)證,對IC或系統(tǒng)使用不同模型進(jìn)行EOS/ESD模擬測試(見圖4)testto fail,并針對失效IC進(jìn)行分析。通過對比驗(yàn)證批芯片與實(shí)際失效芯片的物理失效現(xiàn)象(失效線路位置及失效發(fā)生的物理深度),不僅可以用來歸納真因,還可以了解IC或系統(tǒng)在不同條件下的耐受等級,從而進(jìn)一步指導(dǎo)優(yōu)化產(chǎn)線防護(hù)或IC的可靠性設(shè)計(jì)。針對新投產(chǎn)芯片也可以考慮從多維度進(jìn)行EOS/ESD的驗(yàn)證與分析(見圖5),不斷提升IC的可靠性品質(zhì)。

pYYBAGKNjRGAaMF4AACve2Fbgc8099.png

圖4:IC常見EOS模擬驗(yàn)證方式

poYBAGKNjRGAaL4jAADkvuXCUqw096.png

圖5:IC常見EOS/ESD測試項(xiàng)目

綜上所述,當(dāng)產(chǎn)線發(fā)生EOS/ESD失效時(shí),應(yīng)該從哪些方面進(jìn)行分析及改良?我們通常建議客戶參考以下流程進(jìn)行:

1. 針對失效IC進(jìn)行電性及物理失效分析,確認(rèn)其物理失效現(xiàn)象(失效點(diǎn)對應(yīng)的電路位置及失效的物理深度),配合現(xiàn)場失效信息收集,初步推斷EOS/ESD失效模型;

2.針對EOS/ESD無法判斷的情況,對相關(guān)IC或系統(tǒng)進(jìn)行EOS/ESD模擬試驗(yàn),驗(yàn)證其電壓、電流耐受等級,并針對失效芯片執(zhí)行失效分析,對比實(shí)際失效狀況,歸納真因及梳理改善方向;

3.探測現(xiàn)場容易發(fā)生EOS/ESD的位置(例如使用ESD Event Detector或高頻示波器),針對產(chǎn)線應(yīng)用進(jìn)行改良。

表2:IC常見EOS/ESD失效來源

生產(chǎn)人員/設(shè)備/環(huán)境的ESD防護(hù)不佳

使用易感應(yīng)靜電的材料

模塊測試開關(guān)引起的瞬態(tài)/毛刺/短時(shí)脈沖波形干擾

熱插拔引發(fā)的瞬間電壓、電流脈沖

電源供應(yīng)器缺少過電保護(hù)裝置及噪聲濾波裝置

提供超過組件可操作的工作電源

接地點(diǎn)反跳(接地點(diǎn)不足導(dǎo)致電流快速轉(zhuǎn)換引起高電壓)

過多過強(qiáng)的ESD事件引發(fā)EOS

其他設(shè)備的脈沖信號干擾

不正確的上電順序

廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,配備完善的EOS/ESD/RA等測試設(shè)備及完整的失效分析手法,擁有經(jīng)驗(yàn)豐富的材料及電性能可靠性專家,可以針對IC進(jìn)行全方位的失效分析及可靠性驗(yàn)證方案的設(shè)計(jì)與執(zhí)行。

pYYBAGKNjRKATMiwAAGbTeBC7mg818.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2428

    瀏覽量

    180458
  • DRAM
    +關(guān)注

    關(guān)注

    41

    文章

    2403

    瀏覽量

    189632
  • EOS
    EOS
    +關(guān)注

    關(guān)注

    0

    文章

    133

    瀏覽量

    22226
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    喜報(bào) | 匠芯創(chuàng)亮相2026珠海集成電路年會 榮膺集成電路杰出人物與創(chuàng)新集成電路人才

    4月23日,備受行業(yè)關(guān)注的“芯聚珠海,智驅(qū)未來——2026珠海集成電路產(chǎn)業(yè)年會暨產(chǎn)業(yè)高質(zhì)量發(fā)展交流會”在珠海圓滿落幕。這場由珠海市半導(dǎo)體行業(yè)協(xié)會主辦的行業(yè)盛會,匯聚了政府領(lǐng)導(dǎo)、國家級行業(yè)專家、企業(yè)家
    的頭像 發(fā)表于 04-24 09:04 ?222次閱讀
    喜報(bào) | 匠芯創(chuàng)亮相2026珠海<b class='flag-5'>集成電路</b>年會 榮膺<b class='flag-5'>集成電路</b>杰出人物與創(chuàng)新<b class='flag-5'>集成電路</b>人才

    ESD防護(hù)設(shè)計(jì)的核心準(zhǔn)則

    集成電路(IC)的設(shè)計(jì)、制造、封裝、測試及應(yīng)用全流程中,靜電放電(ESD)是最常見且破壞性極強(qiáng)的隱患之一。ESD放電時(shí)間雖僅為納秒至微秒級,但瞬時(shí)峰值電流可達(dá)數(shù)十安培,足以擊穿芯片內(nèi)部的精密
    的頭像 發(fā)表于 04-20 17:31 ?686次閱讀
    <b class='flag-5'>ESD</b>防護(hù)設(shè)計(jì)的核心準(zhǔn)則

    微細(xì)加工工藝集成電路技術(shù)進(jìn)步途徑

    集成電路單元器件持續(xù)微小型化,是靠從微米到納米不斷創(chuàng)新的微細(xì)加工工藝技術(shù)實(shí)現(xiàn)的。
    的頭像 發(fā)表于 04-08 09:46 ?437次閱讀
    微細(xì)加工工藝<b class='flag-5'>集成電路</b>技術(shù)進(jìn)步途徑

    集成電路技術(shù)進(jìn)步的基本規(guī)律

    集成電路現(xiàn)今所達(dá)到的技術(shù)高度是當(dāng)初人們難以想象的。在發(fā)明集成電路的1958年.全世界半導(dǎo)體廠生產(chǎn)的晶體管總數(shù)為4710萬個(gè),其中包括210萬個(gè)硅晶體管,其余為鍺晶體管。
    的頭像 發(fā)表于 04-03 16:47 ?275次閱讀
    <b class='flag-5'>集成電路</b>技術(shù)進(jìn)步的基本規(guī)律

    行芯科技亮相IIC 2026國際集成電路展覽會暨研討會

    近日,全球集成電路領(lǐng)域的年度標(biāo)桿盛會——2026國際集成電路展覽會暨研討會(IIC 2026)在上海圓滿落幕。
    的頭像 發(fā)表于 04-02 17:28 ?646次閱讀

    煥新啟航·品質(zhì)躍升 IICIE國際集成電路創(chuàng)新博覽會,構(gòu)建全球集成電路全產(chǎn)業(yè)鏈生態(tài)平臺

    為積極響應(yīng)國家集成電路創(chuàng)新發(fā)展戰(zhàn)略部署,加快推進(jìn)集成電路產(chǎn)業(yè)良性發(fā)展生態(tài),原“SEMI-e深圳國際半導(dǎo)體展暨集成電路產(chǎn)業(yè)創(chuàng)新展”正式升級為“ IICIE國際集成電路創(chuàng)新博覽會(簡稱 I
    的頭像 發(fā)表于 01-05 14:47 ?676次閱讀
    煥新啟航·品質(zhì)躍升 IICIE國際<b class='flag-5'>集成電路</b>創(chuàng)新博覽會,構(gòu)建全球<b class='flag-5'>集成電路</b>全產(chǎn)業(yè)鏈生態(tài)平臺

    EOS設(shè)計(jì)詳解及實(shí)際"栗子"

    核心定義 抗EOS設(shè)計(jì) 指的是在集成電路和電子元器件的設(shè)計(jì)階段,就采用各種措施來提高其承受 電氣過應(yīng)力 的能力。 簡單來說,它就是讓芯片和電子元件變得“更皮實(shí)”、“更耐操”,能夠承受意外發(fā)生的電壓
    發(fā)表于 11-17 09:37

    ESDEOS失效模式介紹

    ESD(Electro Static Discharge靜電釋放)與EOS(Electrical Over Stress 過度電性應(yīng)力)都是與電壓過應(yīng)力有關(guān)的概念,但它們之間有明顯的差異。
    的頭像 發(fā)表于 10-23 14:13 ?2310次閱讀
    <b class='flag-5'>ESD</b>和<b class='flag-5'>EOS</b>失效模式介紹

    PDK在集成電路領(lǐng)域的定義、組成和作用

    PDK(Process Design Kit,工藝設(shè)計(jì)套件)是集成電路設(shè)計(jì)流程中的重要工具包,它為設(shè)計(jì)團(tuán)隊(duì)提供了與特定制造工藝節(jié)點(diǎn)相關(guān)的設(shè)計(jì)信息。PDK 是集成電路設(shè)計(jì)和制造之間的橋梁,設(shè)計(jì)團(tuán)隊(duì)依賴 PDK 來確保設(shè)計(jì)能夠在晶圓廠的工藝流程中正確制造。
    的頭像 發(fā)表于 09-08 09:56 ?3173次閱讀

    恒坤新材IPO成功過會,劍指集成電路關(guān)鍵材料國產(chǎn)化

    億元,投入“集成電路前驅(qū)體二期項(xiàng)目”和“集成電路用先進(jìn)材料項(xiàng)目”兩大募投項(xiàng)目。 集成電路關(guān)鍵材料國產(chǎn)化迫在眉睫 長期以來,光刻材料、前驅(qū)體等集成電路關(guān)鍵材料市場被歐美、日韓等國外頭部廠
    的頭像 發(fā)表于 09-03 15:24 ?2322次閱讀

    硅與其他材料在集成電路中的比較

    硅與其他半導(dǎo)體材料在集成電路應(yīng)用中的比較可從以下維度展開分析。
    的頭像 發(fā)表于 06-28 09:09 ?2360次閱讀

    干貨ESD如何選型

    的過程就是靜電釋放,英文簡 稱 ESD。當(dāng)你在干燥的天氣脫了大衣又去抓金屬門把手的時(shí)候,我相信你就知道 ESD 是什么了。 一般而言,ESD 可能會高達(dá)上千伏特,這會對比較敏感的半導(dǎo)體和集成電
    發(fā)表于 05-29 15:01
    宁城县| 陆河县| 松溪县| 漠河县| 读书| 临汾市| 洪洞县| 毕节市| 兴文县| 广饶县| 娱乐| 从江县| 新疆| 思南县| 玉环县| 巧家县| 宝清县| 麦盖提县| 康保县| 浦江县| 莒南县| 阜城县| 宜兴市| 东宁县| 海城市| 浮山县| 辽阳市| 洪泽县| 玉树县| 邻水| 商河县| 峡江县| 尚义县| 千阳县| 德阳市| 通山县| 昭觉县| 阿瓦提县| 诸暨市| 南木林县| 沿河|