日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的等效時間采樣原理的實(shí)現(xiàn)

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-07-29 09:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgaomToN0eASa6WAAAAuFYhST8911.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

電阻抗多頻及參數(shù)成像技術(shù)中正交序列數(shù)字解調(diào)法的抗噪性能對信號每周期的采樣點(diǎn)數(shù)決定,采樣點(diǎn)數(shù)越多,抗噪性能越高。當(dāng)采樣信號頻率很高時,為了在被采樣信號的一周期內(nèi)多采樣,就需要提高采樣時鐘的頻率,但是由于系統(tǒng)的ADC 器件時鐘速率并不能達(dá)到要求的高頻速率或者存儲處理速度等不能滿足要求因此我們可以采用低速ADC 器件通過等效時間采樣來對寬帶模擬信號進(jìn)行數(shù)據(jù)采集從而使系統(tǒng)易于實(shí)現(xiàn)。
1 等效時間采樣原理
等效時間采樣技術(shù)是把周期性或準(zhǔn)周期性的高頻、快速信號變換為低頻的慢速信號。在電路上只對取樣前的電路具有高頻的要求,大大降低采樣變換后的信號處理、顯示電路對速度的要求,簡化了整個系統(tǒng)的設(shè)計(jì)難度。等效時間采樣分為順序采樣(sequential equivalent sampling)、隨機(jī)采樣(random equivalent sampling) 以及結(jié)合這兩種方式的混合等效采樣(compound equivalent sampling)。在下面我將介紹等效時間采樣中的混合時間采樣,對于周期性信號的等效時間采樣如圖1(a)所示。
在周期中的橫軸(時間)的第2 與第6 處的時鐘上升沿對模擬信號進(jìn)行采樣,圖中的箭頭表示采樣時刻。在一個周期中可以采集兩個點(diǎn),緊接著在第二個周期橫軸的第11與第15 處的時鐘上升沿對模擬信號進(jìn)行采樣。為了方便觀察在此將至第五周期的波形縱向排列??梢钥吹降诙芷诒戎艿牟蓸狱c(diǎn)距離各自周期起始點(diǎn)的時間晚了一個時鐘周期。第三周期比第二周的采樣點(diǎn)距離第三周期起始點(diǎn)的時間晚了一個時鐘周期。在第四周期進(jìn)行采樣時我們可以發(fā)現(xiàn)第二個采樣點(diǎn)已經(jīng)進(jìn)入第五周期。如果我們在第五周期周試圖繼續(xù)用以上方式進(jìn)行采樣即第五周期比第四周的采樣點(diǎn)距離起始點(diǎn)的時間晚一個時鐘周期,那么我們會發(fā)現(xiàn)在第五周期的采樣起始點(diǎn)采樣到的值重復(fù)了周期采樣到的數(shù)值。所以此時我們可以終止采樣那么我們就得到了如圖1 中的第6 個波形示意圖所表示的在一個周期的正弦波形中采到的8 個數(shù)據(jù)點(diǎn)。
我們通過將高頻時鐘進(jìn)行分頻已達(dá)到或者接近滿足處理速度時鐘要求。在圖1(b)中幅度的時鐘信號為采樣時鐘。由圖1(b)可以很清楚的看到分頻后的時鐘波形,分頻后的時鐘波形在時鐘的上升沿對信號進(jìn)行采樣,那么就會得到如圖1(a)中所表示的等效時間采樣。

wKgaomToN0eAL0TnAACJxVnyTko476.jpg


2 基于FPGA的等效時間采樣實(shí)現(xiàn)
2.1 系統(tǒng)硬件實(shí)現(xiàn)框圖
系統(tǒng)的總體框圖如圖2,F(xiàn)PGA 控制的等效采樣時鐘連接到ADC 器件的時鐘部分,ADC 器件在時鐘的控制下對寬帶模擬信號進(jìn)行采樣,采集到的數(shù)據(jù)傳送到FPGA 中的FIFO,F(xiàn)PGA 再將FPGA 中FIFO 的數(shù)據(jù)傳遞到USB 中的FIFO,然后USB 將USB 中FIFO 數(shù)據(jù)推送到計(jì)算機(jī),計(jì)算機(jī)對接收到的數(shù)據(jù)進(jìn)行重構(gòu)處理。對于信號周期的獲取,在電阻抗多頻及參數(shù)成像技術(shù)中采集信號的周期是由發(fā)送信號的周期決定, 而對于其他復(fù)雜周期信號的周期獲得可以通過所采用的方法獲得。

wKgaomToN0eAFi3WAAAhVy6KIO4370.jpg


2.2 等效時間采樣時鐘的程序?qū)崿F(xiàn)
圖3 展示了基于FPGA 生成的等效時間采樣模塊的輸入端口與輸出端口。其中CLK 表示高頻時鐘的輸入,RESET表示的是復(fù)位輸入端,F(xiàn)REN_CON表示的是分頻控制輸入用于控制高頻時鐘的分頻數(shù),SANM_CONT 表示的是模擬信號的周期包含多少個高頻時鐘信號的波形,CLK_ADC_OUT 表示的是輸出時鐘端口,此端口連接到模數(shù)轉(zhuǎn)換器件(ADC)的時鐘輸入端口。

wKgaomToN0eABJDPAAAtOs7p8Wc217.jpg


3 波形仿真
波形仿真是以模擬信號的一周期等于8 個CLK 時鐘周期,CLK_ADC_OUT 是對CLK 進(jìn)行4 分頻且分頻后的時鐘占空比為50%為假設(shè)的。1 號箭頭指向的時鐘上升沿標(biāo)志著周期結(jié)束,上升沿之后進(jìn)入第二周期。同理,2號箭頭所指時鐘的上升沿標(biāo)志著第二周期的結(jié)束,上升沿之后標(biāo)志著進(jìn)入第三周期。
在個周期中從CLK 的個上升沿開始計(jì)時同時對CLK 進(jìn)行分頻可以得到CLK_ADC_OUT 時鐘信號, 在周期中在CLK 的第二個上升沿CLK_ADC_OUT 電平翻轉(zhuǎn)(存在延時), 在第二周期中在第三個上升沿CLK_ADC_OUT電平翻轉(zhuǎn), 在第三個周期中在CLK 的第四個上升沿CLK_ADC_OUT 電平翻轉(zhuǎn)??梢钥闯霾ㄐ畏抡鎴D是對圖1(a)、(b)兩圖表達(dá)時鐘的實(shí)現(xiàn)。在這里應(yīng)該注意到,在周期中雖然也有8 個CLK 的上升沿,但是并沒有表示出如1 號箭頭所指CLK 時鐘上升沿之后與第二周期個CLK 時鐘上升沿之間的波形。
本文介紹了等效時間采樣的基本原理、系統(tǒng)實(shí)現(xiàn)的具體方案。等效時間采樣技術(shù)實(shí)現(xiàn)了利用低速的ADC 器件對寬帶模擬信號的采集, 降低了系統(tǒng)對ADC 器件的要求以及系統(tǒng)實(shí)現(xiàn)的復(fù)雜度。本文介紹的等效時間采樣技術(shù)由于使用了FPGA 采樣技術(shù), 使得在被采樣信號的一個周期中相較于一個周期僅能采集一個點(diǎn)的順序等效時間采樣有很大的提高,并且可以控制被采集信號一個周期中的采集點(diǎn)數(shù)從而可以根據(jù)后續(xù)器件處理速度實(shí)現(xiàn)變頻控制采樣。通過FPGA 實(shí)現(xiàn)等效采樣時間,降低了系統(tǒng)實(shí)現(xiàn)的復(fù)雜度,同時可以十分方便的對代碼進(jìn)行修改使系統(tǒng)的調(diào)試更加簡便。

wKgaomToN0eAZhazAAAJM7aZU1A914.png ? ?

wKgaomToN0eAf1reAABUdafP6GM636.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

wKgaomToN0eATRoiAAACXWrmhKE951.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個在看你最好看


原文標(biāo)題:基于FPGA的等效時間采樣原理的實(shí)現(xiàn)

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639560

原文標(biāo)題:基于FPGA的等效時間采樣原理的實(shí)現(xiàn)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    SAR ADC采樣外圍濾波電路配置電路計(jì)算原理

    ,這是什么原理? 4、當(dāng)模擬輸入端能夠驅(qū)動SAR ADC的開關(guān)電容負(fù)載器時,并能夠在SAR ADC的采樣時間將模擬輸入信號穩(wěn)定在1/2LSB時,可將SAR ADC 與傳感器直接連接;為實(shí)現(xiàn)這一點(diǎn),外部
    發(fā)表于 03-31 17:00

    基于FPGA的磁場定向控制實(shí)現(xiàn)方案

    FOC控制算法對傳感器采樣速率和處理器算力提出了一定的要求,使用 FPGA 實(shí)現(xiàn)的 FOC 可以獲得更好的實(shí)時性,并且更方便進(jìn)行多路擴(kuò)展和多路反饋協(xié)同。
    的頭像 發(fā)表于 03-31 15:27 ?272次閱讀
    基于<b class='flag-5'>FPGA</b>的磁場定向控制<b class='flag-5'>實(shí)現(xiàn)</b>方案

    Xilinx A7 FPGA的上電啟動時間分析

    在測試板卡時,發(fā)現(xiàn)FPGA板卡上電啟動后,從flash讀取配置信息的時間大約需要5、6秒的時間,這個時間個人感覺有點(diǎn)長了。
    的頭像 發(fā)表于 03-31 11:13 ?322次閱讀
    Xilinx A7 <b class='flag-5'>FPGA</b>的上電啟動<b class='flag-5'>時間</b>分析

    基于Vivado的AD9680 FPGA芯片測試

    FPGA開發(fā)領(lǐng)域,與高速ADC芯片如AD9680協(xié)同工作是一項(xiàng)充滿挑戰(zhàn)但又極具樂趣的任務(wù)。今天咱們就聊聊基于Vivado平臺,針對AD9680芯片,實(shí)現(xiàn)1G采樣率且4通道(lane4)的FP
    的頭像 發(fā)表于 03-18 11:26 ?3131次閱讀

    超級電容恒流放電怎么實(shí)現(xiàn)

    FPGA通過多通道并行、納秒級采樣與PI閉環(huán),實(shí)現(xiàn)超級電容恒流放電與均壓,提升效率與壽命。
    的頭像 發(fā)表于 02-12 09:28 ?446次閱讀
    超級電容恒流放電怎么<b class='flag-5'>實(shí)現(xiàn)</b>

    FPGA在光纖互感器與行波測距系統(tǒng)中的應(yīng)用研究

    光纖互感器與行波故障測距是電力系統(tǒng)中兩類重要的先進(jìn)測量技術(shù),這兩類系統(tǒng)均需要對高速變化的信號進(jìn)行精確采樣、實(shí)時處理并實(shí)現(xiàn)裝置間高精度時間同步。FPGA憑借其硬件并行處理能力和確定性時序
    的頭像 發(fā)表于 01-13 17:56 ?505次閱讀
    <b class='flag-5'>FPGA</b>在光纖互感器與行波測距系統(tǒng)中的應(yīng)用研究

    如何利用Verilog HDL在FPGA實(shí)現(xiàn)SRAM的讀寫測試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA實(shí)現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點(diǎn)。在FPGA實(shí)現(xiàn)SRAM讀寫測試,包括設(shè)計(jì)SRA
    的頭像 發(fā)表于 10-22 17:21 ?4595次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上<b class='flag-5'>實(shí)現(xiàn)</b>SRAM的讀寫測試

    如何使用多個 EADC 采樣模塊對一個 EADC 通道進(jìn)行采樣,以實(shí)現(xiàn)最大采樣頻率?

    使用多個 EADC 采樣模塊對一個 EADC 通道進(jìn)行采樣,以實(shí)現(xiàn)最大采樣頻率。
    發(fā)表于 08-20 07:04

    基于FPGA和LTC2308模數(shù)轉(zhuǎn)換芯片的數(shù)字電壓表設(shè)計(jì)

    通過FPGA對模數(shù)轉(zhuǎn)換芯片(LTC2308)的采樣控制,實(shí)現(xiàn)一個簡易的數(shù)字電壓表。
    的頭像 發(fā)表于 08-16 08:58 ?5771次閱讀
    基于<b class='flag-5'>FPGA</b>和LTC2308模數(shù)轉(zhuǎn)換芯片的數(shù)字電壓表設(shè)計(jì)

    EV12AS200A的采樣延遲微調(diào)如何提升相位精度?

    GHz)。5. 與外部“數(shù)字插值”相比的優(yōu)勢? 純模擬延遲線不增加數(shù)字處理延遲,也不會引入插值誤差;? 延遲調(diào)節(jié)在 ADC 內(nèi)部完成,FPGA 端無需再做子采樣移位,節(jié)省邏輯資源;? 溫度漂移可動態(tài)補(bǔ)償:系統(tǒng)可周期性地重復(fù)步驟 a-e,
    發(fā)表于 08-04 08:46

    使用 APx 音頻分析儀測量等效連續(xù)聲級

    在這篇文章中,我們將回答技術(shù)支持部門經(jīng)常收到的一個問題:如何使用APx500音頻分析儀測量等效連續(xù)聲級Leq,T和A計(jì)權(quán)等效連續(xù)聲級LAeq,T?等效連續(xù)聲級在大多數(shù)環(huán)境中,環(huán)境聲級隨時間
    的頭像 發(fā)表于 08-01 16:41 ?2018次閱讀
    使用 APx 音頻分析儀測量<b class='flag-5'>等效</b>連續(xù)聲級

    無位置傳感器無刷直流電機(jī)的+FPGA+控制實(shí)現(xiàn)

    硬件方案,同時通過算法優(yōu)化,避免了乘法和除法運(yùn)算,大大減少了 FPGA 邏輯資源消耗,并在一片低端現(xiàn)場可編程門陣列中得到了具體驗(yàn)證和實(shí)現(xiàn)。該方案充分運(yùn)用 FPGA豐富的邏輯資源,靈活運(yùn)用 Verilog
    發(fā)表于 07-10 16:35

    基于FPGA的壓縮算法加速實(shí)現(xiàn)

    本設(shè)計(jì)中,計(jì)劃實(shí)現(xiàn)對文件的壓縮及解壓,同時優(yōu)化壓縮中所涉及的信號處理和計(jì)算密集型功能,實(shí)現(xiàn)對其的加速處理。本設(shè)計(jì)的最終目標(biāo)是證明在充分并行化的硬件體系結(jié)構(gòu) FPGA實(shí)現(xiàn)該算法時,可
    的頭像 發(fā)表于 07-10 11:09 ?2619次閱讀
    基于<b class='flag-5'>FPGA</b>的壓縮算法加速<b class='flag-5'>實(shí)現(xiàn)</b>

    請問AD9779A的1Gsps采樣率是如何實(shí)現(xiàn)的?

    的 1Gsps 采樣率?按照常識,FPGA 應(yīng)該輸出 1G 的數(shù)據(jù)速率,那么 AD9779A 的采樣率就可以達(dá)到 1G。然后我在芯片手冊中讀到有一個插值濾波器。插值 8x 時,FPGA
    發(fā)表于 06-10 06:29
    微博| 巩义市| 承德县| 错那县| 花垣县| 罗田县| 济阳县| 红河县| 浮梁县| 永仁县| 蒙城县| 鱼台县| 疏勒县| 密云县| 资兴市| 大渡口区| 瓦房店市| 巴南区| 白朗县| 宜君县| 陇南市| 文安县| 临沂市| 吴江市| 隆安县| 白城市| 岫岩| 思南县| 南岸区| 崇礼县| 深州市| 宝应县| 乡城县| 抚松县| 广河县| 新晃| 江山市| 星座| 霍邱县| 荣昌县| 武宣县|