日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是異構(gòu)集成?什么是異構(gòu)計(jì)算?異構(gòu)集成、異構(gòu)計(jì)算的關(guān)系?

中科院半導(dǎo)體所 ? 來源:SiP與先進(jìn)封裝技術(shù) ? 2023-11-27 10:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

異構(gòu)集成主要指將多個(gè)不同工藝節(jié)點(diǎn)單獨(dú)制造的芯片封裝到一個(gè)封裝內(nèi)部,以增強(qiáng)功能性和提高性能。異構(gòu)計(jì)算是指將CPU、GPU、FPGADSP等不同架構(gòu)的運(yùn)算單元整合到一起進(jìn)行并行計(jì)算。

1)異 構(gòu)集 成

異構(gòu)集成(Heterogeneous Integration)

異構(gòu)集成通常和單片集成電路(monolithic)相對(duì)應(yīng),我們常見的芯片都是單片集成電路,它們屬于同構(gòu)集成(homogeneous Integration),意味著在同一種材料上制作出所有元件。這曾經(jīng)是杰克?基爾比(Jack Kilby)的偉大夢(mèng)想,并最終成為現(xiàn)實(shí),進(jìn)而推動(dòng)了信息技術(shù)的巨大進(jìn)步,對(duì)人類文明的進(jìn)步也產(chǎn)生重大影響。

異構(gòu)集成和同構(gòu)集成二者并不相互排斥,所有異構(gòu)集成的單元都是同構(gòu)集成。

異構(gòu)集成(Heterogeneous Integration)準(zhǔn)確來講,全稱為異構(gòu)異質(zhì)集成,異構(gòu)集成可看作是其漢語(yǔ)的簡(jiǎn)稱,這里,我們將其分為異構(gòu)(HeteroStructure)集成和異質(zhì)(HeteroMaterial)集成兩大類。

HeteroStructureIntegration

HeteroStructure Integration(異構(gòu)集成)主要指將多個(gè)不同工藝節(jié)點(diǎn)單獨(dú)制造的芯片封裝到一個(gè)封裝內(nèi)部,以增強(qiáng)功能性和提高性能,可以對(duì)采用不同工藝、不同功能、不同制造商制造的組件進(jìn)行封裝。例如將不同廠商的10nm、28nm、45nm的小芯片通過異構(gòu)集成技術(shù)封裝在一起。

這里主要以硅材質(zhì)的芯片為主,工程師可以像搭積木一樣,在芯片庫(kù)里將不同工藝節(jié)點(diǎn)的Chiplet小芯片通過異構(gòu)集成技術(shù)組裝在一起。

HeteroMaterial Integration

HeteroMaterial Integration(異質(zhì)集成)是指將不同材料的半導(dǎo)體器件集成到一個(gè)封裝內(nèi),可產(chǎn)生尺寸小、經(jīng)濟(jì)性好、靈活性高、系統(tǒng)性能更佳的產(chǎn)品。

如將Si、GaN、SiC、InP生產(chǎn)加工的芯片通過異質(zhì)集成技術(shù)封裝到一起,形成不同材料的半導(dǎo)體在同一款封裝內(nèi)協(xié)同工作的場(chǎng)景。

過去,出于功耗、性能、成本等因素的考慮,集成首先在單片上實(shí)施,例如SoC。近些年,由于摩爾定律日益趨緩,單片集成的發(fā)展受到了一些影響。得益于先進(jìn)封裝與芯片堆疊技術(shù)的創(chuàng)新,設(shè)計(jì)人員可以將系統(tǒng)集成至單個(gè)封裝內(nèi)形成SiP,這就推進(jìn)了異構(gòu)異質(zhì)集成的發(fā)展。

下圖所示 Intel 的Co-EMIB技術(shù)就屬于典型的異構(gòu)集成技術(shù)。

4b5bd640-8c43-11ee-939d-92fbcf53809c.png

今天,Heterogeneous Integration 異構(gòu)異質(zhì)集成主要是指封裝層面(Package Level)的集成,其概念出現(xiàn)的歷史并不長(zhǎng),是在近十年間隨著先進(jìn)封裝技術(shù)的興起而日益受到業(yè)界的重視,并逐漸發(fā)展為電子系統(tǒng)集成中最受關(guān)注的環(huán)節(jié)。

2)異 構(gòu)計(jì) 算

異構(gòu)計(jì)算(Heterogeneous Computing)

異構(gòu)計(jì)算是指將CPU、GPU、FPGA、DSP等不同架構(gòu)的運(yùn)算單元整合到一起進(jìn)行并行計(jì)算。

例如,CPU擅長(zhǎng)管理和調(diào)度,比如讀取數(shù)據(jù),管理文件,人機(jī)交互等;GPU管理弱,運(yùn)算強(qiáng),更適合整塊數(shù)據(jù)進(jìn)行流處理的算法;FPGA實(shí)時(shí)性高,能管理能運(yùn)算,但是開發(fā)周期長(zhǎng),復(fù)雜算法開發(fā)難度大;DSP適合特定算法的計(jì)算等。

當(dāng)人工智能等海量計(jì)算訴求到來之后,GPU、FPGA、DSP去配合CPU進(jìn)行計(jì)算的使命就自然而然的產(chǎn)生了,這就是異構(gòu)計(jì)算。

異構(gòu)計(jì)算技術(shù)從上世紀(jì)80年代中期產(chǎn)生,由于能有效獲取高計(jì)算能力、可擴(kuò)展性好、資源利用率高、發(fā)展?jié)摿Υ?,已成為并行?jì)算領(lǐng)域中的研究熱點(diǎn)。

4c8e0d9e-8c43-11ee-939d-92fbcf53809c.jpg

近年來,人工智能持續(xù)爆發(fā),對(duì)算力提出了更高的要求。異構(gòu)計(jì)算作為大計(jì)算時(shí)代的解決方案,打破傳統(tǒng)通用計(jì)算的限制,融合不同指令集和體系架構(gòu)的計(jì)算單元,完美支持大計(jì)算場(chǎng)景。

異構(gòu)計(jì)算的實(shí)現(xiàn)架構(gòu)通常是CPU+ GPU/FPGA/DSP,主要由CPU完成不可加速部分的計(jì)算以及整個(gè)系統(tǒng)的控制調(diào)度,由GPU/FPGA/DSP完成特定的任務(wù)和加速。

異構(gòu)計(jì)算是一種特殊形式的并行和分布式計(jì)算,區(qū)別于CPU計(jì)算的通用架構(gòu),整合多種計(jì)算架構(gòu)如CPU、GPU、FPGA、DSP、ASIC等,可簡(jiǎn)單理解為:專人干專事,人多力量大。

3)算 力 算力(Computing Power)

算力,顧名思義就是計(jì)算能力。 算力原本是比特幣處理能力的度量單位,即為CPU計(jì)算哈希函數(shù)輸出的速度。現(xiàn)在已經(jīng)成為一個(gè)描述計(jì)算能力的通用名詞。

算力存在于各種硬件設(shè)備中,沒有算力就沒有軟硬件的正常應(yīng)用。高配置的電腦算力更高,可以運(yùn)行復(fù)雜大型的軟件,低配置的電腦算力不夠,適合運(yùn)行一般的辦公軟件。 算力受處理器的運(yùn)行速度、存儲(chǔ)、網(wǎng)絡(luò)等因素的影響,而算力的核心在芯片。

算力為大數(shù)據(jù)和人工智能的發(fā)展提供基礎(chǔ)保障,算力是人工智能發(fā)展的動(dòng)力和引擎。

算力、大數(shù)據(jù)、人工智能,三者已經(jīng)有機(jī)結(jié)合成了一個(gè)智能化的整體。目前,算力的發(fā)展迫在眉睫,否則會(huì)束縛人工智能的發(fā)展。

4)異構(gòu)集成、異構(gòu)計(jì)算、算力的關(guān)系

The relationship between them

關(guān)于異構(gòu)集成、異構(gòu)計(jì)算、算力三者之間的關(guān)系,我想了想,畫了下面一張圖,大致可以來描述三者之間的關(guān)系。

4cd5f942-8c43-11ee-939d-92fbcf53809c.jpg

異構(gòu)集成主要在封裝層面,通過先進(jìn)封裝技術(shù)將不同工藝節(jié)點(diǎn)、不同材質(zhì)的芯片集成在一起,異構(gòu)計(jì)算通過整合不同架構(gòu)的運(yùn)算單元來進(jìn)行并行計(jì)算,二者的目的都是為了提升算力。

異構(gòu)計(jì)算充分利用各種計(jì)算資源的并行和分布計(jì)算技術(shù),能夠?qū)⒉煌瞥毯图軜?gòu)、不同指令集、不同功能的硬件進(jìn)行組合,已經(jīng)成為解決算力瓶頸的重要方式。

而要實(shí)現(xiàn)異構(gòu)計(jì)算,異構(gòu)集成和先進(jìn)封裝技術(shù)在其中扮演了關(guān)鍵的角色。異構(gòu)集成與先進(jìn)封裝技術(shù)的進(jìn)步使在單個(gè)封裝內(nèi)構(gòu)建復(fù)雜系統(tǒng)成為了可能,能夠快速達(dá)到異構(gòu)計(jì)算系統(tǒng)內(nèi)的芯片所需要的功耗、體積、性能的要求,是目前技術(shù)能夠?qū)崿F(xiàn)的最佳解決方案。

異構(gòu)集成和異構(gòu)計(jì)算追求的目標(biāo)是使計(jì)算任務(wù)的執(zhí)行具有最短時(shí)間,也就是擁有最強(qiáng)的算力。

5)異 構(gòu) 時(shí) 代

異構(gòu)時(shí)代(Heterogeneous Era)

異構(gòu)技術(shù)逐漸成為主流的時(shí)代,被業(yè)界稱為異構(gòu)時(shí)代,這里的異構(gòu)既包括異構(gòu)計(jì)算也包括異構(gòu)集成。

異構(gòu)計(jì)算概念興起于上世紀(jì)80年代,其熱起來也是近十年間的事情,異構(gòu)集成概念出現(xiàn)的時(shí)間不到十年,是隨著先進(jìn)封裝技術(shù)的興起而逐漸為業(yè)界所認(rèn)可。

異構(gòu)計(jì)算和異構(gòu)集成兩者的目的都為了提升算力。當(dāng)今這個(gè)時(shí)代,異構(gòu)逐漸成為一個(gè)熱門詞匯,因此被稱為異構(gòu)時(shí)代。

異構(gòu)集成、異構(gòu)計(jì)算都因?yàn)闀r(shí)代而生,這個(gè)時(shí)代,就是異構(gòu)時(shí)代。

總 結(jié)

這篇文章主要搞清楚了以下幾個(gè)問題:

1)異構(gòu)集成全稱為異構(gòu)異質(zhì)集成,主要是指封裝層面的集成,其概念是在近十年間隨著先進(jìn)封裝技術(shù)的興起而日益受到業(yè)界的重視。

2)異構(gòu)計(jì)算是指將CPU、GPU、FPGA、DSP等不同架構(gòu)的運(yùn)算單元整合到一起進(jìn)行并行計(jì)算,以提高算力。

3)算力就是計(jì)算、數(shù)據(jù)處理的能力。

4)異構(gòu)集成、異構(gòu)計(jì)算其主要目的都是為了提升系統(tǒng)的算力。

5)異構(gòu)集成、異構(gòu)計(jì)算都因?yàn)闀r(shí)代而生,這個(gè)時(shí)代,就是異構(gòu)時(shí)代。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • SiC
    SiC
    +關(guān)注

    關(guān)注

    32

    文章

    3874

    瀏覽量

    70199
  • 芯片封裝
    +關(guān)注

    關(guān)注

    14

    文章

    625

    瀏覽量

    32402
  • GaN
    GaN
    +關(guān)注

    關(guān)注

    21

    文章

    2386

    瀏覽量

    84637
  • 異構(gòu)計(jì)算
    +關(guān)注

    關(guān)注

    2

    文章

    112

    瀏覽量

    17247
  • 異構(gòu)集成
    +關(guān)注

    關(guān)注

    0

    文章

    42

    瀏覽量

    2359

原文標(biāo)題:異構(gòu)集成 與 異構(gòu)計(jì)算

文章出處:【微信號(hào):bdtdsj,微信公眾號(hào):中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于openEuler平臺(tái)的CPU、GPU與FPGA異構(gòu)加速實(shí)戰(zhàn)

    隨著 AI、視頻處理、加密和高性能計(jì)算需求的增長(zhǎng),單一 CPU 已無(wú)法滿足低延遲、高吞吐量的計(jì)算需求。openEuler 作為面向企業(yè)和云端的開源操作系統(tǒng),在 多樣算力支持 方面表現(xiàn)出色,能夠高效調(diào)度 CPU、GPU、FPGA 及 AI 加速器,實(shí)現(xiàn)
    的頭像 發(fā)表于 04-08 11:02 ?901次閱讀
    基于openEuler平臺(tái)的CPU、GPU與FPGA<b class='flag-5'>異構(gòu)</b>加速實(shí)戰(zhàn)

    疆鴻智能EtherCAT轉(zhuǎn)DeviceNet網(wǎng)關(guān):制藥產(chǎn)線異構(gòu)集成的關(guān)鍵樞紐

    ?疆鴻智能EtherCAT轉(zhuǎn)DeviceNet網(wǎng)關(guān):制藥產(chǎn)線異構(gòu)集成的關(guān)鍵樞紐 在制藥自動(dòng)化項(xiàng)目中,我們常面臨異構(gòu)設(shè)備網(wǎng)絡(luò)集成的挑戰(zhàn)。近期某制藥車間技改中,我負(fù)責(zé)原料配比控制系統(tǒng)升級(jí):
    的頭像 發(fā)表于 02-27 14:47 ?329次閱讀
    疆鴻智能EtherCAT轉(zhuǎn)DeviceNet網(wǎng)關(guān):制藥產(chǎn)線<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>的關(guān)鍵樞紐

    多Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對(duì)計(jì)算能力的需求呈指數(shù)級(jí)增長(zhǎng),業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的
    的頭像 發(fā)表于 02-02 16:00 ?3053次閱讀
    多Chiplet<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>的先進(jìn)互連技術(shù)

    西門子Innovator3D IC異構(gòu)集成平臺(tái)解決方案

    Innovator3D IC 使用全新的半導(dǎo)體封裝 2.5D 和 3D 技術(shù)平臺(tái)與基底,為 ASIC 和小芯片的規(guī)劃和異構(gòu)集成提供了更快和更可預(yù)測(cè)的路徑。
    的頭像 發(fā)表于 01-19 15:02 ?512次閱讀
    西門子Innovator3D IC<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>平臺(tái)解決方案

    全方位解析:什么是異構(gòu)開發(fā)板?為什么選GM-3568JHF?

    異構(gòu)開發(fā)板集成兩種或多種處理器,如ARM與FPGA。ARM負(fù)責(zé)通用控制,F(xiàn)PGA加速特定工作,二者協(xié)同保證系統(tǒng)靈活性與高性能。與普通開發(fā)板相比,異構(gòu)開發(fā)板功能更靈活,效率更高,適合復(fù)雜任務(wù)
    的頭像 發(fā)表于 12-19 15:04 ?7553次閱讀
    全方位解析:什么是<b class='flag-5'>異構(gòu)</b>開發(fā)板?為什么選GM-3568JHF?

    Chiplet與異構(gòu)集成的先進(jìn)基板技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正處在傳統(tǒng)封裝邊界逐步消解的轉(zhuǎn)型節(jié)點(diǎn),新的集成范式正在涌現(xiàn)。理解從分立元件到復(fù)雜異構(gòu)集成的發(fā)展過程,需要審視半導(dǎo)體、封裝和載板基板之間的基本關(guān)系在過去十五年中的變化。
    的頭像 發(fā)表于 11-04 11:29 ?2395次閱讀
    Chiplet與<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>的先進(jìn)基板技術(shù)

    【2025九峰山論壇】破局摩爾定律:異質(zhì)異構(gòu)集成如何撬動(dòng)新賽道?

    在半導(dǎo)體產(chǎn)業(yè)不斷演進(jìn)的歷程中,異質(zhì)異構(gòu)集成技術(shù)正逐漸成為推動(dòng)行業(yè)突破現(xiàn)有瓶頸、邁向全新發(fā)展階段的關(guān)鍵力量。在這樣的產(chǎn)業(yè)變革背景下,九峰山論壇暨化合物半導(dǎo)體產(chǎn)業(yè)博覽會(huì)于武漢光谷盛大召開,吸引了來自美國(guó)
    的頭像 發(fā)表于 09-30 15:58 ?1847次閱讀
    【2025九峰山論壇】破局摩爾定律:異質(zhì)<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>如何撬動(dòng)新賽道?

    【TEC100TAI-KIT】青翼凌云科技基于JFMQL100TAI的全國(guó)產(chǎn)化智能異構(gòu)計(jì)算平臺(tái)

    TEC100TAI-KIT是一款基于國(guó)產(chǎn)100TAI的全國(guó)產(chǎn)智能異構(gòu)計(jì)算平臺(tái)開發(fā)套件,該套件包含1個(gè)100TAI核心板和1個(gè)PCIE規(guī)格的擴(kuò)展底板。 該套件的核心板集成了100TAI的最小
    的頭像 發(fā)表于 09-19 17:16 ?1110次閱讀
    【TEC100TAI-KIT】青翼凌云科技基于JFMQL100TAI的全國(guó)產(chǎn)化智能<b class='flag-5'>異構(gòu)計(jì)算</b>平臺(tái)

    商湯大裝置發(fā)布基于DeepLink的異構(gòu)混合調(diào)度方案

    日前,在2025世界人工智能大會(huì)(WAIC)期間,商湯大裝置發(fā)布基于DeepLink的異構(gòu)混合調(diào)度方案,將DeepLink深度融入商湯大裝置核心能力體系。該方案針對(duì)當(dāng)前國(guó)產(chǎn)算力資源碎片化、異構(gòu)芯片
    的頭像 發(fā)表于 08-05 10:01 ?1266次閱讀

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計(jì)算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?1342次閱讀
    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + <b class='flag-5'>異構(gòu)</b>架構(gòu)下的智能邊緣<b class='flag-5'>計(jì)算</b>標(biāo)桿

    基于板級(jí)封裝的異構(gòu)集成詳解

    基于板級(jí)封裝的異構(gòu)集成作為彌合微電子與應(yīng)用差距的關(guān)鍵方法,結(jié)合“延續(xù)摩爾”與“超越摩爾”理念,通過SiP技術(shù)集成多材料(如Si、GaN、光子器件等)裸片及無(wú)源元件,借助扇出晶圓級(jí)/板級(jí)封裝等技術(shù),實(shí)現(xiàn)更低成本、風(fēng)險(xiǎn)及更高靈活性,
    的頭像 發(fā)表于 07-18 11:43 ?3025次閱讀
    基于板級(jí)封裝的<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>詳解

    異構(gòu)計(jì)算解決方案(兼容不同硬件架構(gòu))

    異構(gòu)計(jì)算解決方案通過整合不同類型處理器(如CPU、GPU、NPU、FPGA等),實(shí)現(xiàn)硬件資源的高效協(xié)同與兼容,滿足多樣化計(jì)算需求。其核心技術(shù)與實(shí)踐方案如下: 一、硬件架構(gòu)設(shè)計(jì) 異構(gòu)處理器組合? 主從
    的頭像 發(fā)表于 06-23 07:40 ?1089次閱讀

    潤(rùn)和軟件發(fā)布StackRUNS異構(gòu)分布式推理框架

    當(dāng)下,AI模型規(guī)模持續(xù)膨脹、多模態(tài)應(yīng)用場(chǎng)景日益復(fù)雜,企業(yè)正面臨異構(gòu)算力資源碎片化帶來的嚴(yán)峻挑戰(zhàn)。為應(yīng)對(duì)行業(yè)痛點(diǎn),江蘇潤(rùn)和軟件股份有限公司(以下簡(jiǎn)稱“潤(rùn)和軟件”)正式發(fā)布自主研發(fā)的StackRUNS異構(gòu)分布式推理框架,高效融合異構(gòu)
    的頭像 發(fā)表于 06-13 09:10 ?1622次閱讀
    潤(rùn)和軟件發(fā)布StackRUNS<b class='flag-5'>異構(gòu)</b>分布式推理框架

    如何釋放異構(gòu)計(jì)算的潛能?Imagination與Baya Systems的系統(tǒng)架構(gòu)實(shí)踐啟示

    報(bào)告作者:PallaviSharma,Imaginaiton產(chǎn)品管理總監(jiān)Dr.EricNorige,BayaSystems首席軟件架構(gòu)師關(guān)注Imagination公眾號(hào),消息框發(fā)送【異構(gòu)計(jì)算】,即可
    的頭像 發(fā)表于 06-13 08:33 ?1416次閱讀
    如何釋放<b class='flag-5'>異構(gòu)計(jì)算</b>的潛能?Imagination與Baya Systems的系統(tǒng)架構(gòu)實(shí)踐啟示

    能效提升3倍!異構(gòu)計(jì)算架構(gòu)讓AI跑得更快更省電

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)異構(gòu)計(jì)算架構(gòu)通過集成多種不同類型的處理單元(如CPU、GPU、NPU、FPGA、DSP等),針對(duì)不同計(jì)算任務(wù)的特點(diǎn)進(jìn)行分工協(xié)作,從而在性能、能效和靈活性之間實(shí)現(xiàn)最優(yōu)平衡
    的頭像 發(fā)表于 05-25 01:55 ?4300次閱讀
    东城区| 阳谷县| 姚安县| 紫云| 株洲县| 资阳市| 揭西县| 绵竹市| 庄浪县| 香港| 潮州市| 仁化县| 即墨市| 上饶市| 灵武市| 泸西县| 上虞市| 马公市| 台北市| 古田县| 京山县| 石嘴山市| 双流县| 扶风县| 定西市| 隆安县| 淮安市| 彭水| 汶上县| 蕲春县| 邻水| 桦甸市| 泽库县| 济宁市| 孙吴县| 广元市| 大埔区| 淮阳县| 襄城县| 青田县| 鄂尔多斯市|