日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律的未來:CMOS技術(shù)的挑戰(zhàn)與機(jī)遇

半導(dǎo)體產(chǎn)業(yè)縱橫 ? 來源:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 2024-01-24 11:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

受到威脅的不是摩爾定律本身,而是它所代表的促進(jìn)經(jīng)濟(jì)增長、科學(xué)進(jìn)步和可持續(xù)創(chuàng)新的能力。

CMOS 技術(shù)通過平衡性能、能源效率和經(jīng)濟(jì)性,徹底改變了電子行業(yè)。片上系統(tǒng) (SoC) 范例允許采用通用方法來驅(qū)動日益復(fù)雜的系統(tǒng),在單個芯片上集成越來越多的晶體管。正如已故的戈登摩爾在半個多世紀(jì)前所預(yù)測的那樣,這也實現(xiàn)了大批量和低成本的生產(chǎn),提高了電子產(chǎn)品的可承受性。 摩爾表示,半導(dǎo)體芯片上的晶體管數(shù)量每兩年就會增加一倍,這一趨勢將推動日益強(qiáng)大和高效的電子設(shè)備的發(fā)展。簡而言之,你可以通過把事情變得更小來讓事情變得更好。 對小型化和通用設(shè)計的極大關(guān)注是 CMOS 在過去幾十年中取得巨大成功的核心,但如今已接近其物理極限。

CMOS 縮放遇到多個障礙

雖然 SoC 方法提供了最大的能源效率,但它促使系統(tǒng)架構(gòu)師在 CMOS 平臺內(nèi)積累大量復(fù)雜的功能。2000年代誕生的多核架構(gòu)的優(yōu)化導(dǎo)致了多種計算引擎的興起,從最初的CPUGPU的分割,到不同功率優(yōu)化的處理器,再到不同類型的加速器。多年來,SoC 內(nèi)的內(nèi)存子系統(tǒng)也發(fā)生了廣泛的多樣化,導(dǎo)致了復(fù)雜的層次結(jié)構(gòu)和各種訪問機(jī)制。 這種持續(xù)優(yōu)化背后的驅(qū)動力是需要根據(jù)其必須執(zhí)行的任務(wù)類型或工作負(fù)載來優(yōu)化計算系統(tǒng),每個任務(wù)或工作負(fù)載都高度特定于目標(biāo)應(yīng)用程序。值得注意的是,這種演變甚至可以在單一技術(shù)平臺內(nèi)實現(xiàn),而且就目前情況而言,有幾個重要的障礙阻礙了其進(jìn)一步發(fā)展:

我們正在見證由微凸塊節(jié)距縮放和混合鍵合驅(qū)動的芯片間電氣互連的巨大進(jìn)步,這允許對 SoC 功能進(jìn)行細(xì)粒度劃分?;诠韫庾訉W(xué)的光學(xué)互連和 3D 互連的進(jìn)步實現(xiàn)了聯(lián)合封裝,以更短的長度提供高帶寬、低功耗的光學(xué)連接。這就引出了一個問題:SoC 方法是否仍然保持其原有的能效優(yōu)勢。分成多個芯片可以在成本和性能優(yōu)化方面帶來巨大的好處。

應(yīng)用的多樣性需要先進(jìn)的技術(shù)來突破計算性能的界限,這使得 CMOS 達(dá)到了其作為通用平臺所能提供的極限。設(shè)計人員現(xiàn)在需要解決單一平臺的限制,這有時會導(dǎo)致效率大幅降低。

整個 CMOS 平臺的整體縮放解決方案變得越來越難以實現(xiàn)。例如,2 納米納米片技術(shù)將使傳統(tǒng)的厚氧化物 IO 電路從 SoC 中移出。SRAM 的擴(kuò)展程度不如邏輯,并且 SoC 中的功率需要通過背面互連網(wǎng)絡(luò)進(jìn)行分配,因為正面互連電阻會變得令人望而卻步。

由于晶體管 RC 寄生效應(yīng)的增長快于驅(qū)動強(qiáng)度的增長,CMOS 的節(jié)點到節(jié)點性能改進(jìn)也顯著降低。由于設(shè)計規(guī)則和工藝集成的復(fù)雜性,先進(jìn) CMOS 的設(shè)計和晶圓成本顯著增加,因此出現(xiàn)了這種情況。

從通用到“驚喜彩票”

在技術(shù)和產(chǎn)品需求不斷變化的有趣背景下,創(chuàng)造性的組合催生了創(chuàng)新的解決方案。例如,Apple M1 Ultra 本質(zhì)上是通過硅橋?qū)蓚€芯片縫合在一起,從而創(chuàng)建具有前所未有的性能和功能的混合 SoC。AMD 通過在原始處理器 SoC 頂部 3D 堆疊 SRAM 芯片來增加內(nèi)存容量。在人工智能領(lǐng)域,超級橫向擴(kuò)展處理系統(tǒng)(例如全晶圓 Cerebras 的 WSE-2 和 Nvidia 的大型 GPU 芯片 H100 組合 HBM DRAM)正在突破深度學(xué)習(xí)計算的界限。

上面的例子說明了技術(shù)開發(fā)是如何根據(jù)給定應(yīng)用程序空間的具體需求而被推向極端的。與此同時,增強(qiáng)現(xiàn)實和虛擬現(xiàn)實、6G 無線和自動駕駛汽車等新興應(yīng)用將需要極大的性能改進(jìn)和功耗降低。工作負(fù)載和操作條件將進(jìn)一步增加 CMOS 所支持的實現(xiàn)的多樣性,從而迫使人們做出更多次妥協(xié)。 換句話說,我們正在目睹 CMOS 未能發(fā)揮其作為通用技術(shù)的強(qiáng)大作用。相反,我們最終會遇到這樣的情況:應(yīng)用程序的成功將取決于可用的 CMOS 滿足其特定邊界條件的程度。Sara Hooker 創(chuàng)造了“硬件彩票”,表明硬件決定了哪些研究想法會成功或失敗。

協(xié)同優(yōu)化系統(tǒng)和技術(shù)

當(dāng)你唯一的工具是錘子時,你很容易把所有問題都當(dāng)作釘子來對待。解決這個難題的唯一方法是擴(kuò)展工具箱。換句話說,我們需要更加通用的技術(shù)平臺,因為移動芯片組的能源、成本、溫度、功率密度、內(nèi)存容量、速度等限制與 HPC 或 VR 系統(tǒng)的限制非常不同。 這就是為什么我們設(shè)想一種由系統(tǒng)技術(shù)協(xié)同優(yōu)化 (STCO) 驅(qū)動的全新范例:CMOS 2.0。STCO 涉及系統(tǒng)設(shè)計人員與技術(shù)團(tuán)隊密切合作,以確定最合適的選項,而不是依賴現(xiàn)成的擴(kuò)展選項。技術(shù)團(tuán)隊在開發(fā)下一代產(chǎn)品時還需要了解特定的系統(tǒng)規(guī)范。應(yīng)用程序、工作負(fù)載和系統(tǒng)限制的多樣性將需要更廣泛的技術(shù)選擇。 它需要重新思考技術(shù)平臺,以便滿足各種系統(tǒng)和應(yīng)用程序的需求。CMOS 2.0 通過啟用定制芯片來實現(xiàn)這一目標(biāo),這些芯片是根據(jù)多個 3D 堆疊層中的各種功能的智能分區(qū)而構(gòu)建的。

CMOS2.0 具有與經(jīng)典 CMOS 平臺相同的“外觀和感覺” 與我們今天看到的異構(gòu)系統(tǒng)不同,在異構(gòu)系統(tǒng)中,混合鍵合解決了內(nèi)存限制,有源中介層解決了帶寬限制,背面配電網(wǎng)絡(luò)解決了功耗問題,而 CMOS 2.0 通過在 SoC 內(nèi)部引入異構(gòu)性,采取了更具革命性的方法。它將具有與經(jīng)典 CMOS 平臺相同的“外觀和感覺”,同時為系統(tǒng)優(yōu)化提供更多功能。密集邏輯層將代表大部分成本,并且仍然需要擴(kuò)展。然而,其他縮放限制現(xiàn)在已被物理刪除到其他層。

兩全其美

CMOS 2.0 將利用現(xiàn)有的和新的先進(jìn) 2.5D 和 3D 互連技術(shù),例如密集間距銅混合鍵合、電介質(zhì)鍵合、小芯片集成、晶圓背面處理以及涉及異質(zhì)層轉(zhuǎn)移的順序 3D 集成。它將允許 SoC 的高互連粒度以及封裝內(nèi)系統(tǒng)提供的高科技異構(gòu)性,從根本上解除傳統(tǒng) CMOS 的限制。 CMOS 2.0 將允許使用低電容、低驅(qū)動晶體管來驅(qū)動短程互連,同時利用單獨層中的高驅(qū)動晶體管來驅(qū)動長程互連。新的嵌入式存儲器可以作為高速緩存層次結(jié)構(gòu)中的單獨層引入。它還可以實現(xiàn)極端的 BEOL 節(jié)距圖案以進(jìn)行縮放,而不受電源壓降的限制。

引入非硅器件(如 2D 材料)、新型嵌入式存儲器(如 MRAM 或沉積氧化物半導(dǎo)體)將變得更加容易,因為它們無需滿足通用 CMOS 規(guī)范。對于設(shè)計人員來說,CMOS 2.0 平臺感覺就像傳統(tǒng)的 CMOS,但具有顯著擴(kuò)展且更通用的工具箱。 雖然尺寸縮放不再是推動計算縮放的唯一答案,但 CMOS 2.0 不會消除增加密度的需要。然而,擴(kuò)展問題必須以更全面的方式解決,因為答案會根據(jù)應(yīng)用程序的不同而不同。高密度邏輯將優(yōu)化每瓦性能,而高驅(qū)動邏輯則保持關(guān)鍵路徑中的帶寬和性能。擴(kuò)展性較差的設(shè)備,例如密集邏輯厚氧化物 IO、電源開關(guān)、模擬或 MIMCAP,現(xiàn)在可以使用更具成本效益的技術(shù)節(jié)點集成在單獨的層中。移除所有必要但不可擴(kuò)展的 SoC 部件也為一系列新型設(shè)備打開了大門。

革命已經(jīng)開始

背面配電網(wǎng)絡(luò)是我們進(jìn)入新 CMOS 2.0 時代的第一個跡象。所有主要代工廠都宣布他們將轉(zhuǎn)向在晶圓背面配備配電系統(tǒng)的集成芯片,這對于實現(xiàn)高性能和節(jié)能電子設(shè)備變得越來越重要。晶圓背面處理的使用為集成電源開關(guān)等設(shè)備、從正面遷移全局時鐘路由或添加新的系統(tǒng)功能提供了機(jī)會。 可以說,這種范式轉(zhuǎn)變提供了更復(fù)雜的技術(shù)現(xiàn)實。

EDA 工具的發(fā)展速度有多快?分區(qū)的成本和復(fù)雜性是否會變得令人望而卻步?CMOS 2.0 平臺的熱性能是否可控?只有時間會給出答案。引用德國哲學(xué)家和革命家弗里德里希·恩格斯的話:“沒有人確切知道他正在創(chuàng)造的革命?!?與此同時,這也正是這些時代如此迷人的原因。探索這些未知領(lǐng)域需要整個半導(dǎo)體生態(tài)系統(tǒng)的密切合作和共同創(chuàng)新。受到威脅的不是摩爾定律本身,而是它所代表的促進(jìn)經(jīng)濟(jì)增長、科學(xué)進(jìn)步和可持續(xù)創(chuàng)新的能力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6239

    瀏覽量

    243449
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    81167
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4635

    瀏覽量

    230308
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10444

    瀏覽量

    148712
  • 半導(dǎo)體芯片
    +關(guān)注

    關(guān)注

    61

    文章

    946

    瀏覽量

    72824

原文標(biāo)題:CMOS 2.0 革命

文章出處:【微信號:ICViews,微信公眾號:半導(dǎo)體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    2.5D封裝關(guān)鍵技術(shù)的研究進(jìn)展

    隨著摩爾定律指引下的晶體管微縮逼近物理極限,先進(jìn)封裝技術(shù)通過系統(tǒng)微型化與異構(gòu)集成,成為突破芯片性能瓶頸的關(guān)鍵路徑。
    的頭像 發(fā)表于 03-24 09:10 ?1513次閱讀
    2.5D封裝關(guān)鍵<b class='flag-5'>技術(shù)</b>的研究進(jìn)展

    摩爾線程亮相GOTC 2025全球開源技術(shù)峰會

    近日,以“萬源共振,智構(gòu)未來”為主題的GOTC 2025全球開源技術(shù)峰會在北京成功舉辦。本屆峰會匯聚了國內(nèi)外頂尖技術(shù)專家、企業(yè)代表與開源社區(qū)領(lǐng)袖,共同探討開源與AI深度融合帶來的創(chuàng)新路徑與發(fā)展
    的頭像 發(fā)表于 11-04 10:43 ?2306次閱讀

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個多世紀(jì)以來,這一定律推動了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)字技術(shù)的基礎(chǔ)。
    的頭像 發(fā)表于 10-17 08:33 ?3436次閱讀
    Chiplet,改變了芯片

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    為我們重點介紹了AI芯片在封裝、工藝、材料等領(lǐng)域的技術(shù)創(chuàng)新。 一、摩爾定律 摩爾定律是計算機(jī)科學(xué)和電子工程領(lǐng)域的一條經(jīng)驗規(guī)律,指出集成電路上可容納的晶體管數(shù)量每18-24個月會增加一倍,同時芯片大小也
    發(fā)表于 09-15 14:50

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1232次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。那該如何延續(xù)摩爾神話呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結(jié)構(gòu)正沿著摩爾定律指出的方向一代代演進(jìn),本段加速半導(dǎo)體的微型化和進(jìn)一步集成,以滿足AI技術(shù)及高性能計算飛速發(fā)展的需求。 CMO
    發(fā)表于 09-06 10:37

    借助AMD無頂蓋封裝技術(shù)應(yīng)對散熱挑戰(zhàn)

    隨著電子行業(yè)向更小節(jié)點邁進(jìn),現(xiàn)代應(yīng)用要求更高的時鐘速率和性能。2014 年,斯坦福大學(xué)教授 Mark Horowitz 發(fā)表了一篇開創(chuàng)性的論文,描述半導(dǎo)體行業(yè)面臨相關(guān)登納德縮放及摩爾定律失效的挑戰(zhàn)
    的頭像 發(fā)表于 08-21 09:07 ?1086次閱讀

    當(dāng)摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動”向“系統(tǒng)級創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1549次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新<b class='flag-5'>機(jī)遇</b>

    Chiplet與3D封裝技術(shù):后摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1484次閱讀
    Chiplet與3D封裝<b class='flag-5'>技術(shù)</b>:后<b class='flag-5'>摩爾</b>時代的芯片革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運(yùn)算還是快速高頻處理計算數(shù)據(jù),或是超級電腦,只要設(shè)計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?4528次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    ASML杯光刻「芯 」勢力知識挑戰(zhàn)賽正式啟動

    ASML光刻「芯」勢力知識挑戰(zhàn)賽由全球半導(dǎo)體行業(yè)領(lǐng)先供應(yīng)商ASML發(fā)起,是一項面向中國半導(dǎo)體人才與科技愛好者的科普賽事。依托ASML在光刻領(lǐng)域的技術(shù)積累與行業(yè)洞察,賽事致力于為參賽者打造一個深度探索光刻技術(shù)的知識競技窗口,同時培
    的頭像 發(fā)表于 06-23 17:04 ?1460次閱讀
    ASML杯光刻「芯 」勢力知識<b class='flag-5'>挑戰(zhàn)</b>賽正式啟動

    鰭式場效應(yīng)晶體管的原理和優(yōu)勢

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每兩年翻一番,而這一進(jìn)步在過去幾十年里得到了充分驗證。
    的頭像 發(fā)表于 06-03 18:24 ?2404次閱讀
    鰭式場效應(yīng)晶體管的原理和優(yōu)勢

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術(shù)的發(fā)展在此基礎(chǔ)上,平面磁集成技術(shù)開始廣泛應(yīng)用于高功率密度場景,通過將變壓器的繞組(winding)設(shè)計在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會超過4oz(140μm),因此想要通過pcb傳輸大電流會
    的頭像 發(fā)表于 05-17 08:33 ?769次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?6308次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?1015次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)
    师宗县| 来安县| 肃宁县| 天全县| 志丹县| 乐都县| 孟津县| 延吉市| 东海县| 和平区| 泾川县| 内黄县| 西充县| 军事| 雅江县| 赤水市| 石林| 黄骅市| 和林格尔县| 凌云县| 富锦市| 木兰县| 郁南县| 宜川县| 汉阴县| 连城县| 嘉黎县| 庆云县| 海安县| 万全县| 肥西县| 西充县| 延吉市| 盐津县| 金寨县| 墨竹工卡县| 中山市| 伊宁县| 怀仁县| 宁海县| 广水市|