今日,國內(nèi)EDA技術(shù)領(lǐng)軍企業(yè)芯華章與全球集成電路驗證技術(shù)先鋒啄木鳥半導體宣布達成獨家戰(zhàn)略合作伙伴關(guān)系。雙方?jīng)Q定共同推進EDA在芯片驗證與測試領(lǐng)域的技術(shù)合作,致力于為高可靠性處理器芯片,如基于RISC-V的車規(guī)芯片,提供完整、完備的驗證與測試方案。
合作后,雙方將打造完整的驗證與測試,調(diào)試與診斷的技術(shù)閉環(huán),為復雜的系統(tǒng)芯片提供從設(shè)計、驗證到測試全鏈條的技術(shù)保障。
達摩院RISC-V與生態(tài)驗證負責人梁中書表示:
“啄木鳥半導體開發(fā)了業(yè)界第一款基于QED技術(shù)、專注于RISC-V CPU全自動驗證的解決方案,我們非常高興看到啄木鳥和芯華章的深度合作。希望透過結(jié)合芯華章的驗證平臺,提供更易用、更完備與高性能的完整RISC-V 驗證解決方案,進一步推動RISC-V的發(fā)展。”
當前,芯片驗證已經(jīng)不僅僅用于硅前,同步提升硅后驗證的質(zhì)量和有效性,可以為任何集成電路公司帶來成本和時間上的競爭優(yōu)勢。
啄木鳥半導體的硅前和硅后驗證工具以一種系統(tǒng)性和可擴展的方式,用以提升芯片驗證及測試的生產(chǎn)力和質(zhì)量,且無需額外的專業(yè)知識或工程資源,不需要對IC設(shè)計實施流程或驗證環(huán)境進行更改。通過自動轉(zhuǎn)換現(xiàn)有的驗證測試代碼,可以顯著增加覆蓋范圍,且錯誤變得更容易解決。
芯華章自成立以來,堅定不移地深耕數(shù)字驗證領(lǐng)域,基于統(tǒng)一底層架構(gòu)和數(shù)據(jù)庫,成功研發(fā)出十余款自主驗證工具及行業(yè)解決方案。這些工具和方案涵蓋了邏輯仿真、靜態(tài)與形式驗證、智能場景驗證、硬件仿真、硬件原型與系統(tǒng)調(diào)試等完整的全流程數(shù)字驗證領(lǐng)域,并已擁有超過180件自主專利申請。
雙方合作將基于啄木鳥QED(Quick Error Detection)方法學Acuity Formal,Acuity Compiler,Acuity Optimize等系列產(chǎn)品與芯華章全流程 EDA 驗證平臺的深度融合。QED驗證方法學源自大規(guī)模并行計算系統(tǒng),致力于自動、快速、準確、完備地檢測出設(shè)計中的錯誤。這種方法結(jié)合了先進算法等多項前沿技術(shù),能夠迅速定位到復雜處理器設(shè)計中的問題,大大提高驗證的效率和精確性,為整個芯片設(shè)計流程賦予高效和安全性。
啄木鳥半導體的Acuity Optimize產(chǎn)品與芯華章GalaxFV形式化驗證產(chǎn)品具備巨大的合作潛力。針對客戶的處理器設(shè)計,形式化完備的驗證方式能夠自動發(fā)現(xiàn)問題并確定原因和位置,在產(chǎn)品上市前捕捉到錯誤。更進一步,芯華章系統(tǒng)化的FusionVerify驗證平臺從架構(gòu)、算法、數(shù)據(jù)、界面等融合了多種EDA驗證工具,為啄木鳥半導體的處理器驗證包提供高性能EDA計算的核心平臺。
二者從接口、模型、云計算流程等多個方面的深度融合,共同構(gòu)成了完整的處理器芯片自動化垂直驗證方案。
啄木鳥半導體CEO陳志偉表示:
“這次合作不僅僅是兩家公司技術(shù)的結(jié)合,更是業(yè)界領(lǐng)先的技術(shù)和思維的融合。我們深信,雙方在各自領(lǐng)域的領(lǐng)先競爭優(yōu)勢及互補性,將轉(zhuǎn)化為這次獨家合作的牢固基石,我們將一起為客戶帶來前所未有的驗證與測試體驗。”
芯華章科技董事長兼CEO王禮賓表示:
“芯華章與啄木鳥半導體的全面合作是一個天時地利人和的絕佳契機。結(jié)合兩家公司的技術(shù)和產(chǎn)品,我們相信這次合作將為客戶帶來更為完善、更為高效的驗證與測試垂直解決方案,進一步加速高可靠性RISC-V SOC芯片在各領(lǐng)域的全面產(chǎn)業(yè)化進程?!?/p>
關(guān)于芯華章科技
芯華章聚焦EDA數(shù)字驗證領(lǐng)域,打造從芯片到系統(tǒng)的敏捷驗證解決方案,擁有超過180件自主研發(fā)專利申請。公司已成功打造十數(shù)款基于平臺化、智能化、云化底層構(gòu)架的商用級驗證產(chǎn)品,可提供完整的數(shù)字驗證全流程EDA工具解決方案。
關(guān)于啄木鳥半導體
由斯坦福校友創(chuàng)立的啄木鳥半導體專注于精準發(fā)現(xiàn)硅前和硅后問題,以提高產(chǎn)量并避免昂貴的芯片故障。其顛覆性解決方案將驗證和校驗提升到一個新的水平。其國際業(yè)務(wù)總部設(shè)在新加坡,并在中國上海、深圳、臺灣新竹和美國德克薩斯州奧斯汀設(shè)有辦事處。
審核編輯:劉清
-
處理器
+關(guān)注
關(guān)注
68文章
20339瀏覽量
255356 -
半導體
+關(guān)注
關(guān)注
339文章
31284瀏覽量
266826 -
EDA技術(shù)
+關(guān)注
關(guān)注
12文章
174瀏覽量
38516 -
RISC-V
+關(guān)注
關(guān)注
49文章
2954瀏覽量
53607 -
芯華章
+關(guān)注
關(guān)注
0文章
195瀏覽量
12020
原文標題:芯華章與啄木鳥半導體建立EDA深度合作 打造完備RISC-V芯片驗證與測試解決方案
文章出處:【微信號:X-EPIC,微信公眾號:芯華章科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
中微愛芯與日月新半導體達成戰(zhàn)略合作
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】+ 芯片“卡脖子”引發(fā)對EDA的重視
【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗】+ 全書概覽
【書籍評測活動NO.69】解碼中國”芯“基石,洞見EDA突圍路《芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望》
芯和半導體與聯(lián)想集團合作研發(fā)EDA Agent
芯源半導體在物聯(lián)網(wǎng)設(shè)備中具體防護方案
芯源半導體安全芯片技術(shù)原理
智驅(qū)設(shè)計 芯構(gòu)智能(AI+EDA For AI) 2025芯和半導體用戶大會隆重舉行
芯華章與啄木鳥半導體共同推進EDA在芯片驗證與測試領(lǐng)域的技術(shù)合作
評論