日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MATLA B助力數(shù)字與模擬芯片設(shè)計(jì):高效實(shí)現(xiàn)HLS、UCIe和UVM

MATLAB ? 來源:MATLAB ? 2024-12-20 11:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文將分享 MathWorks 參與中國集成電路設(shè)計(jì)業(yè)高峰論壇暨展覽會(huì) ICCAD-Expo的展臺(tái)展示以及發(fā)表主題演講《MATLAB 加速數(shù)字和模擬芯片設(shè)計(jì)--高效實(shí)現(xiàn) HLS、UCIe 和UVM》。 在當(dāng)前全球科技競(jìng)爭(zhēng)加劇的背景下,中國集成電路設(shè)計(jì)行業(yè)迎來了前所未有的機(jī)遇與挑戰(zhàn)。為了更好地應(yīng)對(duì)快速變化的市場(chǎng)需求,增強(qiáng)自主創(chuàng)新能力,并提升國際競(jìng)爭(zhēng)力,行業(yè)內(nèi)正積極尋求新的突破和發(fā)展路徑。 作為致力于“加速科學(xué)與工程”的技術(shù)先鋒,MathWorks 于 2024 年 12 月 11-12 日在上海參與了 ICCAD-Expo 展覽會(huì)。在這場(chǎng)匯聚了業(yè)內(nèi)頂尖專家和創(chuàng)新者的盛會(huì)上,MathWorks 在 EDA 與 IP 設(shè)計(jì)服務(wù)(一)分會(huì)場(chǎng)上分享了題為《MATLA B助力數(shù)字與模擬芯片設(shè)計(jì):高效實(shí)現(xiàn) HLS、UCIe 和 UVM》的主題演講:

(一)MATLAB 是最廣泛使用的芯片系統(tǒng)建模工具

MATLAB 和 Simulink 是全球芯片設(shè)計(jì)工程師最青睞的系統(tǒng)建模工具,廣泛應(yīng)用于高效且高質(zhì)量的芯片研發(fā)。MATLAB 提供基于語言的簡(jiǎn)潔建模環(huán)境,支持無時(shí)鐘限制的算法開發(fā),而 Simulink 則提供圖形化建模平臺(tái),支持多速率模塊、狀態(tài)機(jī)以及其他復(fù)雜的建模結(jié)構(gòu)。MATLAB 代碼可以整合到 Simulink 模型中,您可以靈活地為芯片各個(gè)子系統(tǒng)選用最佳的建模工具。

ba7f6d90-bd28-11ef-8732-92fbcf53809c.png

MATLAB 豐富的白盒算法庫為芯片系統(tǒng)工程師和算法設(shè)計(jì)師提供了加速系統(tǒng)架構(gòu)設(shè)計(jì)和算法開發(fā)的有力工具。無論是研究人員探索新的芯片設(shè)計(jì)可能性,還是技術(shù)支持工程師開發(fā)面向客戶的芯片應(yīng)用示例,都能在 MATLAB 的算法庫中找到豐富且適用的支持資源。涵蓋的內(nèi)容包括但不限于:

符合 5G/WiFi/NTN/Bluetooth 等無線通信標(biāo)準(zhǔn)的物理層算法和信道模型;

新能源汽車及儲(chǔ)能系統(tǒng)中的電池參數(shù)估計(jì)及電池管理系統(tǒng)(BMS)算法;

UCIe/Ethernet/DDR5/PCIe6/USB 等 SerDes 接口并生成 IBIS-AMI 模型;

車道級(jí)自動(dòng)駕駛虛擬驗(yàn)證環(huán)境,以及多傳感器融合及路徑規(guī)劃控制算法;

用于拍照、高清顯示和觸控等應(yīng)用場(chǎng)景的圖像處理和 AI 算法。

通過利用這些算法庫,工程師們可以更迅速地進(jìn)行原型設(shè)計(jì)和驗(yàn)證,確保芯片產(chǎn)品既符合最新的行業(yè)標(biāo)準(zhǔn),又能滿足特定的應(yīng)用需求。

baa9cc52-bd28-11ef-8732-92fbcf53809c.png

(二)無縫鏈接芯片算法設(shè)計(jì)與 HDL 實(shí)現(xiàn)

在 MATLAB 和 Simulink 中完成算法開發(fā)后,芯片設(shè)計(jì)師們可以利用 Fixed-Point Designer 工具自動(dòng)將浮點(diǎn)算法轉(zhuǎn)換為適合RTL實(shí)現(xiàn)的定點(diǎn)算法,從而優(yōu)化芯片面積和性能。接下來,借助 HDL Coder,能夠快速地將這些算法模型生成為白盒的 Verilog 或 VHDL 代碼,確保了從算法設(shè)計(jì)到硬件實(shí)現(xiàn)的平滑過渡。 MATLAB 還提供了一系列專為 RTL 優(yōu)化的算法模塊庫,覆蓋數(shù)字信號(hào)處理、無線通信、計(jì)算機(jī)視覺深度學(xué)習(xí)等領(lǐng)域。通過調(diào)用這些預(yù)優(yōu)化的模塊,用戶可以迅速構(gòu)建并優(yōu)化其應(yīng)用,并且通過自動(dòng)化代碼生成直接轉(zhuǎn)換為白盒的 HDL 代碼。

babf522a-bd28-11ef-8732-92fbcf53809c.png

此外,MATLAB 還支持生成 C/C++、SystemC 和 IBIS-AMI 等多種語言和標(biāo)準(zhǔn)文件,適配不同的應(yīng)用場(chǎng)景,加速芯片原型設(shè)計(jì)、實(shí)現(xiàn)的過程。

(三)驗(yàn)證左移提高芯片設(shè)計(jì)質(zhì)量

隨著算力需求的不斷增長(zhǎng),芯片系統(tǒng)的復(fù)雜性也隨之增加,這使得降低設(shè)計(jì)風(fēng)險(xiǎn)成為關(guān)鍵挑戰(zhàn)。驗(yàn)證左移作為一種有效的方法論,正逐漸受到業(yè)界的廣泛關(guān)注,旨在通過在設(shè)計(jì)早期階段引入全面的驗(yàn)證措施,提高最終產(chǎn)品的可靠性和質(zhì)量。 MATLAB 和 Simulink 不僅在其平臺(tái)內(nèi)提供了豐富的測(cè)試覆蓋率分析、形式化驗(yàn)證、故障注入與分析等驗(yàn)證功能,還為 EDA 生態(tài)系統(tǒng)集成了多種驗(yàn)證接口,例如:

與 HDL 仿真器的聯(lián)合仿真:自動(dòng)執(zhí)行驗(yàn)證過程,在早期階段高效地檢測(cè)和修正差異,確保 RTL 實(shí)現(xiàn)的正確性;

FPGA 硬件的協(xié)同仿真和調(diào)試:在 FPGA 硬件中測(cè)試算法實(shí)現(xiàn),提供實(shí)時(shí)性能反饋,加速迭代過程;

生成 UVM 測(cè)試框架:重用 MATLAB 和 Simulink 模型作為黃金參考模型、激勵(lì)生成器或經(jīng)過驗(yàn)證的測(cè)試平臺(tái),簡(jiǎn)化復(fù)雜的驗(yàn)證環(huán)境搭建,提高測(cè)試效率。

通過將驗(yàn)證過程前置并集成到設(shè)計(jì)流程中,MATLAB 和 Simulink 幫助芯片工程師們更早地識(shí)別潛在問題,減少后期修正的成本和時(shí)間,確保產(chǎn)品能夠更快、更可靠地推向市場(chǎng)。

bb03abf0-bd28-11ef-8732-92fbcf53809c.png

▼ 綜上所述,MATLAB 為芯片工程師提供了一套全面的自頂向下研發(fā)工具,涵蓋了從架構(gòu)設(shè)計(jì)、算法仿真、定點(diǎn)化、HDL 代碼生成、IBIS-AMI 模型生成、UVM 框架生成等關(guān)鍵工作流程。 MathWorks 一直堅(jiān)定支持中國集成電路設(shè)計(jì)行業(yè),致力于推動(dòng)本地技術(shù)創(chuàng)新,助力工程師們加速將概念轉(zhuǎn)化為實(shí)際產(chǎn)品,從而推動(dòng)整個(gè)行業(yè)的快速發(fā)展與進(jìn)步。 今年,MathWorks 中國推出了加速器計(jì)劃和初創(chuàng)企業(yè)計(jì)劃,旨在為預(yù)算有限、資源有限、時(shí)間有限的初創(chuàng)客戶提供更多支持和幫助,敬請(qǐng)點(diǎn)擊前方鏈接垂詢。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • MATLA
    +關(guān)注

    關(guān)注

    0

    文章

    13

    瀏覽量

    13682
  • UVM
    UVM
    +關(guān)注

    關(guān)注

    0

    文章

    183

    瀏覽量

    20108
  • HLS
    HLS
    +關(guān)注

    關(guān)注

    1

    文章

    135

    瀏覽量

    25994
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    2037

原文標(biāo)題:資源下載 | MathWorks 參與中國集成電路設(shè)計(jì)業(yè)高峰論壇暨展覽會(huì) ICCAD-Expo 2024

文章出處:【微信號(hào):MATLAB,微信公眾號(hào):MATLAB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    HLS設(shè)計(jì)中的BRAM使用優(yōu)勢(shì)

    高層次綜合(HLS)是一種將高級(jí)編程語言(如C、C++或SystemC)轉(zhuǎn)換為硬件描述語言(HDL)的設(shè)計(jì)方法。在FPGA設(shè)計(jì)中,設(shè)計(jì)者可以靈活地利用FPGA內(nèi)部的資源,如塊RAM(BRAM)。雖然
    的頭像 發(fā)表于 01-28 14:36 ?440次閱讀

    40V耐壓 SL8533B升壓型LED恒流驅(qū)動(dòng)芯片 支持PWM和模擬信號(hào)調(diào)光

    能力?:作為外置MOSFET驅(qū)動(dòng)型芯片,SL8533B為用戶提供了根據(jù)具體電流和電壓需求靈活選擇功率MOS管的空間,便于實(shí)現(xiàn)更大功率、更高效率的定制化設(shè)計(jì)。 五、簡(jiǎn)化設(shè)計(jì),加速上市?
    發(fā)表于 12-31 15:36

    立體聲模擬數(shù)字轉(zhuǎn)換器與單端模擬電壓輸入的ADC芯片-CJC1808

    CJC1808是一款高性能、低成本、單芯片,立體聲模擬數(shù)字轉(zhuǎn)換器與單端模擬電壓輸入的24位立體聲模數(shù)轉(zhuǎn)換器(ADC芯片).
    的頭像 發(fā)表于 12-05 09:41 ?1769次閱讀
    立體聲<b class='flag-5'>模擬</b>到<b class='flag-5'>數(shù)字</b>轉(zhuǎn)換器與單端<b class='flag-5'>模擬</b>電壓輸入的ADC<b class='flag-5'>芯片</b>-CJC1808

    模擬前端芯片是做什么的(什么是模擬前端芯片

    模擬前端芯片,常簡(jiǎn)稱為AFE,是位于信號(hào)處理鏈最前端的集成電路。它負(fù)責(zé)接收、調(diào)理和轉(zhuǎn)換來自傳感器或其他信號(hào)源的模擬信號(hào),如電壓、電流、溫度、壓力等,并將其轉(zhuǎn)換為高精度的數(shù)字信號(hào),供后續(xù)
    的頭像 發(fā)表于 11-21 14:33 ?845次閱讀

    UCIe協(xié)議代際躍遷驅(qū)動(dòng)開放芯粒生態(tài)構(gòu)建

    芯片技術(shù)從 “做大單片” (單片SoC)向 “小芯片組合” (芯粒式設(shè)計(jì))轉(zhuǎn)型的當(dāng)下,一套統(tǒng)一的互聯(lián)標(biāo)準(zhǔn)變得至關(guān)重要。UCIe協(xié)議便是一套芯粒芯片互聯(lián)的 “通用語言”。
    的頭像 發(fā)表于 11-14 14:32 ?1662次閱讀
    <b class='flag-5'>UCIe</b>協(xié)議代際躍遷驅(qū)動(dòng)開放芯粒生態(tài)構(gòu)建

    力芯微邏輯類IC電平轉(zhuǎn)換系列芯片助力網(wǎng)絡(luò)傳輸

    IC轉(zhuǎn)換系列芯片助力網(wǎng)絡(luò)傳輸,開啟高效通信,同時(shí)憑借其在模擬芯片領(lǐng)域的深厚技術(shù)積累,為網(wǎng)絡(luò)傳輸領(lǐng)域帶來了全新的解決方案。力芯微的電平轉(zhuǎn)換
    的頭像 發(fā)表于 11-11 15:39 ?1347次閱讀
    力芯微邏輯類IC電平轉(zhuǎn)換系列<b class='flag-5'>芯片</b><b class='flag-5'>助力</b>網(wǎng)絡(luò)傳輸

    AFE模擬前端芯片是什么(模擬前端芯片作用)

    AFE模擬前端芯片是一種專用于處理真實(shí)世界中連續(xù)模擬信號(hào)的關(guān)鍵集成電路。它位于傳感器和數(shù)字處理系統(tǒng)(如MCU或DSP)之間,負(fù)責(zé)將各類物理量轉(zhuǎn)換而來的
    的頭像 發(fā)表于 10-29 16:21 ?1121次閱讀

    測(cè)溫精度±0.1℃,無需進(jìn)行校準(zhǔn)的數(shù)字模擬混合信號(hào)溫度傳感芯片

    數(shù)字模擬混合信號(hào)溫度傳感芯片的工作原理基于半導(dǎo)體PN結(jié)溫度特性與帶隙電壓的物理關(guān)系,通過CMOS工藝實(shí)現(xiàn)高精度溫度測(cè)量。
    的頭像 發(fā)表于 09-19 09:54 ?899次閱讀
    測(cè)溫精度±0.1℃,無需進(jìn)行校準(zhǔn)的<b class='flag-5'>數(shù)字模擬</b>混合信號(hào)溫度傳感<b class='flag-5'>芯片</b>

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)23:UVM驗(yàn)證平臺(tái)

    驗(yàn)證的硬核 IP,因此在驗(yàn)證過程中可以只使用其接口進(jìn)行模擬,這將極大減小驗(yàn)證平臺(tái)復(fù)雜度和構(gòu)建難度,同時(shí)對(duì)驗(yàn)證的完備性影響較小.驗(yàn)證平臺(tái)由 UVM 驗(yàn)證包、DUT、AXI BRAM IP 和 NVMe
    發(fā)表于 08-26 09:49

    新思科技UCIe IP解決方案實(shí)現(xiàn)片上網(wǎng)絡(luò)互連

    通用芯粒互連技術(shù)(UCIe)為半導(dǎo)體行業(yè)帶來了諸多可能性,在Multi-Die設(shè)計(jì)中實(shí)現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應(yīng)用,滿足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?2963次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)18:UVM驗(yàn)證平臺(tái)

    驗(yàn)證的硬核 IP,因此在驗(yàn)證過程中可以只使用其接口進(jìn)行模擬,這將極大減小驗(yàn)證平臺(tái)復(fù)雜度和構(gòu)建難度,同時(shí)對(duì)驗(yàn)證的完備性影響較小.驗(yàn)證平臺(tái)由 UVM 驗(yàn)證包、DUT、AXI BRAM IP 和 NVMe
    發(fā)表于 07-31 16:39

    泰克MSO64B示波器使用一個(gè)探頭同時(shí)測(cè)量模擬數(shù)字信號(hào)的方法

    在現(xiàn)代電子設(shè)計(jì)中,同時(shí)分析模擬信號(hào)和數(shù)字信號(hào)的需求日益增加。泰克MSO64B混合信號(hào)示波器憑借其強(qiáng)大的模擬數(shù)字通道集成能力,為工程師提供了
    的頭像 發(fā)表于 07-08 17:01 ?1009次閱讀
    泰克MSO64<b class='flag-5'>B</b>示波器使用一個(gè)探頭同時(shí)測(cè)量<b class='flag-5'>模擬</b>和<b class='flag-5'>數(shù)字</b>信號(hào)的方法

    如何在Unified IDE中創(chuàng)建視覺庫HLS組件

    最近我們分享了開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE)和開發(fā)者分享|AMD Vitis HLS 系列 2:AMD
    的頭像 發(fā)表于 07-02 10:55 ?1702次閱讀
    如何在Unified IDE中創(chuàng)建視覺庫<b class='flag-5'>HLS</b>組件

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的 Vitis HLS。
    的頭像 發(fā)表于 06-20 10:06 ?2598次閱讀
    使用AMD Vitis Unified IDE創(chuàng)建<b class='flag-5'>HLS</b>組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個(gè) HLS IP,通過 AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行簡(jiǎn)單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫回存儲(chǔ)器。接著會(huì)在 AMD Vivado Design Suite 設(shè)計(jì)中使用此 HLS
    的頭像 發(fā)表于 06-13 09:50 ?2298次閱讀
    如何使用AMD Vitis <b class='flag-5'>HLS</b>創(chuàng)建<b class='flag-5'>HLS</b> IP
    海兴县| 伊宁市| 项城市| 永仁县| 孝昌县| 棋牌| 奇台县| 九龙坡区| 隆尧县| 建平县| 五大连池市| 五寨县| 建昌县| 株洲市| 铜梁县| 顺昌县| 玉田县| 镇赉县| 平陆县| 利川市| 左云县| 兰考县| 舟山市| 马龙县| 株洲县| 阿克| 竹溪县| 崇明县| 乌拉特前旗| 萝北县| 天津市| 马龙县| 彭阳县| 永吉县| 华蓥市| 四子王旗| 凤庆县| 阿尔山市| 大足县| 昌黎县| 清流县|