2026 年 4 月 6 日,在上海交通大學(xué)建校 130 周年校友返校日之際,由上海交通大學(xué)集成電路學(xué)院(信息與電子工程學(xué)院)校友會與上海交大集成電路行業(yè)校友會聯(lián)合主辦的“XIN 創(chuàng)未來 共譜華章——新一代信息技術(shù)下的產(chǎn)業(yè)協(xié)同和職業(yè)發(fā)展”行業(yè)論壇在思源湖畔順利舉行。
作為上海交通大學(xué) 1996 屆本科校友,Cadence 全球研發(fā)副總裁、三維集成電路設(shè)計與分析事業(yè)部總經(jīng)理顧鑫受邀出席論壇,與校地領(lǐng)導(dǎo)、校友代表及在校師生齊聚一堂,共同為母校百卅華誕送上祝福。
在論壇分享環(huán)節(jié),顧鑫結(jié)合自身長期深耕 EDA 與集成電路設(shè)計領(lǐng)域的實踐經(jīng)驗,分享了對行業(yè)發(fā)展的觀察與思考,并帶來了 Cadence 革新性的新范式“AI for Design,Design for AI”。當(dāng) AI 反向賦能芯片設(shè)計,兩者構(gòu)筑的飛輪正在重構(gòu)整個芯片設(shè)計的底層邏輯。
過去十年,半導(dǎo)體行業(yè)的重心在于如何“為 AI 應(yīng)用設(shè)計芯片”(Design for AI),試圖通過架構(gòu)創(chuàng)新來喂飽算力饑渴。
顧鑫提到,隨著先進制程逼近 3nm 甚至 2nm 的物理極限,傳統(tǒng)的 EDA 設(shè)計流程已遭遇“三重墻”的嚴峻阻礙:
(1)復(fù)雜度墻:晶體管數(shù)量突破千億量級,設(shè)計空間呈幾何倍數(shù)爆炸。以蘋果最新的 M3 芯片為例,其集成的 920 億個晶體管已超出人類大腦的處理極限,傳統(tǒng)人工設(shè)計只能觸達局部最優(yōu),無法尋得全局最優(yōu)解。
(2)驗證墻:驗證工作量占據(jù)了 70% 以上的設(shè)計周期,且覆蓋率依然存在盲點。過去,一顆復(fù)雜 AI 芯片的驗證需耗時半年,編寫數(shù)十萬行測試用例并進行無數(shù)次仿真,即便如此仍可能在流片后暴露出導(dǎo)致上億元損失的致命 Bug。
(3)設(shè)計余量墻:為了規(guī)避制造波動,工程師不得不留出 10% 甚至 15% 的過大設(shè)計余量(Design Margin),導(dǎo)致芯片本可達到滿分的性能,為了安全裕度被壓制和浪費。
而 AI 的介入,正在擊碎這三重墻。顧鑫分享了 Cadence 最新的 ChipStack AI Super Agent,即全球首個端到端的 AI 設(shè)計超級代理。它能從高層設(shè)計需求出發(fā),自動完成代碼編寫、測試平臺生成、回歸測試統(tǒng)籌、系統(tǒng)集成甚至 Debug 修復(fù)。
顧鑫指出,EDA 行業(yè)的歷次生產(chǎn)力革命通常帶來 10 倍的效率躍升,而 AI 正在開啟的第五時代,將是 10 倍乃至 100 倍的生產(chǎn)力提升。
“AI for Design 不是簡單的技術(shù)迭代,而是一場范式轉(zhuǎn)移?!鳖欥伪硎?,在 AI 驅(qū)動下,一兩年內(nèi)就可以看到全自動零人工干預(yù)的芯片設(shè)計商業(yè)項目落地。
從交大校友到產(chǎn)業(yè)實踐者,顧鑫回到交大的分享,將Cadence 在“AI for Design,Design for AI”的產(chǎn)業(yè)實踐帶入上海交通大學(xué)的前沿科研環(huán)境,體現(xiàn)了校友對“飲水思源,愛國榮?!钡幕貞?yīng),也體現(xiàn)了 Cadence 對高校生態(tài)及產(chǎn)學(xué)研協(xié)同的高度重視。
面向未來,Cadence 期待與更多產(chǎn)業(yè)伙伴和青年工程師進行深度對話,在技術(shù)演進與人才成長的相互促進中,共同探索半導(dǎo)體產(chǎn)業(yè)長期發(fā)展的可能路徑。
-
集成電路
+關(guān)注
關(guān)注
5465文章
12695瀏覽量
375847 -
半導(dǎo)體
+關(guān)注
關(guān)注
339文章
31279瀏覽量
266768 -
Cadence
+關(guān)注
關(guān)注
68文章
1031瀏覽量
147391
原文標題:交大 130 華誕|從校友到產(chǎn)業(yè)實踐者:Cadence 顧鑫與母校師生共話未來
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
喜報 | 匠芯創(chuàng)亮相2026珠海集成電路年會 榮膺集成電路杰出人物與創(chuàng)新集成電路人才
北京理工大學(xué)集成電路行業(yè)校友會走進中科銀河芯參觀交流
集成電路技術(shù)進步的基本規(guī)律
華中科技大學(xué)集成電路學(xué)院到訪北極芯微參觀交流
行芯科技邀您相約CSTIC 2026集成電路科學(xué)技術(shù)大會
浙江大學(xué)杭州國際科創(chuàng)中心PMIC師生赴芯朋微電子調(diào)研交流
廣州規(guī)劃:聚焦半導(dǎo)體,2035鑄集成電路重鎮(zhèn)#廣州#半導(dǎo)體#集成電路
“十五五”規(guī)劃集成電路被列為重點新興支柱產(chǎn)業(yè)#集成電路#行業(yè)發(fā)展#半導(dǎo)體
AI重塑EDA,3D-IC成關(guān)鍵戰(zhàn)場:Cadence的洞察與應(yīng)變
飛秒激光:重塑集成電路(IC)行業(yè)精密制造的未來
樂鑫科技2025年會圓滿落幕
易靈思助力上海集成電路緊缺人才培訓(xùn)項目順利結(jié)課
前瞻布局產(chǎn)業(yè)創(chuàng)新,全鏈協(xié)同引領(lǐng)半導(dǎo)體行業(yè)未來方向 SEMI-e深圳國際半導(dǎo)體展暨2025集成電路產(chǎn)業(yè)創(chuàng)新展盛大
校企聯(lián)動共話未來:西電物理學(xué)院師生走進御芯微探秘“芯片密碼”
西安電子科技大學(xué)師生到訪中科億海微共探FPGA技術(shù)前沿
Cadence顧鑫與母校師生共話集成電路行業(yè)未來
評論