西門子與 NVIDIA 實現(xiàn)驗證領域關鍵突破,通過西門子 Veloce proFPGA CS 系統(tǒng)與 NVIDIA 性能優(yōu)化芯片架構的深度結合,可在數(shù)天內(nèi)完成流片前數(shù)萬億次設計周期的驗證采集;
該解決方案可加速 AI/ML 系統(tǒng)級芯片(SoC)的研發(fā)進程,提升產(chǎn)品可靠性,助力 NVIDIA 團隊在首輪流片前,即可穩(wěn)定運行大型工作負載并完成設計優(yōu)化。
西門子與 NVIDIA 密切合作,使西門子 Veloce proFPGA CS 硬件輔助驗證與確認系統(tǒng),能夠支持芯片設計工程師與系統(tǒng)架構師在首輪流片前,運行并采集數(shù)萬億次驗證周期,從而實現(xiàn)更優(yōu)的設計迭代。
作為雙方長期戰(zhàn)略合作的重要成果,NVIDIA 與西門子攜手攻克了此前行業(yè)難以實現(xiàn)的技術目標 ,依托西門子 Veloce proFPGA CS 可擴展、優(yōu)化的硬件架構,結合 NVIDIA 高性能芯片架構,僅需數(shù)天即可完成數(shù)十萬億次時鐘周期的驗證采集工作。
西門子數(shù)字化工業(yè)軟件硬件輔助驗證事業(yè)部高級副總裁兼總經(jīng)理Jean-Marie Brunet:“NVIDIA 與西門子在多個領域展開深度合作,近期更是聚焦硬件輔助驗證方法論的推進,尤其是基于 FPGA 的原型驗證方向,以適配復雜 AI/ML SoC 帶來的嚴苛驗證與確認需求。Veloce proFPGA CS 將高度靈活可擴展的硬件架構,與先進易用的實現(xiàn)及調(diào)試軟件流程相結合,以應對上述挑戰(zhàn)。無論是單 FPGA 的 IP 核驗證,還是百億門級的芯粒設計,都能為客戶提供適配的解決方案。”
NVIDIA硬件工程事業(yè)部副總裁Narendra Konda:“隨著 AI 與計算架構復雜度的持續(xù)攀升,芯片研發(fā)團隊亟需高性能驗證解決方案,以完成海量工作負載的驗證,加速產(chǎn)品上市進程。NVIDIA 性能優(yōu)化的芯片架構與西門子 Veloce proFPGA CS 深度融合,可支持設計工程師在數(shù)天內(nèi)完成數(shù)萬億次時鐘周期的驗證,為下一代 AI 技術的可靠性保障提供了所需的規(guī)模支撐。”
基于FPGA的原型驗證系統(tǒng)具備出色的運行速度,其運行流片前驗證工作負載的耗時,遠少于軟件仿真(Simulation)甚至硬件加速(Emulation)。但由于芯片本身以及配套軟件復雜度不斷升級,當前 AI/ML 設計對驗證能力提出了更高要求。
為適配行業(yè)發(fā)展需求、保障產(chǎn)品上市時間與可靠性,在短時間內(nèi)運行數(shù)萬億次設計周期的能力,已成為芯片驗證的核心剛需。傳統(tǒng)的軟件仿真與硬件加速驗證工具,在合理的實際作業(yè)時間內(nèi),僅能支持數(shù)百萬次時鐘周期驗證,即便在優(yōu)化場景下也僅能實現(xiàn)數(shù)十億次規(guī)模,無法實現(xiàn)更大規(guī)模的擴展。
如需了解更多西門子如何助力半導體與電子系統(tǒng)行業(yè),將先進 SoC 與系統(tǒng)方案推向市場,請點擊此處進行訪問。
-
NVIDIA
+關注
關注
14文章
5696瀏覽量
110142 -
西門子
+關注
關注
98文章
3376瀏覽量
120748
原文標題:西門子攜手 NVIDIA ,將 AI 芯片驗證加速至萬億周期級
文章出處:【微信號:Mentor明導,微信公眾號:西門子EDA】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
西門子Questa One驗證解決方案引入智能體AI功能
西門子收購PCB測試企業(yè)ASTER Technologies
西門子EDA與Arm攜手合作加速系統(tǒng)設計驗證進程與軟件啟動
西門子攜手上海汽車芯片工程中心構建汽車系統(tǒng)數(shù)字孿生模型
西門子推出Tessent IJTAG Pro
2025西門子EDA技術峰會圓滿落幕
宏集方案 | 如何輕松管理西門子S7 PLC?S7Comm: 與西門子 PLC 直接通信的關鍵
西門子S200伺服:革新冶金行業(yè)氣力運輸?shù)哪缓笥⑿?/a>
西門子與NVIDIA深化合作伙伴關系
西門子利用AI來縮小行業(yè)的IC驗證生產(chǎn)率差距
工業(yè)智能網(wǎng)關可以采集西門子PLC嗎
西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發(fā)商
西門子與NVIDIA實現(xiàn)驗證領域關鍵突破
評論