日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

延續(xù)摩爾定律的途徑除了制程微縮還有先進封裝

ICExpo ? 來源:cg ? 2018-12-12 15:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

臺積電中國業(yè)務發(fā)展副總經(jīng)理陳平在ICCAD峰會期間表示,當今公認的說法是半導體制造工藝進入“深水區(qū)”,資金和技術(shù)門檻越來越高,每往下一代進行都很難,但是我們可以看到7納米量產(chǎn)非常順利、5納米還很樂觀,3納米可以繼續(xù)向前。這是全世界合作產(chǎn)生的結(jié)果,因為整個行業(yè)有那么多的聰明人。邏輯器件的微縮并沒有到達極致,還有繼續(xù)延伸的潛力。

英特爾中國研究院宋繼強院長也曾表示,CMOS縮放是可以繼續(xù)往下走的,現(xiàn)在遠遠沒有到達其物理極限。

如今,延續(xù)摩爾定律的途徑除了制程微縮,還有先進封裝。各大廠商紛紛提出自家的SiP技術(shù),盡管各家有不同的命名,但“異構(gòu)”是該技術(shù)的共同特征之一。盡管封裝也在追趕摩爾定律的速度,但因為封裝有多樣性,封裝與摩爾的趨勢并非完全一致的。

現(xiàn)在的一個趨勢就是把很多芯片(Die)封裝在一個大芯片內(nèi),這種“組合”的方式是未來的大趨勢。SiP可以理解成微型的PCB。SiP從封裝的角度出發(fā),通過并排、堆疊等形式將不同芯片組合在一起,并封裝在一個系統(tǒng)內(nèi)。用一個公式對SiP進行描述SiP=SoC+DDR/eMMC +……。

陳平指出,臺積電會突破一些傳統(tǒng)的封裝方式,用硅晶圓和封裝技術(shù)結(jié)合起來制造二維、三維的封裝方式進行新產(chǎn)品“整合”。這是一個大方向,也是正在發(fā)生中的事。

從市場角度來看,AI、5G等新興應用也在推動先進制程向前發(fā)展,摩爾定律也未止步。

AI導入EDA軟件,無人設計軟件不無可能

如今,AI在各行各業(yè)的導入速度似乎超乎我們的預期。對于AI在EDA工具與的滲透也并非什么新鮮話題,但AI給EDA行業(yè)帶來的創(chuàng)新體驗有哪些是值得探究的。

在ICCAD峰會上,Cadence公司全球副總裁石豐瑜提出了“無人設計芯片”的未來概念。

Cadence公司全球副總裁石豐瑜介紹道,通過培養(yǎng)并不足以彌補人才的缺口,而電子設計工程師的工作最難填補。在這樣的背景下,EDA軟件也要從自動化演變?yōu)橹悄芑惋@得尤為重要。Cadence參與的美國電子復興計劃中“人工智能EDA計劃”就是希望實現(xiàn)無人芯片設計。

此外,石豐瑜先生指出科技更新雖然會帶來科技失業(yè),但也必將帶來新的就業(yè)機會。當無人芯片設計實現(xiàn)時,優(yōu)秀的IC設計人才不僅不會失業(yè),而且重要性更加凸顯。優(yōu)秀的設計人員與智能化的工具配合必將使行業(yè)的發(fā)展越來越好,例如提高效率等。

Silvaco CEO David L.Dutton表示,Silvaco已經(jīng)擁有具備機器學習能力的工具,工具能夠覆蓋到所有設計及工藝參數(shù),依靠仿真確保客戶的設計達到6-Sigma良率甚至更高。Dutton認為,無論客戶是做ASIC還是設計服務,工具如果可以聚焦在更高的質(zhì)量、更新的材料、更強的優(yōu)化能力,就可以幫助客戶在更新工藝上減少成本。

IC設計業(yè)加速,6個月周期可待

在ICCAD期間,Mentor總裁兼CEO Walden C. Rhines演講當中提到設計業(yè)不斷加速。

這對于IC設計企業(yè)而言,是挑戰(zhàn),當然也存在機遇。同樣,在設計業(yè)加速不斷壓縮時間窗口的情況下,設計服務公司的創(chuàng)新對于IC設計公司而言就顯得尤為重要。

對于IC設計企業(yè)而言,其進步背后是EDA、IP等設計服務廠商的支持。

成都銳成芯微CEO向建軍表示,一顆芯片從定義到真正走向市場至少需要18個月的時間,但在物聯(lián)網(wǎng)時代這個時間已不能滿足客戶的需求。作為一家IP公司,我們在2012年的時候曾提出這樣一個概念,即針對物聯(lián)網(wǎng)搭建完整平臺,做成一個最大化的SoC開發(fā)IP套件,客戶只需要在IP套件上進行簡單修改或者功能篩選,就可以直接進入量產(chǎn)。我們提早完成了前期工藝偏差、設計應用、系統(tǒng)相關(guān)設計的全部驗證,讓客戶可以從最初“定義”直接跨入“量產(chǎn)”階段,18個月周期也由此縮短到6個月。

據(jù)介紹,在此概念提出后,銳成芯微已聯(lián)合一些大公司在進行相關(guān)工作的推進。

向建軍表示,此IP 套件的應用可以把整個設計時間周期壓縮到極致,可能6個月的時間都比較長,也許將來只需要3個月就可以讓一顆芯片從定義走向市場。

前不久,華大九天推出了三款新品,其中ALPS-GT可以堪稱是全球首款異構(gòu)仿真系統(tǒng),華大九天獨創(chuàng)了適用于GPU架構(gòu)的GPU-Turbo Smart Matrix Solver技術(shù)。該產(chǎn)品的第一個商用版本預計于年底發(fā)布,對大規(guī)模后仿真性能提升5-10倍;第二個商用版本預計于2019年6月發(fā)布,對大規(guī)模后仿真性能提升10倍以上;2019年12月發(fā)布基于ALPS-GT的高速異構(gòu)Monte Carlo分析方案。

SiFive全球CEO Naveed Sherwani表示,中國現(xiàn)在有非常非常多的IC設計人員,我們希望借助合理的方式提高他們的效率。這是SiFive進入中國的初衷。

近兩年來,RISC-V得到了學術(shù)界與產(chǎn)業(yè)界的關(guān)注與重視,RISC-V架構(gòu)的行業(yè)認可度快速提升。業(yè)內(nèi)一致認為,在一些新興的邊緣領(lǐng)域,比如IoT、AI、邊緣計算等,RISC-V與Arm處于同一起跑線,兩者將形成正面競爭,RISC-V在成本等方面具有優(yōu)勢、Arm在生態(tài)等方面具有優(yōu)勢。

物聯(lián)網(wǎng)市場對于成本較為敏感,RISC-V免費授權(quán)屬性讓眾多廠商為之心動。與此同時,RISC-V具有針對不同應用可靈活修改指令及芯片架構(gòu)設計的有優(yōu)勢,而Arm往往只能做一個標準化設計,很難實現(xiàn)差異化。

針對RISC-V生態(tài)情況,SiFive中國CEO徐滔表示,如今RISC-V生態(tài)問題已經(jīng)解決,基礎的東西已經(jīng)全部完成,包括編譯器、開發(fā)環(huán)境、操作系統(tǒng)等。但除此之外也還有很多問題需要解決,比如說人才。東西很好,沒有人會用也不行,SiFive正在和大學、培訓機構(gòu)密切合作,讓更多的學生、工程師能夠接觸到RISC-V,并上手RISC-V。我認為,今后幾年人才是RISC-V最大的瓶頸。

在設計加速的同時,IP、工具廠商都在為客戶的加速提供條件。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6484

    瀏覽量

    186445
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5812

    瀏覽量

    177100
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    81164

原文標題:未來,我們將進入怎樣的IC時代?

文章出處:【微信號:ic-china,微信公眾號:ICExpo】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AI時代算力瓶頸如何破?先進封裝成半導體行業(yè)競爭新高地

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)在半導體行業(yè),先進封裝(Advanced Packaging)已然占據(jù)至關(guān)重要的地位。它不再局限于芯片制造的“后道工序”范疇,而是成為提升芯片性能、在后摩爾定律時代突破
    的頭像 發(fā)表于 02-23 06:23 ?1.4w次閱讀

    為什么功率芯片不需要先進制程

    在半導體行業(yè),一個有趣的對比始終存在:智能手機的處理器已經(jīng)演進到3nm制程,而在同一臺設備中,負責功率轉(zhuǎn)換的MOSFET卻仍然采用30nm甚至更大制程。為什么功率器件不追逐摩爾定律?
    的頭像 發(fā)表于 04-21 10:01 ?234次閱讀

    封測巨頭全球“圈地”,先進封裝正成為AI時代的戰(zhàn)略制高點

    2026年全球半導體封測巨頭密集擴產(chǎn),日月光六廠同步動工、三星越南投建封測廠,先進封裝突破摩爾定律瓶頸,成AI算力競賽關(guān)鍵,解析行業(yè)擴產(chǎn)趨勢與技術(shù)難題。
    的頭像 發(fā)表于 04-15 14:03 ?787次閱讀

    長電科技邀您相約SEMICON CHINA 2026

    WSTS最新報告指出,2026年底全球半導體市場規(guī)模有望邁向萬億美元大關(guān),人工智能應用爆發(fā)式增長。在全球半導體產(chǎn)業(yè)邁入后摩爾時代的今天,先進封裝已成為延續(xù)
    的頭像 發(fā)表于 03-24 11:22 ?606次閱讀

    2.5D封裝關(guān)鍵技術(shù)的研究進展

    隨著摩爾定律指引下的晶體管微縮逼近物理極限,先進封裝技術(shù)通過系統(tǒng)微型化與異構(gòu)集成,成為突破芯片性能瓶頸的關(guān)鍵路徑。
    的頭像 發(fā)表于 03-24 09:10 ?1499次閱讀
    2.5D<b class='flag-5'>封裝</b>關(guān)鍵技術(shù)的研究進展

    先進封裝時代,芯片測試面臨哪些新挑戰(zhàn)?

    摩爾定律放緩后,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測試工程師帶來巨大挑戰(zhàn)。核心難題包括:3D 堆疊導致芯粒 I/O 端口物理不可達,需采用 IEEE 1838 標準等內(nèi)置測試
    的頭像 發(fā)表于 02-05 10:41 ?626次閱讀

    2D、2.5D與3D封裝技術(shù)的區(qū)別與應用解析

    半導體封裝技術(shù)的發(fā)展始終遵循著摩爾定律的延伸與超越。當制程工藝逼近物理極限,先進封裝技術(shù)成為延續(xù)
    的頭像 發(fā)表于 01-15 07:40 ?1285次閱讀
    2D、2.5D與3D<b class='flag-5'>封裝</b>技術(shù)的區(qū)別與應用解析

    芯片封裝的功能、等級以及分類

    摩爾定律趨近物理極限、功率器件制程仍停留在百納米節(jié)點的背景下,芯片“尺寸縮小”與“性能提升”之間的矛盾愈發(fā)尖銳。
    的頭像 發(fā)表于 08-28 13:50 ?2209次閱讀

    白光掃描干涉法在先進半導體封裝混合鍵合表面測量中的應用研究

    隨著半導體器件特征尺寸不斷縮小,三維(3D)封裝技術(shù)已成為延續(xù)摩爾定律的重要途徑。銅-介質(zhì)混合鍵合(HybridBonding)通過直接連接銅互連與介電層,實現(xiàn)了高密度、低功耗的異質(zhì)集
    的頭像 發(fā)表于 08-05 17:48 ?1250次閱讀
    白光掃描干涉法在<b class='flag-5'>先進</b>半導體<b class='flag-5'>封裝</b>混合鍵合表面測量中的應用研究

    先進封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾定律精準預言了近幾十年集成電路的發(fā)展。然而,逐漸逼近的物理極限、更高的性能需求和不再經(jīng)濟的工藝制程,已引發(fā)整個半導體行業(yè)重新考慮集成工藝方法和系統(tǒng)縮放策略,意味著集成電路產(chǎn)業(yè)已經(jīng)步入后摩爾時代。
    的頭像 發(fā)表于 08-05 14:59 ?3202次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    Chiplet與3D封裝技術(shù):后摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1477次閱讀
    Chiplet與3D<b class='flag-5'>封裝</b>技術(shù):后<b class='flag-5'>摩爾</b>時代的芯片革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數(shù)據(jù),或是超級電腦,只要設計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律
    的頭像 發(fā)表于 07-18 11:13 ?4527次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    突破!華為先進封裝技術(shù)揭開神秘面紗

    在半導體行業(yè),芯片制造工藝的發(fā)展逐漸逼近物理極限,摩爾定律的推進愈發(fā)艱難。在此背景下,先進封裝技術(shù)成為提升芯片性能、實現(xiàn)系統(tǒng)集成的關(guān)鍵路徑,成為全球科技企業(yè)角逐的新戰(zhàn)場。近期,華為的先進
    的頭像 發(fā)表于 06-19 11:28 ?1991次閱讀

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?6306次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?1014次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)
    龙游县| 泸水县| 磐石市| 南安市| 四子王旗| 友谊县| 张家港市| 彰化市| 高邮市| 玉田县| 浮梁县| 九龙城区| 凭祥市| 尤溪县| 西藏| 海淀区| 佛冈县| 贡嘎县| 油尖旺区| 怀化市| 临汾市| 公安县| 宝丰县| 津南区| 平陆县| 集安市| 剑河县| 文山县| 武隆县| 历史| 嵊泗县| 灵石县| 辽宁省| 化德县| 蓝田县| 兴安县| 娱乐| 白银市| 南安市| 荣昌县| 高密市|