電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專(zhuān)欄,內(nèi)容有fpga培圳資料、FPGA開(kāi)發(fā)板、FPGA CPLD知識(shí)以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。基于QuartusII的實(shí)例展示
電子發(fā)燒友網(wǎng)核心提示 :基于QuartusII通過(guò)實(shí)驗(yàn)板上的KEY1按鈕控制FPGA核心板上的第一個(gè)LED燈。本實(shí)驗(yàn)比較簡(jiǎn)單,使用本站FPGA開(kāi)發(fā)板或者CPLD開(kāi)發(fā)板以及其它FPGA開(kāi)發(fā)板都可進(jìn)行實(shí)驗(yàn)。實(shí)驗(yàn)...
鎖相環(huán)在不同領(lǐng)域中的應(yīng)用匯總
由于鎖相環(huán)路有上述種種優(yōu)良的特性,再加上集成鎖相環(huán)的出現(xiàn),使鎖相環(huán)路在電子技術(shù)等各個(gè)領(lǐng)域獲得了廣泛的應(yīng)用,下面對(duì)鎖相環(huán)在不同領(lǐng)域中的應(yīng)用情況作一簡(jiǎn)單的概述。 1 在通...
2012-09-21 標(biāo)簽:集成電路鎖相環(huán)功率放大器頻率合成器信號(hào)發(fā)生器 5191
鎖相環(huán)在調(diào)制和解調(diào)中的應(yīng)用
調(diào)制和解調(diào)的概念 為了實(shí)現(xiàn)信息的遠(yuǎn)距離傳輸,在發(fā)信端通常采用調(diào)制的方法對(duì)信號(hào)進(jìn)行調(diào)制,收信端接收到信號(hào)后必須進(jìn)行解調(diào)才能恢復(fù)原信號(hào)。 所謂的調(diào)制就是用攜帶信息的輸入...
鎖相環(huán)控制及初始化簡(jiǎn)析
MCU的支撐電路一般需要外部時(shí)鐘來(lái)給MCU提供時(shí)鐘信號(hào),而外部時(shí)鐘的頻率可能偏低,為了使系統(tǒng)更加快速穩(wěn)定運(yùn)行,需要提升系統(tǒng)所需要的時(shí)鐘頻率。這就得用到鎖相環(huán)了。例如MCU用的...
2012-09-21 標(biāo)簽:mcu鎖相環(huán)AVR單片機(jī)看門(mén)狗寄存器 2641
什么是fpga_fpga是什么
FPGA是Field Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列。FPGA是20世紀(jì)80年代中期出現(xiàn)的一種新型的可編程邏輯器件,其結(jié)構(gòu)不同于基于與或陣列的器件。其最大的特點(diǎn)是可實(shí)現(xiàn)現(xiàn)場(chǎng)編...
2012-09-18 標(biāo)簽:FPGA 22927
技術(shù)牛人經(jīng)驗(yàn)談:FPGA開(kāi)發(fā)基本流程及注意事項(xiàng)
電子發(fā)燒友網(wǎng)核心提示 :本文是根據(jù)FPGA技術(shù)牛人歷年來(lái)的經(jīng)驗(yàn)所總結(jié)出來(lái)的關(guān)于FPGA開(kāi)發(fā)基本流程及注意事項(xiàng)基本介紹,希望給初學(xué)者丁點(diǎn)幫助。眾所周知,F(xiàn)PGA是可編程芯片,因此FP...
應(yīng)用于OFDM系統(tǒng)中的符號(hào)精確定時(shí)算法的FPGA設(shè)計(jì)
本文分析一種應(yīng)用于OFDM系統(tǒng)中基于長(zhǎng)訓(xùn)練序列與本地序列互相關(guān)的精同步算法原理,同時(shí)給出了算法的FPGA設(shè)計(jì)方案,并在ISE中和FPGA測(cè)試板上進(jìn)行驗(yàn)證。...
基于Altera 20nm及更小尺寸工藝的系統(tǒng)技術(shù)特性及功能
每一代硅片新技術(shù)既帶來(lái)了新機(jī)遇,也意味著挑戰(zhàn),因此,當(dāng)我們?cè)O(shè)計(jì)系統(tǒng)時(shí),需要重新審視最初所作出的成本和功耗決定。20 nm以及今后的硅片技術(shù)亦是如此。 Altera在 20nm 制造節(jié)點(diǎn)的...
Altera支持硅片融合實(shí)現(xiàn)的混合系統(tǒng)架構(gòu)
20nm硅片技術(shù)可支持高密度設(shè)計(jì)和高功效系統(tǒng)的同時(shí)實(shí)現(xiàn)。它可以在單片管芯以及多芯片3D硅片器件中集成規(guī)模更大、更復(fù)雜的硅片功能。 多種系統(tǒng)功能,一種架構(gòu) 您經(jīng)過(guò)優(yōu)化的數(shù)字系...
高清開(kāi)箱圖賞析:揭秘賽靈思Spartan-6 LX9開(kāi)發(fā)板
電子發(fā)燒友網(wǎng)訊:本內(nèi)容介紹了安富利Spartan-6 LX9開(kāi)發(fā)板的高清開(kāi)箱圖,Spartan-6 LX9開(kāi)發(fā)板是基于賽靈思Spartan-6 FPGA的一款開(kāi)發(fā)板,低價(jià)位的Spartan-6 LX9 MicroBoard 對(duì)于那些專(zhuān)注于Microblaze嵌入...
2012-09-06 標(biāo)簽:FPGA賽靈思Spartan-6LX9開(kāi)發(fā)板 10277
簡(jiǎn)述FPGA在廣播視頻的應(yīng)用
在世界范圍內(nèi),廣播視頻系統(tǒng)的需求都在逐年顯著增加,原因是以下的一些因素同時(shí)發(fā)生了作用: (1)可供觀眾選擇的廣播頻道的增加。世界范圍內(nèi),更多觀眾的選擇從很少的幾個(gè)頻...
基于FPGA的數(shù)字中頻接收和恢復(fù)系統(tǒng)設(shè)計(jì)
本文討論基于AD9957的多波形雷達(dá)信號(hào)恢復(fù)實(shí)現(xiàn)方案,融合了光纖通信、現(xiàn)場(chǎng)可編程門(mén)陣列和DDS等技術(shù),具有誤碼率低、抗干擾性強(qiáng)、實(shí)時(shí)性強(qiáng)、數(shù)字化、可編程和多功能等特點(diǎn)。...
Verilog代碼命名六大黃金規(guī)則
電子發(fā)燒友網(wǎng)核心提示: 關(guān)于Verilog代碼中命名的六大黃金規(guī)則。 1. 系統(tǒng)級(jí)信號(hào)的命名。 系統(tǒng)級(jí)信號(hào)指復(fù)位信號(hào),置位信號(hào),時(shí)鐘信號(hào)等需要輸送到各個(gè)模塊的全局信號(hào);系統(tǒng)信號(hào)以字...
基于FPGA的可復(fù)用SPI接口設(shè)計(jì)
根據(jù)業(yè)界通用的SPI總線的標(biāo)準(zhǔn),本文設(shè)計(jì)一種可復(fù)用的高速SPI總線。設(shè)計(jì)過(guò)程中很多變量都采用參數(shù)形式,具體應(yīng)用于工程實(shí)踐時(shí)根據(jù)實(shí)際需要更改參數(shù)即可,充分體現(xiàn)了可復(fù)用性。...
2012-09-04 標(biāo)簽:FPGASPI接口Verilog HDL 7211
基于VerilogHDL語(yǔ)言的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)
引言 數(shù)字濾波器是語(yǔ)音與圖像處理、模式識(shí)別、雷達(dá)信號(hào)處理、頻譜分析等應(yīng)用中的一種基本的處理部件, 它能滿足波器對(duì)幅度和相位特性的嚴(yán)格要求, 避免模擬濾波器所無(wú)法克服的...
2012-08-13 標(biāo)簽:寄存器數(shù)字濾波器FIRfir濾波器VerilogHDL 4261
TPS75003芯片:為Spartan和Cyclone提供的電源管理解決方案
電子發(fā)燒友網(wǎng): 本文主要介紹了TPS75003芯片的主要性能及其應(yīng)用電路圖。TPS75003芯片是TI公司的一款為Spartan和Cyclone提供的電源管理解決方案的芯片。 主要性能: 1.兩個(gè)效率為95%的3A bu...
基于TBUF總線宏的FPGA可視化設(shè)計(jì)
FPGA動(dòng)態(tài)局部可重構(gòu)技術(shù)是指允許可重構(gòu)的器件或系統(tǒng)的一部分進(jìn)行重新配置,配置過(guò)程中其余部分的工作不受影響。動(dòng)態(tài)局部可重構(gòu)縮短了重構(gòu)的時(shí)間,減少了系統(tǒng)重構(gòu)的開(kāi)銷(xiāo),提高了...
2012-08-08 標(biāo)簽:FPGA 1954
基于FPGA的DDC濾波器設(shè)計(jì)與仿真
本文首先對(duì)CIC、HB、FIR濾波器的原理及設(shè)計(jì)作了簡(jiǎn)單的說(shuō)明,最后用Matlab結(jié)合System generator對(duì)本文所設(shè)計(jì)的DDC濾波器作了一個(gè)仿真。...
Xilinx FPGA開(kāi)發(fā)實(shí)用教程(第2版)-徐文波、田耘
本書(shū)系統(tǒng)地論述了Xilinx FPGA開(kāi)發(fā)方法、開(kāi)發(fā)工具、實(shí)際案例及開(kāi)發(fā)技巧,內(nèi)容涵蓋Xilinx器件概述、Verilog HDL開(kāi)發(fā)基礎(chǔ)與進(jìn)階、Xilinx FPGA電路原理與系統(tǒng)設(shè)計(jì)...
2012-07-31 標(biāo)簽:FPGAXilinxFPGA開(kāi)發(fā)FPGAFPGA開(kāi)發(fā)Xilinx 12687
基于FPGA的H.264 DCT算法的硬件實(shí)現(xiàn)
二維離散余弦(DCT)在H.264視頻編碼中承擔(dān)者信號(hào)從時(shí)域到頻域變換的作用。在現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)上設(shè)計(jì)了高效的采用流水線結(jié)構(gòu)的H.264 DCT硬件電路。首先,把二維4×4 D...
2012-07-31 標(biāo)簽: 6809
以FPGA為基礎(chǔ)的多模無(wú)線基站
FPGA 類(lèi)高性能可編程邏輯器件,正是多模無(wú)線基站的最佳構(gòu)建平臺(tái)之一。Xilinx率先發(fā)布和量產(chǎn)的65nm平臺(tái)FPGA,則以大量先進(jìn)技術(shù)和全新的設(shè)計(jì)有效增加了系統(tǒng)產(chǎn)品的生命周期并滿足了3G、...
2012-07-31 標(biāo)簽: 1261
基于FPGA的雙圖像傳感器的設(shè)計(jì)方案
引言 當(dāng)人們考慮有兩個(gè)圖像傳感器的應(yīng)用時(shí),首先很可能想到的是一個(gè)三維攝相機(jī)。不過(guò),也有許多設(shè)計(jì)可以通過(guò)使用來(lái)自?xún)蓚€(gè)圖像傳感器的數(shù)據(jù)進(jìn)行改善;一個(gè)例子是汽車(chē)司機(jī)錄像機(jī)...
2012-07-23 標(biāo)簽:傳感器FPGA寄存器雙圖像傳感器圖像信號(hào)處理器 2421
風(fēng)光逆變并網(wǎng)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
為了緩解能源問(wèn)題,在完全兼容現(xiàn)有供電系統(tǒng)的基礎(chǔ)上,該系統(tǒng)采用風(fēng)能和太陽(yáng)能對(duì)電能進(jìn)行補(bǔ)給的方法,并且附帶快速檢測(cè)孤島效應(yīng),快速并網(wǎng)和斷網(wǎng)的功能。...
2012-07-22 標(biāo)簽:FPGAmcu太陽(yáng)能物聯(lián)網(wǎng) 1930
基于FPGA的UARTl6550的設(shè)計(jì)
UART(通用異步收發(fā)器)是用于控制CPU與串行設(shè)備通信的芯片,將由CPU傳送過(guò)來(lái)的并行數(shù)據(jù)轉(zhuǎn)換為輸出的串行數(shù)據(jù)流。將系統(tǒng)外部來(lái)的串行數(shù)據(jù)轉(zhuǎn)換為字節(jié),供系統(tǒng)內(nèi)部使用并行數(shù)據(jù)的器...
基于中端FPGA的低成本網(wǎng)絡(luò)的實(shí)現(xiàn)
從網(wǎng)絡(luò)的核心模塊到邊緣設(shè)備,都在經(jīng)歷著巨大的變革。無(wú)線市場(chǎng)與其數(shù)千萬(wàn)的永遠(yuǎn)在線連接、下一代回程通信的巨大傳輸壓力,以及各種為使用現(xiàn)有有線通信基礎(chǔ)設(shè)施的消費(fèi)者提供寬...
2012-07-15 標(biāo)簽:FPGA通信網(wǎng)絡(luò)Lattice 4486
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |































