電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術>
FPGA/ASIC技術
電子發(fā)燒友本欄目為FPGA/ASIC技術專欄,內容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術的其它應用等;是您學習FPGA/ASIC技術的好欄目。FPGA大型設計應用的多時鐘設計策略
利用FPGA實現(xiàn)大型設計時,可能需要FPGA具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設計和時鐘/數(shù)...
用于VHDL的DRAM控制器設計
80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導產(chǎn)品之一,已廣泛應用于電腦終端、程控交換和工控等領域。在該嵌入式微處理器片內,集成有DRAM RCU單元,即DRAM刷新...
基于FPGA的IPV6數(shù)字包的分離與封裝的實現(xiàn)
本文介紹了一種運用FPGA將IPV數(shù)據(jù)包的包頭和數(shù)據(jù)部分分離并重新封裝的方法。利用該方法,可以使IPV6數(shù)據(jù)包的拆裝處理速度達到2Gbit/s以上。...
2012-05-21 標簽:fifoFPGA芯片fifoFPGA芯片IPV6數(shù)據(jù)包數(shù)據(jù)包分離數(shù)據(jù)包拆裝 2645
基于FPGA的家居遙控
鑒于此,本文以單片機和大規(guī)??删幊涕T陣列FPGA為基礎,以記錄波形的思想設計了一款自學習式通用家居遙控器,又為原本無遙控功能的電燈、電扇、窗簾等設施追加了教練+學習+控制...
基于賽靈思Spartan-3A的視頻分析
視頻分析對性能處理的要求可充分發(fā)揮賽靈思FPGA的并行架構、嵌入式和DSP處理能力所帶來的優(yōu)點。...
2012-05-16 標簽:賽靈思視頻分析Spartan-3A視頻分析賽靈思 1625
改進的多線程應用程序調試(Altium Designer版本10)
Altium Designer 版本10的發(fā)布為POSIX多線程庫的支持帶來了一系列改進 允許多線程應用程序以一種直觀流暢的方式調試。 線程 命名 在一個多線程應用程序中支持的線程的最大數(shù)量介于8和...
2012-05-15 標簽: 1697
基于FPGA圓陣超聲自適應波束形成的設計
本文采用自適應的FIR濾波器結構,結合時延最小均方(DLMS)算法,充分利用FPGA芯片運算速度快,存儲資源豐富等優(yōu)點設計和實現(xiàn)了基于FIR超聲陣列自適應波束形成。主動聲納信號為窄帶...
FPGA的工作原理及其基本特點
一.FPGA工作原理 FPGA 采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸出輸入模塊IOB(Input Output Block)和內部連線(Interconn...
FPGA的電源及配電結構
一。 FPGA 使用的電源類型 FPGA電源要求輸出電壓范圍從1.2V到5V,輸出電流范圍從數(shù)十毫安到數(shù)安培??捎萌N 電源 :低壓差(LDO)線性穩(wěn)壓器、開關式DC-DC 穩(wěn)壓器 和開關式電源模塊。...
簡析FPGA運行模式
FPGA 有兩種運行模式,即下載模式和燒寫模式。下載模式是在上電的情況下通過 JTAG 接口直接把程序( Altera 平臺下是.sof文件,SRAM Object File)下載到FPGA中。因為FPGA是基于SRAM結構的,因...
基于Freeze技術的FPGA低功耗設計
需要低功耗的半導體技術的應用可以是電池供電的電器、具有可靠性考慮的熱敏感應用,或者具有嚴格功率預算以及冷卻方法受限的交流電供電應用。需要低功耗解決方案的應用包括...
2012-05-08 標簽:FPGA 797
智能測控系統(tǒng)的應用
本文采用低功耗16位單片機MSP430F449為主處理器,以集成電路HS3282和HS3182為主要通信芯片,設計完成包括ARINC429總線通信在內的雷達導航儀測控系統(tǒng)。此測控系統(tǒng)采用電池方式供電,可以手...
基于CPLD的系統(tǒng)硬件看門狗設計
本設計的最初思路來源:實現(xiàn)高可靠性數(shù)字伺服控制器軟、硬件看門狗的雙冗余設計要求,目前缺少軍品級國產(chǎn)化硬件看門狗器件,在滿足系統(tǒng)要求的情況下減少元器件的種類。...
新思科技將HAPS糾錯可見度提升100倍
全球領先的電子器件和系統(tǒng)設計、驗證和制造軟件及知識產(chǎn)權(IP)供應商新思科技公司日前宣布:為其HAPS?基于FPGA原型系統(tǒng)的用戶推出新版的Deep Trace Debug深度追蹤糾錯軟件。借助HAP...
探究最佳的結構化ASIC設計方法
由于與深亞微米標準單元ASIC相關的非重復性工程費用(NRE)越來越大,設計周期又很長,因此利用結構化ASIC進行定制IC設計的吸引力正變得越來越大。結構化ASIC能以極具競爭力的單位成...
Verilog代碼覆蓋率檢查
Verilog代碼覆蓋率檢查是檢查驗證工作是否完全的重要方法,代碼覆蓋率(codecoverge)可以指示Verilog代碼描述的功能有多少在仿真過程中被驗證過了,代碼覆蓋率分析包括以下分析內容。...
Kaiman濾波算法在FPGA上的設計
隨著現(xiàn)代電子技術的發(fā)展,F(xiàn)PGA具有系統(tǒng)結構和邏輯單元靈活、集成度高以及適用范圍寬等特點,可以很好地解決這個難題。...
工程師手記:FPGA學習的四大誤區(qū)
FPGA為什么是可以編程的?恐怕很多菜鳥不知道,他們也不想知道。因為他們覺得這是無關緊要的。他們潛意識的認為可編程嘛,肯定就是像寫軟件一樣啦。軟件編程的思想根深蒂固,看...
賽靈思客戶共賀Vivado 設計套件推出
賽靈思推出的 Vivado 設計套件和 Virtex-7 FPGA,使 EVE 等標準 FPGA 仿真供應商在產(chǎn)品性能和功能方面全面超越定制 ASIC 仿真供應商...
Vivado 實現(xiàn)
先給大家簡單快速地介紹一下 Vivado 集成設計環(huán)境,即 IDE。當打開 Vivado 工程后,會有一個工程概要,向您介紹工程的設置、警告和錯誤信息以及工程的一般狀態(tài)。...
2012-04-25 標簽:Vivado 7335
Vivado 高層次綜合
感謝你對Vivado HLS也就是XILINX’s 高層次綜合解決方案有興趣,這個解決方案綜合c,c++和系統(tǒng)c代碼成Verilog和VHDL RTL結構。...
2012-04-25 標簽:Vivado 3198
Vivado IP集成器
大家好,歡迎Vivado的一個快速演示,它是xilinx新的設計套件,應用到7系列和以上的系列器件。...
賽靈思公開發(fā)布Vivado設計套件 常見問題解答
集成的設計環(huán)境——Vivado 設計套件包括高度集成的設計環(huán)境和新一代系統(tǒng)到 IC 級工具,這些均建立在共享的可擴展數(shù)據(jù)模型和通用調試環(huán)境基礎上。...
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |































