日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>

FPGA/ASIC技術(shù)

電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識(shí)以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。
基于VHDL語(yǔ)言的智能撥號(hào)報(bào)警器的設(shè)計(jì)

基于VHDL語(yǔ)言的智能撥號(hào)報(bào)警器的設(shè)計(jì)

基于VHDL語(yǔ)言的智能撥號(hào)報(bào)警器的設(shè)計(jì) 介紹了以EDA技術(shù)作為開發(fā)手段的智能撥號(hào)報(bào)警系統(tǒng)的實(shí)現(xiàn)。本系統(tǒng)基于VHDL語(yǔ)言,采用FPGA作為控制核心,實(shí)現(xiàn)了遠(yuǎn)程防盜報(bào)警。該...

2009-10-12 標(biāo)簽:VHDL語(yǔ)言 1615

用VHDL設(shè)計(jì)專用串行通信芯片

用VHDL設(shè)計(jì)專用串行通信芯片

用VHDL設(shè)計(jì)專用串行通信芯片 一種專用串行同步通信芯片(該芯片內(nèi)部結(jié)構(gòu)和操作方式以INS8250為參考)的VHDL設(shè)計(jì)及CPLD實(shí)現(xiàn),著重介紹了用VHDL及CPLD設(shè)計(jì)專用通信芯片的...

2009-10-12 標(biāo)簽:串行通信 2229

FPGA和DSP組合在無(wú)線基站中的應(yīng)用

FPGA和DSP組合在無(wú)線基站中的應(yīng)用

FPGA和DSP組合在無(wú)線基站中的應(yīng)用 在自動(dòng)控制產(chǎn)品中,CPD+DSP+MCU的構(gòu)架是目前最為流行的成熟方案,而在通訊產(chǎn)品中,大量使用FPGA設(shè)計(jì),合理使用FPGA...

2009-10-12 標(biāo)簽:基站 1407

FPGA設(shè)計(jì)工具淺談

FPGA設(shè)計(jì)工具淺談 作為一個(gè)負(fù)責(zé)FPGA企業(yè)市場(chǎng)營(yíng)銷團(tuán)隊(duì)工作的人,我不得不說(shuō),由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)...

2009-10-10 標(biāo)簽:FPGA 681

ITRS的工序路線圖與新一代嵌入式多核SoC設(shè)計(jì)

ITRS的工序路線圖與新一代嵌入式多核SoC設(shè)計(jì)

ITRS的工序路線圖與新一代嵌入式多核SoC設(shè)計(jì) 在網(wǎng)絡(luò)無(wú)處不在、IP無(wú)處不在和無(wú)縫移動(dòng)連接的總趨勢(shì)下,國(guó)際半導(dǎo)體技術(shù)路線圖(ITRS)項(xiàng)目組在他們的15...

2009-10-06 標(biāo)簽:soc 1353

怎樣利用實(shí)用的方法構(gòu)建C類功率放大器

怎樣利用實(shí)用的方法構(gòu)建C類功率放大器

怎樣利用實(shí)用的方法構(gòu)建C類功率放大器 寬帶C類功率放大器(PA)在某些通信頻帶中是有用的。雖然現(xiàn)已被集成進(jìn)Agilent-EEsof的先進(jìn)設(shè)計(jì)系統(tǒng)(ADS)仿真軟...

2009-09-25 標(biāo)簽:功率放大器 704

具有多個(gè)電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例

具有多個(gè)電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例

具有多個(gè)電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例 大多數(shù)電子產(chǎn)品由于包含一個(gè)或多個(gè)FPGA或DSP數(shù)字處理芯片而需要提供多個(gè)電源軌。在為這些數(shù)字IC供電時(shí),...

2009-09-25 標(biāo)簽:電源設(shè)計(jì) 921

一種密鑰可配置的DES加密算法的FPGA

一種密鑰可配置的DES加密算法的FPGA

一種密鑰可配置的DES加密算法的FPGA 摘 要: 在傳統(tǒng)的DES加密算法的基礎(chǔ)上,提出一種對(duì)密鑰實(shí)行動(dòng)態(tài)管理的硬件設(shè)計(jì)方案,給出了其FPGA實(shí)現(xiàn)方法。通過對(duì)DES加密...

2009-09-19 標(biāo)簽:DES 1422

工業(yè)控制中混合有源電力濾波器的仿真研究

工業(yè)控制中混合有源電力濾波器的仿真研究

  如何提高電壓質(zhì)量、治理諧波就成為輸配電技術(shù)中最為迫切的問題之一。低成本的無(wú)源濾波器PF(Passive Filter)是目前普遍采用的補(bǔ)償方法,但其濾波效果與系...

2009-09-11 標(biāo)簽:濾波器 737

cpld的輸入電源電路

cpld的輸入電源電路

cpld的輸入電源電路 ...

2009-09-08 標(biāo)簽:cpld 1305

智能命令行設(shè)計(jì)及其在SOPC系統(tǒng)中的應(yīng)用

智能命令行設(shè)計(jì)及其在SOPC系統(tǒng)中的應(yīng)用 命令行是計(jì)算機(jī)系統(tǒng)中最重要的組件之一。它可以幫助開發(fā)人員更方便的控制系統(tǒng)。在調(diào)試過程中,可以讓...

2009-09-03 標(biāo)簽:sopc 816

FPGA 重復(fù)配置和測(cè)試的實(shí)現(xiàn)

FPGA 重復(fù)配置和測(cè)試的實(shí)現(xiàn)

FPGA 重復(fù)配置和測(cè)試的實(shí)現(xiàn) 從制造的角度來(lái)講,F(xiàn)PGA測(cè)試是指對(duì)FPGA器件內(nèi)部的邏輯塊、可編程互聯(lián)線、輸入輸出塊等資源的檢測(cè)。完整的FPGA測(cè)試包括...

2009-09-03 標(biāo)簽:FPGA 795

基于FPGA的DES、3DES硬件加密技術(shù)

基于FPGA的DES、3DES硬件加密技術(shù)

基于FPGA的DES、3DES硬件加密技術(shù) 傳統(tǒng)的加密工作是通過在主機(jī)上運(yùn)行加密軟件實(shí)現(xiàn)的。這種方法除占用主機(jī)資源外,運(yùn)算速度較慢,安全性也較差。...

2009-07-26 標(biāo)簽:FPGADES 2058

高速數(shù)據(jù)采集系統(tǒng)中精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法

高速數(shù)據(jù)采集系統(tǒng)中精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法 本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時(shí)間標(biāo)簽的方法,并...

2009-07-20 標(biāo)簽:數(shù)據(jù)采集 865

CPLD實(shí)驗(yàn)板電路原理圖

CPLD實(shí)驗(yàn)板電路原理圖

          &n...

2009-06-22 標(biāo)簽:cpld 2024

用VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路(占空比為2比1)

用VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路(占空比為2比1) 分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠家集成的鎖...

2009-06-22 標(biāo)簽:分頻電路 9070

LVDS技術(shù)原理和設(shè)計(jì)簡(jiǎn)介

LVDS技術(shù)原理和設(shè)計(jì)簡(jiǎn)介

摘 要: 介紹了LVDS(低電壓差分信號(hào))技術(shù)的原理和應(yīng)用,并討論了在單板和系統(tǒng)設(shè)計(jì)中應(yīng)用LVDS時(shí)的布線技巧。     關(guān)鍵詞: LVDS PCB設(shè)計(jì) ...

2009-06-20 標(biāo)簽:lvds 2307

用FPGA技術(shù)實(shí)現(xiàn)模擬雷達(dá)信號(hào)

用FPGA技術(shù)實(shí)現(xiàn)模擬雷達(dá)信號(hào)

前言 FPGA(現(xiàn)場(chǎng)可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來(lái)的,并將二者的特性結(jié)...

2009-06-20 標(biāo)簽:FPGA 830

基于Virtex系列FPGA的可編程嵌入式

基于Virtex系列FPGA的可編程嵌入式

摘要:介紹了基于Virtex系列FPGA和TMS320C40DSP的可編程通用信號(hào)處理背板的設(shè)計(jì)和制作;并對(duì)Virtex系列FPGA的性能和特點(diǎn)進(jìn)行了分析...

2009-06-20 標(biāo)簽:FPGAVirtex 1182

利用FPGA現(xiàn)小型聲納的片上系統(tǒng)集成

利用FPGA現(xiàn)小型聲納的片上系統(tǒng)集成

摘要:介紹大規(guī)模、高速度的FPGA在小型漁用聲納系統(tǒng)設(shè)計(jì)中的應(yīng)用。在該系統(tǒng)設(shè)計(jì)中,采用了Xilinx公司的FPGA芯片XCS40作為主要器件,基本上將整個(gè)...

2009-06-20 標(biāo)簽:FPGA 1241

容錯(cuò)系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法

容錯(cuò)系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法

摘 要: 闡述了自校驗(yàn)技術(shù)在容錯(cuò)系統(tǒng)中的作用,給出了自校驗(yàn)網(wǎng)絡(luò)實(shí)現(xiàn)原理及實(shí)現(xiàn)方法,指出用VHDL語(yǔ)言結(jié)合FPGA/CPLD是實(shí)現(xiàn)大規(guī)模自校驗(yàn)網(wǎng)絡(luò)的有效途徑。 ...

2009-06-20 標(biāo)簽:FPGAvhdl 782

一種用VHDL設(shè)計(jì)實(shí)現(xiàn)的有線電視機(jī)頂盒信源發(fā)生方案

一種用VHDL設(shè)計(jì)實(shí)現(xiàn)的有線電視機(jī)頂盒信源發(fā)生方案

 摘 要: 介紹了一種有線電視機(jī)頂盒的信源發(fā)生方案。該方案采用可編程邏輯器件來(lái)完成計(jì)算機(jī)EISA總線輸出數(shù)據(jù)的格式轉(zhuǎn)換,從而提高數(shù)據(jù)輸出速率,滿足信源要求。而且,該...

2009-06-20 標(biāo)簽:vhdl 661

偽隨機(jī)序列及PLD實(shí)現(xiàn)在程序和系統(tǒng)加密中的應(yīng)用

偽隨機(jī)序列及PLD實(shí)現(xiàn)在程序和系統(tǒng)加密中的應(yīng)用

摘 要: 討論了用偽隨機(jī)序列實(shí)現(xiàn)程序加密保護(hù)及其可編程邏輯器件實(shí)現(xiàn)的原理、方法和具體操作,給出了在微機(jī)軟件和單片機(jī)/DSP系統(tǒng)中程序加密的實(shí)際運(yùn)用舉例。 ...

2009-06-20 標(biāo)簽:PLD 1290

利用FPGA實(shí)現(xiàn)模式可變的衛(wèi)星數(shù)據(jù)存儲(chǔ)器糾錯(cuò)系統(tǒng)

利用FPGA實(shí)現(xiàn)模式可變的衛(wèi)星數(shù)據(jù)存儲(chǔ)器糾錯(cuò)系統(tǒng)

摘要:比較討論了航天器數(shù)據(jù)存儲(chǔ)器中漢明碼和TMR兩種典型糾錯(cuò)系統(tǒng)的原理、實(shí)現(xiàn)以及數(shù)據(jù)可靠性的估計(jì),在此基礎(chǔ)上提出了一種集成這兩種系統(tǒng)模式并可在實(shí)際應(yīng)...

2009-06-20 標(biāo)簽:FPGA 765

非定長(zhǎng)碼高速實(shí)時(shí)拼接專用集成電路的研制

非定長(zhǎng)碼高速實(shí)時(shí)拼接專用集成電路的研制

摘要:給出一種流水線與陣列處理相結(jié)合的VLSI系統(tǒng)結(jié)構(gòu),以實(shí)現(xiàn)非定長(zhǎng)碼的高速定時(shí)拼接與存儲(chǔ)。該結(jié)構(gòu)不但并行處理能力強(qiáng),能夠在每個(gè)時(shí)鐘周期內(nèi)拼接一個(gè)非定長(zhǎng)碼,并...

2009-06-20 標(biāo)簽:集成電路 627

基于生物學(xué)的電子電路設(shè)計(jì)

基于生物學(xué)的電子電路設(shè)計(jì)

摘要: 介紹了可進(jìn)化硬件的機(jī)理和相關(guān)技術(shù),著重闡述了一種基于進(jìn)化論中遺傳算法的大規(guī)模電子電路設(shè)計(jì)方法,分析了如何通過可進(jìn)化硬件的機(jī)理來(lái)實(shí)現(xiàn)復(fù)雜系...

2009-06-20 標(biāo)簽:FPGA 720

基于FPGA的多路脈沖重復(fù)頻率跟蹤器

基于FPGA的多路脈沖重復(fù)頻率跟蹤器

摘要: 在反輻射導(dǎo)彈的雷達(dá)導(dǎo)引頭中,信號(hào)跟蹤器的實(shí)時(shí)性是影響系統(tǒng)性能的重要因素之一。介紹了利用高性能FPGA豐富的資源實(shí)現(xiàn)的多路脈沖重復(fù)頻率跟...

2009-06-20 標(biāo)簽:FPGA 780

基于FPGA的毫米波多目標(biāo)信號(hào)形成技術(shù)的研究

基于FPGA的毫米波多目標(biāo)信號(hào)形成技術(shù)的研究

摘要: 毫米波多目標(biāo)信號(hào)形成是實(shí)現(xiàn)毫米波雷達(dá)模擬器的關(guān)鍵技術(shù),要求目標(biāo)分辨精度高、時(shí)延差值達(dá)ns級(jí)是其顯著特點(diǎn)。介紹一種基于可編程邏輯器件FPGA的多目...

2009-06-20 標(biāo)簽:FPGA 884

基于RISC技術(shù)的8位微控制器設(shè)計(jì)

基于RISC技術(shù)的8位微控制器設(shè)計(jì)

摘要: 介紹基于RISC技術(shù)的8位微控制器的設(shè)計(jì)與實(shí)現(xiàn)。主要包括RISC指令集的選?。蝗≈竼卧?、譯碼單元、執(zhí)行單元的設(shè)計(jì);取指、譯碼、回寫三級(jí)流水線技術(shù)的實(shí)...

2009-06-20 標(biāo)簽:RISC 1823

基于CPLD的三相多波形函數(shù)發(fā)生器設(shè)計(jì)

基于CPLD的三相多波形函數(shù)發(fā)生器設(shè)計(jì)

摘要: 介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(shù)(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎(chǔ)上給出了基于CPLD的各模塊設(shè)計(jì)方法及其VHDL...

2009-06-20 標(biāo)簽:cpld 873

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題

兰考县| 民权县| 青铜峡市| 故城县| 庐江县| 乌拉特前旗| 丹棱县| 天等县| 澎湖县| 辽中县| 铜梁县| 司法| 离岛区| 故城县| 湘潭县| 邻水| 尚义县| 育儿| 横山县| 南华县| 通州区| 马龙县| 泉州市| 招远市| 泰安市| 苏尼特左旗| 陆河县| 定南县| 丹阳市| 板桥市| 顺平县| 荔波县| 红安县| 花莲县| 贺州市| 石城县| 昌宁县| 莆田市| 宾川县| 兴化市| 锦州市|