完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
HMC7043旨在滿足多載波GSM和LTE基站設(shè)計(jì)的要求,并通過多種時(shí)鐘管理和分配特性來簡化基帶和無線電卡時(shí)鐘樹的設(shè)計(jì)
HMC7043提供14路低噪聲且可配置的輸出,可以靈活地與基站收發(fā)臺(BTS)系統(tǒng)中的許多不同器件接口,如數(shù)據(jù)轉(zhuǎn)換器、本振、發(fā)射/接收模塊、現(xiàn)場可編程門陣列(FPGA)和數(shù)字前端ASIC等。 HMC7043可生成符合JESD204B接口要求的多達(dá)7個(gè)DCLK和SYSREF時(shí)鐘對。
系統(tǒng)設(shè)計(jì)人員可以生成更少的DCLK和SYSREF對,并針對獨(dú)立的相位和頻率配置其余的輸出信號路徑。 DCLK和SYSREF時(shí)鐘輸出均可配置為支持CML、LVDS、LVPECL和LVCMOS等不同的信號標(biāo)準(zhǔn),不同的偏置條件則可調(diào)整變化的板插入損耗。
HMC7043獨(dú)特的特性之一是對14個(gè)通道分別進(jìn)行獨(dú)立靈活的相位管理。 所有14個(gè)通道均支持頻率和相位調(diào)整。 這些輸出還可針對50 Ω或100 Ω內(nèi)部和外部端接選項(xiàng)進(jìn)行編程。
HMC7043器件具有RF SYNC功能,支持確定性同步多個(gè)HMC7043器件,即確保所有時(shí)鐘輸出從同一時(shí)鐘沿開始。 可通過改寫嵌套式HMC7043或SYSREF控制單元/分頻器,然后重新啟動(dòng)具有新相位的輸出分頻器來實(shí)現(xiàn)。
HMC7043采用48引腳、7 mm × 7 mm LFCSP封裝,且裸露焊盤接地。
應(yīng)用

