電子發(fā)燒友網(wǎng)>可編程邏輯>IP核設(shè)計(jì)>
IP核設(shè)計(jì)
電子發(fā)燒友網(wǎng)IP核設(shè)計(jì)欄目提供全球最前沿最新IP核方案商、IP核資訊及FPGA設(shè)計(jì)所需的與IP核所有相關(guān)的最新行業(yè)新聞、產(chǎn)品信息及技術(shù)熱點(diǎn)方案。Xilinx FPGA學(xué)習(xí)筆記(1):1602液晶IP核設(shè)計(jì)與實(shí)現(xiàn)
電子發(fā)燒友網(wǎng)核心提示 :簡(jiǎn)單介紹設(shè)計(jì)的LCD液晶IP核的思路,首先生成100us的時(shí)鐘,然后根據(jù)初始化順序,編寫(xiě)狀態(tài)機(jī)。最終設(shè)計(jì)效果是在1602液晶屏上可以靜態(tài)顯示16*2的任意字符串(可...
基于EDA或FPGA的IP保護(hù)的實(shí)現(xiàn)
隨著電路規(guī)模不斷擴(kuò)大,以及競(jìng)爭(zhēng)帶來(lái)的上市時(shí)間的壓力,越來(lái)越多的電路設(shè)計(jì)者開(kāi)始利用設(shè)計(jì)良好的、經(jīng)反復(fù)驗(yàn)證的電路功能模塊來(lái)加快設(shè)計(jì)進(jìn)程。這些電路功能模塊被稱(chēng)為IP(Inte...
基于快速傅里葉IP核的數(shù)字脈壓處理器的實(shí)現(xiàn)
本文基于快速傅里葉IP核可復(fù)用和重配置的特點(diǎn),實(shí)現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點(diǎn)LFM信號(hào)脈沖壓縮,具有設(shè)計(jì)靈活,調(diào)試方便,可擴(kuò)展性強(qiáng)的特點(diǎn)。...
2012-10-15 標(biāo)簽:處理器FPGAIP核雷達(dá)系統(tǒng) 5199
基于Altera浮點(diǎn)IP核的浮點(diǎn)矩陣相乘運(yùn)算的實(shí)現(xiàn)和改進(jìn)設(shè)計(jì)
嵌入式計(jì)算作為新一代計(jì)算系統(tǒng)的高效運(yùn)行方式,應(yīng)用于多個(gè)高性能領(lǐng)域,如陣列信號(hào)處理、核武器模擬、計(jì)算流體動(dòng)力學(xué)等。在這些科學(xué)計(jì)算中,需要大量的浮點(diǎn)矩陣運(yùn)算。而目前已...
基于單端10 bit SAR ADC的IP核設(shè)計(jì)與實(shí)現(xiàn)
隨著集成電路和數(shù)字信號(hào)處理技術(shù)的快速發(fā)展,我們可以在數(shù)字域里實(shí)現(xiàn)比模擬域里更高精度,更快速度,更低價(jià)格的各種信號(hào)處理功能,因此,模數(shù)轉(zhuǎn)換器作為模擬系統(tǒng)和數(shù)字系統(tǒng)的...
2012-09-12 標(biāo)簽:集成電路數(shù)字信號(hào)處理模數(shù)轉(zhuǎn)換器轉(zhuǎn)換電路 7698
Altera以太網(wǎng)路IP核心 降低FPGA設(shè)計(jì)難度
Altera推出40Gbit/s以太網(wǎng)路(40GbE)和100Gbit/s以太網(wǎng)路(100GbE)矽智財(cái)(IP)核心產(chǎn)品。這些核心能高效率的建構(gòu)需大傳輸量標(biāo)準(zhǔn)以太網(wǎng)路連接的系統(tǒng),包括晶片至光模組、晶片至晶片及背板應(yīng)用等...
龍芯處理器IP核的FPGA驗(yàn)證平臺(tái)設(shè)計(jì)
本文利用Altera公司的FPGA開(kāi)發(fā)工具對(duì)皋于國(guó)產(chǎn)龍芯I號(hào)處理器IP核的SoC芯片進(jìn)行ASIC流片前的系統(tǒng)驗(yàn)證,全實(shí)時(shí)方式運(yùn)行協(xié)同設(shè)計(jì)所產(chǎn)生的硬件代碼和軟件代碼,構(gòu)建一個(gè)可獨(dú)立運(yùn)行、可現(xiàn)場(chǎng)...
Leon2處理器IP核技術(shù)
本文將從Leon2的結(jié)構(gòu)、技術(shù)特點(diǎn)、軟硬件的開(kāi)發(fā)過(guò)程和應(yīng)用實(shí)例等四個(gè)方面進(jìn)行介紹。在技術(shù)特點(diǎn)中,主要介紹了它所遵循的SPARCV8規(guī)范、采用的AMBH2.0內(nèi)部系統(tǒng)總線協(xié)議、容錯(cuò)設(shè)計(jì)方法...
基于Picoblaze軟核的Modbus通信協(xié)議設(shè)計(jì)
目前,從各大FPGA廠商公布的銷(xiāo)售數(shù)據(jù)來(lái)看,Xilinx的FPGA市場(chǎng)份額占到了近50%。Spartan-3E系列的器件密度范圍為10萬(wàn)到160萬(wàn)系統(tǒng)門(mén),其單位邏輯單元的成本是FPGA行業(yè)中最低的,能夠以標(biāo)準(zhǔn)產(chǎn)...
基于FPGA IP核的線性調(diào)頻信號(hào)脈沖壓縮
本文主要介紹了一種利用FPGA IP核設(shè)計(jì)線性調(diào)頻信號(hào)脈沖壓縮的方法,通過(guò)各種仿真與實(shí)際測(cè)試表明脈沖壓縮結(jié)果正確。這種基于IP核的模塊化設(shè)計(jì)方法非常靈活,參數(shù)的設(shè)置和修改方便...
2011-06-29 標(biāo)簽:FPGAXilinx調(diào)頻信號(hào) 9891
基于Altera ASI IP核的ASI發(fā)送卡實(shí)現(xiàn)
設(shè)計(jì)實(shí)現(xiàn)基于PC 機(jī)和ASI 接口標(biāo)準(zhǔn)的電視 節(jié)目傳輸流的收發(fā)設(shè)備,在節(jié)目的制作、保存和重播等方面有大量的應(yīng)用。 ...
基于FPGA的RS232異步串行口IP核設(shè)計(jì)
1 引言 數(shù)據(jù)采集系統(tǒng)常需要進(jìn)行異步串行數(shù)據(jù)傳輸。目前廣泛使用的RS232異步串行接口,如...
2011-01-09 標(biāo)簽:FPGA數(shù)據(jù)采集系統(tǒng) 3126
基于FPGA和IP Core的定制緩沖管理的實(shí)現(xiàn)
隨著通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉(zhuǎn)發(fā)實(shí)現(xiàn)方面,普遍采用現(xiàn)有的商用芯片NP(Network Processor,網(wǎng)絡(luò)處理器)來(lái)完成,流量管理部分需要根據(jù)系統(tǒng)的需要進(jìn)行定制或采...
基于FPGA的8段數(shù)碼管動(dòng)態(tài)顯示IP核設(shè)計(jì)
基于FPGA的8段數(shù)碼管動(dòng)態(tài)顯示IP核設(shè)計(jì) 引言 數(shù)碼管可顯示簡(jiǎn)單的字符和數(shù)字,由于其價(jià)格低廉、性能穩(wěn)定、顯示清晰、亮度高、使用電...
在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)D/A轉(zhuǎn)換
摘要:采用數(shù)字化技術(shù)、在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)D/A轉(zhuǎn)換,并且在1片可編程邏輯器件中實(shí)現(xiàn)。它不受溫度的影響,既可保持高分辨率,又可降低對(duì)電路精度和穩(wěn)...
2009-06-20 標(biāo)簽:vhdlIP核可編程邏輯器件D/A轉(zhuǎn)換 1137
可復(fù)用SPI模塊IP核的設(shè)計(jì)與驗(yàn)證
摘要: SoC是超大規(guī)模集成電路的發(fā)展趨勢(shì)和新世紀(jì)集成電路的主流[1]。其復(fù)雜性以及快速完成設(shè)計(jì)、降低成本等要求,決定了系統(tǒng)級(jí)芯片的設(shè)計(jì)必須采用IP(Intellectual...
PicoBlaze處理器IP Core的原理與應(yīng)用
摘要:詳細(xì)分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計(jì)方案;介紹PicoBlaze的指令集和調(diào)試工具pblazeIDE,討論P(yáng)icoBlaze的編程方案和應(yīng)用設(shè)計(jì)實(shí)例;列...
PicoBlaze處理器IP Core的原理與應(yīng)用
PicoBlaze處理器IP Core的原理與應(yīng)用 詳細(xì)分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計(jì)方案;介紹PicoBlaze的指令集和調(diào)試工具pblazeIDE,討論P(yáng)icoBlaze的編程方案和應(yīng)用設(shè)計(jì)實(shí)...
各種 IP Core和參考設(shè)計(jì)
各種 IP Core和參考設(shè)計(jì) 以下各種 IP Core和參考設(shè)計(jì)是由相關(guān)設(shè)計(jì)者提供,可以免費(fèi)下載學(xué)習(xí)或使用。 [使用注意事項(xiàng)] 大部分設(shè)計(jì)是針...
利用FFT IP Core實(shí)現(xiàn)FFT算法
利用FFT IP Core實(shí)現(xiàn)FFT算法 摘要:結(jié)合工程實(shí)踐,介紹了一種利用FFT IP Core實(shí)現(xiàn)FFT的方法,設(shè)計(jì)能同時(shí)對(duì)兩路實(shí)數(shù)序列進(jìn)行256點(diǎn)FFT運(yùn)算,并對(duì)轉(zhuǎn)換結(jié)果進(jìn)行求...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |

































