可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。基于FPGA的DDS勵(lì)磁恒流源設(shè)計(jì)
文中提出一種基于FPGA的DDS信號(hào)發(fā)生器。信號(hào)發(fā)生電路采用直接數(shù)字頻率合成技術(shù),即DDS(Direct Digital Frequency Synth-esis)。它是以全數(shù)字技術(shù),從相位概念出發(fā),直接合成所需波形的一種新的...
一種自適應(yīng)波束形成算法實(shí)現(xiàn)
本文采用自適應(yīng)的FIR濾波器結(jié)構(gòu),結(jié)合時(shí)延最小均方(DLMS)算法,充分利用FPGA芯片運(yùn)算速度快,存儲(chǔ)資源豐富等優(yōu)點(diǎn)設(shè)計(jì)和實(shí)現(xiàn)了基于FIR超聲陣列自適應(yīng)波束形成。...
2011-07-13 標(biāo)簽:雷達(dá)自適應(yīng)波束 5847
XILINX推出ISE Design Suite 13.2最新版
XILINX推出ISE Design Suite 13.2最新版....
Leon3軟核的FPGA SelectMap接口配置設(shè)計(jì)
本文結(jié)合具體應(yīng)用需求,介紹了利用嵌入式CPU Leon3軟核處理器對(duì)Virtex系列FPGA的配置進(jìn)行控制的方法。此系統(tǒng)能夠?qū)崿F(xiàn)FPGA配置數(shù)據(jù)的重構(gòu),并且減少了外圍CPU和CPLD器件的使用,具有很好...
基于CPLD的GPIB控制器
采用低成本的 CPLD 器件替代了價(jià)格昂貴,且難以購買的 GPIB 控制芯片, 成功的實(shí)現(xiàn)了具有自主知識(shí)產(chǎn)權(quán)的 IP CORE,并且所有核心模塊完全采用 VHDL 語言實(shí)現(xiàn), 能夠在不同的開發(fā)環(huán)境上移...
圖像的二維提升小波變換的FPGA實(shí)現(xiàn)
本文將實(shí)現(xiàn)基于FPGA的圖像二維5/3提升小波變換,采用FPGA芯片實(shí)現(xiàn)計(jì)算量十分復(fù)雜的二維提升小波變換,可以大大提高圖像壓縮運(yùn)算速度,保證系統(tǒng)的實(shí)時(shí)性要求。...
2011-06-29 標(biāo)簽:FPGA 4001
基于FPGA IP核的線性調(diào)頻信號(hào)脈沖壓縮
本文主要介紹了一種利用FPGA IP核設(shè)計(jì)線性調(diào)頻信號(hào)脈沖壓縮的方法,通過各種仿真與實(shí)際測(cè)試表明脈沖壓縮結(jié)果正確。這種基于IP核的模塊化設(shè)計(jì)方法非常靈活,參數(shù)的設(shè)置和修改方便...
2011-06-29 標(biāo)簽:FPGAXilinxFPGAXilinx調(diào)頻信號(hào) 16121
基于FPGA的LCoS驅(qū)動(dòng)和圖像處理系統(tǒng)設(shè)計(jì)
本文設(shè)計(jì)了基于FPGA的LCoS驅(qū)動(dòng)代碼及圖像的FFT變換系統(tǒng),為計(jì)算全息三維顯示圖像處理和顯示提供了硬件平臺(tái)...
IIS接口的FPGA實(shí)現(xiàn)
在本文工作的基礎(chǔ)上,可以進(jìn)一步發(fā)揮FPGA的靈活性。如可以利用FPGA實(shí)現(xiàn)DSP功能,從而提供音頻DSP處理或編碼解碼;也可以與SoPC相結(jié)合,作為音頻接口模塊,為片上系統(tǒng)提供音頻接口...
基于DS89C450的Xilinx PROM在系統(tǒng)編程設(shè)計(jì)
基于查找表技術(shù)的FPGA在應(yīng)用時(shí)需要外置一個(gè)非易失性存儲(chǔ)器來存儲(chǔ)配置數(shù)據(jù)。如何方便靈活地對(duì)一個(gè)系統(tǒng)中多片F(xiàn)PGA的配置數(shù)據(jù)進(jìn)行升級(jí)是本文討論的問題...
ST發(fā)布密集型數(shù)據(jù)寫2-Mbit串口EEPROM芯片
全球領(lǐng)先的EEPROM存儲(chǔ)器供應(yīng)商意法半導(dǎo)體率先發(fā)布針對(duì)密集型數(shù)據(jù)寫應(yīng)用的2-Mbit串口EEPROM芯片....
2011-06-21 標(biāo)簽:EEPROM串口簡(jiǎn)單PLD 1999
SOPC在干擾系統(tǒng)嵌入式網(wǎng)關(guān)設(shè)計(jì)中的應(yīng)用
分布式干擾系統(tǒng)采用逼近的分布式網(wǎng)絡(luò)化結(jié)構(gòu),形成一種“面對(duì)面”的電子戰(zhàn)系統(tǒng),共同完成對(duì)敵信號(hào)的探測(cè)、定位、干擾任務(wù)。因此,嵌入式網(wǎng)關(guān)是分布式干擾系統(tǒng)研究的關(guān)鍵技術(shù)之...
萊迪思和Flexibilis推出FPGA以太網(wǎng)交換IP核
萊迪思半導(dǎo)體公司和FLEXIBILIS Oy日前宣布了即可獲取Flexibilis以太網(wǎng)交換(FES)IP核。三速(10Mbps/100Mbps/1Gbps)FES IP核工作在以太網(wǎng)第2層,每個(gè)端口具有Gigabit的轉(zhuǎn)換能力...
2011-06-16 標(biāo)簽:FPGA以太網(wǎng)萊迪思IP核FlexibilisFPGAIP核以太網(wǎng)萊迪思 875
序列門控在掃描位移中實(shí)現(xiàn)強(qiáng)大的時(shí)序閉合
在本文中,我們將首先快速回顧鎖存器與觸發(fā)器的時(shí)序基本概念。在下一節(jié)中,我們將介紹掃描鏈以及與其相關(guān)的時(shí)序閉合問題...
MSK信號(hào)檢測(cè)識(shí)別的FPGA實(shí)現(xiàn)
該文提出了一種FPGA 可實(shí)現(xiàn)的跳頻MSK 信號(hào)實(shí)時(shí)截獲和識(shí)別的設(shè)計(jì)方案,經(jīng)過試驗(yàn)證明,可以對(duì)寬帶跳頻信號(hào)進(jìn)行實(shí)時(shí)的截獲,并能夠?qū)ζ渲械腗SK 目標(biāo)信號(hào)完成準(zhǔn)確識(shí)別,可應(yīng)用于針對(duì)特...
2011-06-08 標(biāo)簽:FPGAFPGA信號(hào)檢測(cè) 4556
VGA圖形控制器的FPGA實(shí)現(xiàn)
經(jīng)過硬件平臺(tái)的驗(yàn)證,基于FPGA 的VGA 圖形顯示器已達(dá)到設(shè)計(jì)要求,可實(shí)現(xiàn)彩條、漢字、小圖像和大圖像的顯示,并可實(shí)現(xiàn)FPGA 器件對(duì)顯示器的單片控制...
WIMAX LDPC碼譯碼器的FPGA實(shí)現(xiàn)
本文設(shè)計(jì)實(shí)現(xiàn)了一種支持WIMAX標(biāo)準(zhǔn)的碼長(zhǎng)、碼率可配置LDPC碼譯碼器,通過設(shè)計(jì)一種基于串行工作模式的運(yùn)算單元,實(shí)現(xiàn)了對(duì)該標(biāo)準(zhǔn)中所有碼率的支持...
FPGA如何改變嵌入設(shè)計(jì)格局
由于經(jīng)濟(jì)下滑損及開發(fā)預(yù)算減少,嵌入系統(tǒng)設(shè)計(jì)者正在轉(zhuǎn)向FPGA(現(xiàn)場(chǎng)可編程門陣列)技術(shù),以縮減開發(fā)周期、對(duì)抗設(shè)備老化以及簡(jiǎn)化產(chǎn)品升級(jí)。通過采用數(shù)量龐大且不斷增加的FPGA開發(fā)工具...
2011-06-01 標(biāo)簽:FPGA 682
QDR SRAM與Spartan3 FPGA的接口設(shè)計(jì)
以CY7C1302為例來詳細(xì)介紹QDR的工作原理及其與Spartan3系列FPGA的接口設(shè)計(jì)。CY7C1302是賽普拉斯公司生產(chǎn)的一種QDR SRAM。...
2011-06-01 標(biāo)簽:FPGA接口設(shè)計(jì)sramSpartan3FPGAQDRSpartan3sram接口設(shè)計(jì) 6357
Altera推出業(yè)界首款基于MIPS的FPGA軟核處理器
Altera公司 (NASDAQ: ALTR)、MIPS科技公司(NASDAQ: MIPS) 以及System Level Solutions (SLS) 公司今天推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。...
基于CORDIC算法2FSK調(diào)制器的FPGA設(shè)計(jì)
本文提出了應(yīng)用CORDIC(Coordinate Rotation Digital Computer)算法實(shí)時(shí)計(jì)算正弦值的方案,并基于CORDIC算法在FPGA芯片上設(shè)計(jì)了2FSK調(diào)制器。這不僅能夠節(jié)省大量的FPGA邏輯資源,而且能很好地兼顧速度...
可編程邏輯在消費(fèi)電子中的應(yīng)用
在許多消費(fèi)電子系統(tǒng)中,通過提供先進(jìn)的總線接口和橋接功能,PLD可擴(kuò)展當(dāng)前一代的應(yīng)用處理器或CPU的使用率。這些總線接口和橋接功能通常不會(huì)有非常高的性能要求...
FPGA在TD-SCDMA通用開發(fā)平臺(tái)中的應(yīng)用
隨著微電子技術(shù)的飛速發(fā)展,現(xiàn)場(chǎng)可編程器件正以空前規(guī)模和速度滲透到各行各業(yè),為各行業(yè)的電子系統(tǒng)設(shè)計(jì)工程師自行開發(fā)本行業(yè)專用的ASIC提供了技術(shù)和物質(zhì)條件。...
基于AVS標(biāo)準(zhǔn)的熵解碼器設(shè)計(jì)
AVS標(biāo)準(zhǔn)是《信息技術(shù)先進(jìn)音視頻編碼》系列標(biāo)準(zhǔn)的簡(jiǎn)稱,是我國具備自主知識(shí)產(chǎn)權(quán)的第二代信源編碼標(biāo)準(zhǔn)。AVS標(biāo)準(zhǔn)包括系統(tǒng)、視頻、音頻、數(shù)字版權(quán)管理等四個(gè)主要技術(shù)標(biāo)準(zhǔn)和一致性測(cè)...
基于FPGA的高精度信號(hào)源的設(shè)計(jì)
近年來電子信息技術(shù)飛速發(fā)展,使得各領(lǐng)域?qū)π盘?hào)源的要求不斷提高,不但要求其頻率穩(wěn)定度和準(zhǔn)確度高,頻率改變方便,而且還要求可以產(chǎn)生任意波形,輸出不同幅度的信號(hào)等。...
用VHDL設(shè)計(jì)有限狀態(tài)機(jī)的方法
現(xiàn)代數(shù)字系統(tǒng)的設(shè)計(jì)一般都采用自頂向下的模塊化設(shè)計(jì)方法。即從整個(gè)系統(tǒng)的功能出發(fā),將系統(tǒng)分割成若干功能模塊。在自頂向下劃分的過程中,最重要的是將系統(tǒng)或子系統(tǒng)按計(jì)算機(jī)組...
2011-05-28 標(biāo)簽:vhdl狀態(tài)機(jī) 10990
利用FPGA實(shí)現(xiàn)攝像機(jī)傳感器接口
圖像傳感器可以說是在數(shù)字視頻或靜止相機(jī)中視頻或靜止圖像處理流水線的最重要部分。如果沒有傳感器,就沒有圖像信號(hào)可進(jìn)行處理...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |








































